0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR4偽漏極開路驅(qū)動(dòng)器及對(duì)接收器的功耗和Vref電平而言的意義

XvwZ_gh_1a93bb3 ? 來源:陳年麗 ? 2019-07-26 11:00 ? 次閱讀

本文最初于 DesignCon 大會(huì)上發(fā)表并獲得了最佳論文獎(jiǎng)提名,其中研究了DDR4 的偽漏極開路驅(qū)動(dòng)器,以及其使用對(duì)接收器的功耗和 Vref 電平而言的意義。

DDR4 是 JEDEC DRAM 部件系列的下一階段,旨在滿足市場(chǎng)對(duì)更高速度和更低功耗的需求。這些因素構(gòu)成了 DDR4 的新特性以及設(shè)計(jì) DDR4 系統(tǒng)時(shí)需要予以考慮的新要求。

相比以前的 DDR 技術(shù),新的 DDR4 標(biāo)準(zhǔn)除了數(shù)據(jù)速率更快以外,還包含其他變化,而這些變化將會(huì)對(duì)電路板設(shè)計(jì)工程師產(chǎn)生影響。DDR4 中的新因素,例如不對(duì)稱端接方案、數(shù)據(jù)總線反轉(zhuǎn)和利用眼圖模板驗(yàn)證信號(hào)等,都需要通過仿真驗(yàn)證設(shè)計(jì)的新方法。

本文研究了 DDR4 偽漏極開路 (POD) 驅(qū)動(dòng)器對(duì)數(shù)據(jù)總線信號(hào)傳輸?shù)挠绊?,并介紹了動(dòng)態(tài)計(jì)算 DRAM 內(nèi)部 VrefDQ 電平以進(jìn)行數(shù)據(jù)眼圖分析的方法論,生成和驗(yàn)證數(shù)據(jù)眼圖的方法論,以及將寫入均衡和校準(zhǔn)整合到仿真中的方法。此外,通過將電源完整性效應(yīng)納入信號(hào)完整性分析來評(píng)估同步開關(guān)噪聲 (SSN),對(duì)于電路板設(shè)計(jì)和時(shí)序收斂也很重要,本文將借助示例加以闡述。本文還將描述一個(gè)采用 IBIS 5.0 功耗分析模型的系統(tǒng)設(shè)計(jì)示例,其中包括比較了 IBIS 結(jié)果與晶體管級(jí)模型以研究仿真精度。風(fēng),毫無預(yù)兆地席卷整片曠野,撩動(dòng)人的思緒萬千。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    52

    文章

    8054

    瀏覽量

    145618
  • 接收器
    +關(guān)注

    關(guān)注

    14

    文章

    2451

    瀏覽量

    71703

原文標(biāo)題:技術(shù)白皮書 | DDR4 電路板設(shè)計(jì)與信號(hào)完整性驗(yàn)證挑戰(zhàn)

文章出處:【微信號(hào):gh_1a93bb3ab6f3,微信公眾號(hào):Mentor明導(dǎo)PADS】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何使DDR4降低系統(tǒng)功耗?要借助POD電平

    DDR4主要是針對(duì)需要高帶寬低功耗的場(chǎng)合。這些需求導(dǎo)致了DDR4芯片引入了一些新的特點(diǎn):它摒棄了上幾代內(nèi)存產(chǎn)品的SSTL電平接口,引用了新的I/O架構(gòu)POD(Pseudo Open D
    的頭像 發(fā)表于 07-27 10:56 ?1.7w次閱讀
    如何使<b class='flag-5'>DDR4</b>降低系統(tǒng)<b class='flag-5'>功耗</b>?要借助POD<b class='flag-5'>電平</b>

    介紹DDR3和DDR4的write leveling以及DBI功能

    密不可分,它們也是DDR4區(qū)別于DDR3的主要技術(shù)突破。POD電平的全稱是Pseudo Open-Drain
    發(fā)表于 12-16 17:01

    驅(qū)動(dòng)器/接收器,驅(qū)動(dòng)器/接收器原理是什么?

    驅(qū)動(dòng)器/接收器,驅(qū)動(dòng)器/接收器原理是什么? 5V雙RS232驅(qū)動(dòng)器/接收器 T1780/L
    發(fā)表于 03-08 13:27 ?1908次閱讀

    怎樣降低DDR4系統(tǒng)功耗

    。 DDR4的I/O架構(gòu)稱為PSOD(Pseudo Open Drain),這個(gè)新的設(shè)計(jì),將會(huì)帶來接收功耗的變化,以及Vref電平的差異。
    發(fā)表于 10-13 20:13 ?10次下載
    怎樣降低<b class='flag-5'>DDR4</b>系統(tǒng)<b class='flag-5'>功耗</b>

    MAX232雙驅(qū)動(dòng)器接收器的數(shù)據(jù)手冊(cè)免費(fèi)下載

    MAX232設(shè)備是一個(gè)雙驅(qū)動(dòng)器/接收器,包括一個(gè)電容式電壓發(fā)生,從單個(gè)5伏電源提供TIA/EIA-232-F電壓水平每個(gè)接收器將TIA/EIA-232-F輸入轉(zhuǎn)換為5 V TTL/C
    發(fā)表于 11-05 08:00 ?1次下載
    MAX232雙<b class='flag-5'>驅(qū)動(dòng)器</b><b class='flag-5'>接收器</b>的數(shù)據(jù)手冊(cè)免費(fèi)下載

    4位雙向多電壓電平轉(zhuǎn)換;開路;推拉-LSF0204_Q100

    4位雙向多電壓電平轉(zhuǎn)換;開路;推拉-LSF0204_Q100
    發(fā)表于 02-09 21:38 ?0次下載
    <b class='flag-5'>4</b>位雙向多電壓<b class='flag-5'>電平</b>轉(zhuǎn)換<b class='flag-5'>器</b>;<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>;推拉-LSF0204_Q100

    功耗單緩沖;帶開路的單緩沖-74AUP2G3407

    功耗單緩沖;帶開路的單緩沖-74AUP2G3407
    發(fā)表于 02-10 18:48 ?0次下載
    低<b class='flag-5'>功耗</b>單緩沖<b class='flag-5'>器</b>;帶<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>的單緩沖<b class='flag-5'>器</b>-74AUP2G3407

    2位雙向多電壓電平轉(zhuǎn)換;開路;推拉-NCA9306

    2位雙向多電壓電平轉(zhuǎn)換開路;推拉-NCA9306
    發(fā)表于 02-15 18:47 ?0次下載
    2位雙向多電壓<b class='flag-5'>電平</b>轉(zhuǎn)換<b class='flag-5'>器</b>;<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>;推拉-NCA9306

    4位雙向多電壓電平轉(zhuǎn)換;開路;推拉-LSF0204

    4位雙向多電壓電平轉(zhuǎn)換;開路;推拉-LSF0204
    發(fā)表于 02-17 19:16 ?1次下載
    <b class='flag-5'>4</b>位雙向多電壓<b class='flag-5'>電平</b>轉(zhuǎn)換<b class='flag-5'>器</b>;<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>;推拉-LSF0204

    具有開路輸出的 SN74AUP2G07低功耗雙路緩沖/驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《具有開路輸出的 SN74AUP2G07低功耗雙路緩沖/驅(qū)動(dòng)器數(shù)據(jù)表.p
    發(fā)表于 04-30 10:05 ?0次下載
    具有<b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>輸出的 SN74AUP2G07低<b class='flag-5'>功耗</b>雙路緩沖<b class='flag-5'>器</b>/<b class='flag-5'>驅(qū)動(dòng)器</b>數(shù)據(jù)表

    開路輸出的三重逆變器緩沖/驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《開路輸出的三重逆變器緩沖/驅(qū)動(dòng)器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-21 10:44 ?0次下載
    <b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>輸出的三重逆變器緩沖<b class='flag-5'>器</b>/<b class='flag-5'>驅(qū)動(dòng)器</b>數(shù)據(jù)表

    開路輸出的十六進(jìn)制反相緩沖/驅(qū)動(dòng)器SN74LVC06A數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《開路輸出的十六進(jìn)制反相緩沖/驅(qū)動(dòng)器SN74LVC06A數(shù)據(jù)表.pdf
    發(fā)表于 05-31 10:28 ?0次下載
    <b class='flag-5'>漏</b><b class='flag-5'>極</b><b class='flag-5'>開路</b>輸出的十六進(jìn)制反相<b class='flag-5'>器</b>緩沖<b class='flag-5'>器</b>/<b class='flag-5'>驅(qū)動(dòng)器</b>SN74LVC06A數(shù)據(jù)表

    功耗差動(dòng)線路驅(qū)動(dòng)器接收器對(duì)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《低功耗差動(dòng)線路驅(qū)動(dòng)器接收器對(duì)數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 06-21 11:49 ?0次下載
    低<b class='flag-5'>功耗</b>差動(dòng)線路<b class='flag-5'>驅(qū)動(dòng)器</b>和<b class='flag-5'>接收器</b>對(duì)數(shù)據(jù)表

    功耗驅(qū)動(dòng)器接收器SN75C185數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《低功耗驅(qū)動(dòng)器接收器SN75C185數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 06-26 11:35 ?0次下載
    低<b class='flag-5'>功耗</b>多<b class='flag-5'>驅(qū)動(dòng)器</b>和<b class='flag-5'>接收器</b>SN75C185數(shù)據(jù)表

    將 LVDS 驅(qū)動(dòng)器與 Sub-LVDS 接收器對(duì)接應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《將 LVDS 驅(qū)動(dòng)器與 Sub-LVDS 接收器對(duì)接應(yīng)用說明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 11:00 ?0次下載
    將 LVDS <b class='flag-5'>驅(qū)動(dòng)器</b>與 Sub-LVDS <b class='flag-5'>接收器</b><b class='flag-5'>對(duì)接</b>應(yīng)用說明