0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于eFPGA入門的相關(guān)指導(dǎo)和介紹

lC49_半導(dǎo)體 ? 來源:djl ? 作者:Tony Kozaczuk ? 2019-09-02 08:46 ? 次閱讀

嵌入式FPGA(eFPGA)是指將一個(gè)或多個(gè)FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。

換句話說,eFPGA是一種數(shù)字可重構(gòu)結(jié)構(gòu),由可編程互連中的可編程邏輯組成,通常表現(xiàn)為矩形陣列,數(shù)據(jù)輸入和輸出位于邊緣周圍。 eFPGA通常具有數(shù)百或數(shù)千個(gè)輸入和輸出,可連接到總線、數(shù)據(jù)路徑、控制路徑、GPIO、PHY或任何需要的器件。

所有eFPGA都將查找表(LUT)作為基本構(gòu)建模塊。 LUT有N個(gè)輸入選擇一個(gè)小表,其輸出表示N個(gè)輸入的任何需要的布爾函數(shù)。 有些eFPGA LUT有四個(gè)輸入,有的有六個(gè)。有些LUT有兩個(gè)輸出。 LUT通常在輸出端具有觸發(fā)器; 這些可以用來存儲(chǔ)結(jié)果。這些LUT寄存器組合通常以四進(jìn)制形式出現(xiàn),還有進(jìn)位算術(shù)和移位器,以便有效地實(shí)現(xiàn)加法器。

LUT接收來自可編程互聯(lián)網(wǎng)絡(luò)的所有輸入,并將其所有輸出反饋到可編程互連網(wǎng)絡(luò)。

除了LUT之外,eFPGA還可能包含MAC(乘法器/累加器模塊)。 它們也連接到可編程互連網(wǎng)絡(luò),用于提供更高效的數(shù)字信號(hào)處理(DSP)和人工智能AI)功能。 對(duì)于內(nèi)存來說,有大量的RAM,通常是雙端口的封裝。至于LUT和MAC,通過RAM連接到可編程互連網(wǎng)絡(luò)。

eFPGA具有輸入和輸出引腳的外環(huán),將eFPGA連接到SoC的其它部分,這些引腳也連接到可編程的互連網(wǎng)絡(luò)。

軟件工具用于合成Verilog或VHDL代碼,以編程eFPGA邏輯和互連來實(shí)現(xiàn)任何所需的功能。

eFPGA是方便的新邏輯塊,可在許多方面提高SoC的價(jià)值,其中包括:

使用數(shù)百個(gè)LUT的廣泛,快速的控制邏輯;

可重新配置的網(wǎng)絡(luò)協(xié)議;

用于視覺或人工智能的可重構(gòu)算法;

用于航空航天應(yīng)用的可重配置DSP;

用于MCU和SoC的可重配置加速器。

除了以上這些,還有更多,這里就不一一介紹了。

當(dāng)今,已經(jīng)有了一些eFPGA供應(yīng)商,主要包括Achronix,F(xiàn)lex Logix,Menta和QuickLogic,此外,還有一些較小的供應(yīng)商。有了這些選擇,客戶需要決定哪一個(gè)最能滿足他們的需求。那么,要如何選擇呢? 雖然需要考慮商業(yè)因素,但本文重點(diǎn)討論技術(shù)因素。

第1步:制程的兼容性

通常情況下,即使在IP評(píng)估的早期階段,公司也會(huì)選擇foundry廠和工藝節(jié)點(diǎn)。而臺(tái)積電、GlobalFoundries和SMIC現(xiàn)在或正在開發(fā)針對(duì)包括65nm,40nm,28nm,22nm,16nm,14nm和7nm工藝節(jié)點(diǎn)的eFPGA。

但是,并非所有供應(yīng)商對(duì)所有代工廠/工藝節(jié)點(diǎn)都有eFPGA,至少目前還沒有。 通過他們的網(wǎng)站檢查哪些與您的制程兼容非常重要。 您還應(yīng)該看看所討論的eFPGA是否已經(jīng)在芯片中進(jìn)行了驗(yàn)證,并在NDA下提供了報(bào)告。

不要忘記檢查金屬堆棧的兼容性。您選擇的關(guān)鍵IP,如SerDes或您的應(yīng)用可能需要您使用特定的金屬堆棧,但并非所有eFPGA IP都與所有金屬堆棧兼容。

第2步:陣列大小和功能

并非所有的eFPGA供應(yīng)商都可以做非常小規(guī)模的eFPGA,同時(shí),并不是所有廠商都可以做出規(guī)模非常大的eFPGA。另外,它們支持的MAC和RAM的性質(zhì)可能會(huì)有所不同。

對(duì)于您是否需要數(shù)百個(gè)LUT或數(shù)十萬個(gè)LUT,以及您對(duì)MAC和RAM的需求,這可能會(huì)篩選出一些供應(yīng)商。

步驟3:使用RTL進(jìn)行基準(zhǔn)測(cè)試

eFPGA供應(yīng)商會(huì)為您提供用于評(píng)估的軟件,以便您可以確定(RTL)每個(gè)eFPGA可以實(shí)現(xiàn)的硅面積和性能。您需要eFPGA能夠在與SoC其余部分相同的溫度和電壓范圍內(nèi)運(yùn)行,因此請(qǐng)確保您需要的是支持的。

在進(jìn)行基準(zhǔn)測(cè)試時(shí),將蘋果與蘋果進(jìn)行比較(compare apples to apples)非常重要。例如,您應(yīng)該在相同的工藝(slow/slow or typ/typ or fast/fast)以及相同電壓和相同溫度下比較每個(gè)eFPGA。您應(yīng)該期望來自eFPGA供應(yīng)商的軟件工具將允許您檢查不同工藝轉(zhuǎn)角和電壓組合下的性能。

請(qǐng)注意,您的RTL適用于eFPGA。如果從硬連線ASIC設(shè)計(jì)中采用RTL,則觸發(fā)器之間往往會(huì)有20~30個(gè)邏輯層。如果你把它放在沒有優(yōu)化的eFPGA中,它會(huì)運(yùn)行得非常慢。在eFPGA中,LUT輸出總是有觸發(fā)器,您可以使用它們向RTL添加更多的流水線,以在eFPGA中獲得更高的性能。

談到RTL,確保你正在測(cè)試什么對(duì)你很重要。

一個(gè)16位加法器。你關(guān)心的是它的運(yùn)行速度有多快,但是如果你不小心,看到的結(jié)果可能會(huì)讓你感到驚訝。現(xiàn)在想象一個(gè)大的eFPGA。如果加法器放置在陣列的一個(gè)角落,輸入和輸出接近,則性能將遠(yuǎn)高于在陣列中間找到加法器的情況。這是因?yàn)槿绻^察從陣列輸入到陣列輸出的性能,當(dāng)加法器位于陣列中間時(shí),到數(shù)據(jù)輸入和加法器輸出的加法器的距離會(huì)更長。實(shí)際上,加法器是相同的,并且在兩個(gè)位置運(yùn)行速度都很快。問題在于你的測(cè)試沒有隔離加法器的性能,但它也加入了達(dá)到加法器所需的信號(hào)。

下圖是一個(gè)例子,它使用一個(gè)LUT來布線,LUT速度不會(huì)改變,但通過互連進(jìn)入和離開LUT的延遲會(huì)發(fā)生。

關(guān)于eFPGA入門的相關(guān)指導(dǎo)和介紹

圖源:Flex Logix

為了應(yīng)對(duì)這種效應(yīng),尤其是因?yàn)槟赡軙?huì)比較兩種不同尺寸的eFPGA,您需要做的是在輸入和輸出上設(shè)置寄存器,這可確保您關(guān)心的性能均可測(cè)量,不受陣列的大小和位置的限制。

關(guān)于eFPGA入門的相關(guān)指導(dǎo)和介紹

如果您需要MAC的DSP或AI功能,請(qǐng)了解每個(gè)eFPGA的乘法器大小和流水線的不同。 如果RTL指定了一個(gè)MxN乘法器,那么綜合軟件將確保eFPGA實(shí)現(xiàn)它,但它可能會(huì)跨越兩個(gè)或更多乘法器以達(dá)到所需的效果。 如果你需要MxN,那么這很重要。 但是,如果試圖比較apples-to-apples的倍增性能,您會(huì)希望讓RTL使用適合您所評(píng)估的所有eFPGA的倍增器大小。

關(guān)于eFPGA入門的相關(guān)指導(dǎo)和介紹

圖:N-Tap FIR濾波器架構(gòu)(來源:Flex Logix)

一些eFPGA直接將MAC匯集到一起,這比可編程互聯(lián)網(wǎng)絡(luò)快得多。 實(shí)施N-Tap FIR濾波器將顯示具有MAC-to-MAC流水線的eFPGA與不具有流水線的eFPGA之間的差異。 上圖為使用流水線DSP MAC實(shí)現(xiàn)的N-Tap FIR濾波器的示例。

步驟4:使用您需要的RTL基準(zhǔn)測(cè)試區(qū)域

與性能一樣,在嘗試針對(duì)不同eFPGA的RTL的相對(duì)面積進(jìn)行基準(zhǔn)測(cè)試時(shí),要非常小心。一些eFPGA供應(yīng)商使您能夠輕松生成數(shù)十種不同的陣列尺寸,但其他人可能只會(huì)為您的基準(zhǔn)測(cè)試提供兩種尺寸。

第一步是查看LUT計(jì)數(shù)(或MAC計(jì)數(shù))。但是,不同的eFPGA供應(yīng)商可能有不同的LUT尺寸。在查找表中可能不會(huì)填滿它,所以如果你有兩個(gè)觸發(fā)器進(jìn)入一個(gè)與非門,再進(jìn)入另一個(gè)觸發(fā)器,那么任何大小的查找表都將實(shí)現(xiàn)一個(gè)與非門。

某些eFPGA在輸出端具有兩個(gè)觸發(fā)器,這使得N輸入LUT可以分解為兩個(gè)共享N輸入LUT和一些輸入子集的更小的LUT。此功能可提高面積利用率。

即使您正在對(duì)來自兩家供應(yīng)商的N-LUT eFPGA進(jìn)行基準(zhǔn)測(cè)試 - 并且您的設(shè)計(jì)使用了兩個(gè)LUT中的一半并且兩者的面積相同 - 但您不能斷定它們同樣好。 你需要確定的是eFPGA LUT的利用率是否可以實(shí)現(xiàn)。一般eFPGA的利用率為60-70%,但有些eFPGA的利用率可達(dá)到90%。 唯一能找到的方法是使RTL幾乎填滿eFPGA的LUT。

另一種獲得使用感的方法是查看展示位置的可視化。 在下面的例子中,LUT顯然是非常緊密地組合在一起的(陰影塊是設(shè)計(jì)中使用的LUT),這是高利用率的良好視覺指示。

但是,即使在這里你也必須小心。 如果在上面的設(shè)計(jì)中,輸入和輸出均勻分布在eFPGA陣列的邊上,那么隨著位置/路徑軟件將關(guān)鍵路徑最小化,將具有更均勻地分散LUT的效果。

因此,當(dāng)使用這種可視檢查時(shí),嘗試將輸入和輸出分組到eFPGA的一個(gè)角落,這樣,位置/路線軟件就可以將LUT放在一起,以最小化關(guān)鍵路徑。

步驟5:對(duì)輸入和輸出容量進(jìn)行基準(zhǔn)測(cè)試

一些基于eFPGA的應(yīng)用程序需要大量的輸入和輸出。例如,網(wǎng)絡(luò)芯片的總線可以是512位寬(有時(shí)甚至數(shù)千位寬)。 您需要查看每個(gè)K-LUT可用的輸入和輸出計(jì)數(shù),看看它是否在滿足您需求的范圍內(nèi)。

結(jié)論

eFPGA是令人興奮的新工具,它使SoC架構(gòu)師可以使他們的芯片更加靈活和可重新配置。

使用上面的指導(dǎo)原則,您將能夠更快地找到最適合您獨(dú)特應(yīng)用程序、特定需求的eFPGA。如果您選擇正確的解決方案,您將能夠充分發(fā)揮eFPGA的潛力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 濾波器
    +關(guān)注

    關(guān)注

    159

    文章

    7657

    瀏覽量

    177179
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    1992

    瀏覽量

    60976
  • efpga
    +關(guān)注

    關(guān)注

    1

    文章

    31

    瀏覽量

    15661
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Primemas選擇Achronix eFPGA技術(shù)用于Chiplet平臺(tái)

    高性能 FPGA 和嵌入式FPGAeFPGA) IP 的領(lǐng)導(dǎo)者 Achronix Semiconductor Corporation 和使用Chiplet 技術(shù)開發(fā)創(chuàng)新 SoC Hub
    的頭像 發(fā)表于 09-18 16:16 ?406次閱讀

    華為射頻天線口匹配設(shè)計(jì)及調(diào)試指導(dǎo)

    分享一份華為關(guān)于射頻天線匹配的設(shè)計(jì)機(jī)調(diào)試指導(dǎo),做過相關(guān)的設(shè)計(jì),覺得指導(dǎo)性比較強(qiáng),可以供參考,也是很好的學(xué)習(xí)資料。Chrent整體介紹1.1概
    的頭像 發(fā)表于 05-23 08:27 ?911次閱讀
    華為射頻天線口匹配設(shè)計(jì)及調(diào)試<b class='flag-5'>指導(dǎo)</b>

    如何快速入門FPGA

    和編程技巧。 參與FPGA相關(guān)的社區(qū)和論壇,與其他工程師交流學(xué)習(xí)經(jīng)驗(yàn),解決遇到的問題。 通過以上步驟,你可以逐步掌握FPGA的基礎(chǔ)知識(shí),并通過實(shí)踐項(xiàng)目不斷提升自己的技能。記住,持續(xù)學(xué)習(xí)和實(shí)踐是快速
    發(fā)表于 04-28 09:06

    如何快速入門FPGA?

    和編程技巧。 參與FPGA相關(guān)的社區(qū)和論壇,與其他工程師交流學(xué)習(xí)經(jīng)驗(yàn),解決遇到的問題。 通過以上步驟,你可以逐步掌握FPGA的基礎(chǔ)知識(shí),并通過實(shí)踐項(xiàng)目不斷提升自己的技能。記住,持續(xù)學(xué)習(xí)和實(shí)踐是快速
    發(fā)表于 04-28 08:54

    讀《FPGA入門教程》

    此書籍包含六大部分內(nèi)容:1.數(shù)字電路設(shè)計(jì)入門2.FPGA簡(jiǎn)介3.FPGA開發(fā)流程4.RTL設(shè)計(jì)5.QuartusⅡ設(shè)計(jì)實(shí)例6..ModelSim和Testbench 首先介紹了數(shù)字電路
    發(fā)表于 03-29 16:42

    FPGA與MCU的區(qū)別入門難度如何

    如題,目前我的MCU入門了,請(qǐng)問FPGA入門如何,需要怎么樣去學(xué)習(xí)?
    發(fā)表于 03-16 07:16

    FPGA基礎(chǔ)知識(shí)介紹

    電子發(fā)燒友網(wǎng)站提供《FPGA基礎(chǔ)知識(shí)介紹.pdf》資料免費(fèi)下載
    發(fā)表于 02-23 09:45 ?26次下載

    關(guān)于FPGA的開源項(xiàng)目介紹

    Hello,大家好,之前給大家分享了大約一百多個(gè)關(guān)于FPGA的開源項(xiàng)目,涉及PCIe、網(wǎng)絡(luò)、RISC-V、視頻編碼等等,這次給大家?guī)淼氖遣豢菰锏膴蕵讽?xiàng)目,主要偏向老的游戲內(nèi)核使用FPGA進(jìn)行硬解,涉及的內(nèi)核數(shù)不勝數(shù),主要目標(biāo)是
    的頭像 發(fā)表于 01-10 10:54 ?1268次閱讀
    <b class='flag-5'>關(guān)于</b><b class='flag-5'>FPGA</b>的開源項(xiàng)目<b class='flag-5'>介紹</b>

    FPGA學(xué)習(xí)入門從點(diǎn)燈開始

    首先,FPGA開發(fā)工程師是一個(gè)相對(duì)高薪的工作,但是,很多同學(xué)在剛入門時(shí)都會(huì)有一種無從下手的感覺,尤其是將FPGA作為第一個(gè)要掌握的開發(fā)板時(shí),更是感覺苦惱;本人也是如此,以下就本人學(xué)習(xí)FPGA
    的頭像 發(fā)表于 12-28 09:50 ?444次閱讀

    單片機(jī)、嵌入式入門實(shí)驗(yàn)報(bào)告相關(guān)代碼仿真介紹

    電子發(fā)燒友網(wǎng)站提供《單片機(jī)、嵌入式入門實(shí)驗(yàn)報(bào)告相關(guān)代碼仿真介紹.zip》資料免費(fèi)下載
    發(fā)表于 12-22 10:52 ?11次下載

    [問答] 國產(chǎn)有哪些FPGA入門?

    國產(chǎn)有哪些FPGA入門?萊迪思半導(dǎo)體?高云半導(dǎo)體?
    發(fā)表于 12-05 16:05

    關(guān)于半導(dǎo)體存儲(chǔ)的最強(qiáng)入門科普

    關(guān)于半導(dǎo)體存儲(chǔ)的最強(qiáng)入門科普
    的頭像 發(fā)表于 11-30 17:16 ?861次閱讀
    <b class='flag-5'>關(guān)于</b>半導(dǎo)體存儲(chǔ)的最強(qiáng)<b class='flag-5'>入門</b>科普

    簡(jiǎn)述Xilinx 7系列FPGA芯片相關(guān)知識(shí)

    Xilinx 7系列 芯片 應(yīng)用非常廣泛,具有成本低、性能強(qiáng)悍、成熟穩(wěn)定的特點(diǎn),目前Xilinx( AMD )已延長該系列芯片的生命周期至少到2035年。 本文主要介紹Xilinx 7系列 FPGA
    的頭像 發(fā)表于 11-28 10:20 ?1014次閱讀
    簡(jiǎn)述Xilinx 7系列<b class='flag-5'>FPGA</b>芯片<b class='flag-5'>相關(guān)</b>知識(shí)

    FPGA入門怎樣選擇合適的板子?

    市面上FPGA芯片占有率較高的是xilinx,其次是altera,這兩家市場(chǎng)占有率之和達(dá)到百分之八十以上, 具體選擇哪家廠商的芯片入門呢?這兩家的開發(fā)環(huán)境也有所不同,哪家的或者說是具體的哪款開發(fā)板適合初學(xué)者由淺入深得學(xué)習(xí)FPGA
    發(fā)表于 11-17 16:42

    入門筆記:FPGA不是單片機(jī)

    關(guān)于FPGA是不是單片機(jī)的問題,很多人反復(fù)強(qiáng)調(diào),但遺憾的是,把FPGA當(dāng)單片機(jī)玩的人仍前赴后繼。點(diǎn)解?琢磨著有可能是入門方法有誤。 回想一下我們是咋學(xué)單片機(jī)的?買一本教材,了解一下IO
    發(fā)表于 11-02 17:27