0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于光鏈路需要定制的ESD靜電保護的應(yīng)用和介紹

弘模半導(dǎo)體 ? 來源:djl ? 2019-09-08 11:19 ? 次閱讀

在過去,光纖通信被用于長途通信(50公里及以上)。全世界只需要有限數(shù)量的高端接口產(chǎn)品就能滿足。然而,隨著運營大型數(shù)據(jù)中心(臉譜網(wǎng)、谷歌、Amazon、……)的崛起,這些公司喜歡取代服務(wù)器機架之間的傳統(tǒng)布線?;阢~線的方法被認為是進一步提高數(shù)據(jù)傳輸能力的瓶頸, 因此光通信可以極大地提高服務(wù)器之間的帶寬,降低復(fù)雜度、功耗和成本。

關(guān)于光鏈路需要定制的ESD靜電保護的應(yīng)用和介紹

Reducing cost and power while increasing bandwidth

提高帶寬的同時降低成本和功耗

Thus, the optical interconnect suppliers now need to produce a large number of their products. To reduce the cost, they separate the optical parts (laser diodes, photo detectors) from the digital controller circuits. For the electrical ICs regular CMOS technology can be used for mass-production. Moreover, there were several breakthroughs in the last decade, where conventional CMOS processing steps can now be used to create all kinds of optical components like WDM (Wavelength Division Multiplexers), lasers, detectors, waveguides in SOI processes…

光互連供應(yīng)商在生產(chǎn)大量的產(chǎn)品中,為了降低成本,他們將光學(xué)部件(激光二極管、光探測器)從數(shù)字控制器電路中分離出來。對于電氣集成電路,常規(guī)CMOS技術(shù)可用于大規(guī)模生產(chǎn)。此外,在過去的十年中,有了一些突破,傳統(tǒng)的CMOS處理步驟現(xiàn)在可以用來制造各種各樣的光學(xué)元件,如SOI(波分復(fù)用器)、激光器、探測器和SOI工藝中的波導(dǎo)…

混合2.5D和3D集成

Both optical and electrical elements are then combined within a single IC package using advanced packing techniques like 2.5D (electronic interposer) and 3D (flip-chip) integration. The hybrid integration allows designers to select the best process option for each function. E.g. the digital functions can be integrated in high end CMOS technology with high performance and smaller size. The photonic die does not benefit from this minimum feature size and can thus be designed in a more mature SOI technology which significantly reduces the total cost

光學(xué)和電氣元件相結(jié)合,一個單一的IC封裝,采用先進的包裝技術(shù)2.5D(Interposer)和三維(flip-chip)集成。混合集成允許設(shè)計者為每個功能選擇最佳的工藝選項。數(shù)字功能可以集成在高性能、更小尺寸的高端CMOS技術(shù)中。光子裸片并不需要從這個最小特征尺寸中獲益,反而可以在更成熟的SOI技術(shù)中進行設(shè)計,從而顯著降低總成本。

關(guān)于光鏈路需要定制的ESD靜電保護的應(yīng)用和介紹

光鏈路需要定制ESD保護電路

用于控制光學(xué)部件和處理信號的發(fā)送或接收之前的電子電路,一般采用先進的CMOS技術(shù),比如像28納米工藝制程。接口一般含有高速(10Gbps,25Gbps或甚至56gbps)的SerDes型電路。為了設(shè)計這樣的高速差分電路,設(shè)計者利用薄氧化物晶體管。然而,這些晶體管是非常敏感的,像靜電放電(ESD)的瞬態(tài)事件非常容易損壞器件。 這些晶體管可以忍受在瞬態(tài)事件的最大電壓基本為4V以下。盡管敏感的器件PAD沒有連接到封裝的外面,但它們在組裝過程中仍然會接收ESD的壓力。因此,需要在PAD 周邊放入足夠的ESD保護電路。另一方面,對于信號完整性,在接口焊盤和電源線之間的電容限制是很重要的。

許多先進的CMOS半導(dǎo)體廠提供了一套I/O和ESD保護電路,設(shè)計者可以使用。然而,這些標準的、通用的接口塊并不適合硅光設(shè)計。

一般來說,ESD模塊漏電太高

該接口通常運行在一個電壓電平低于標準的I/O電壓(1.0V相比1.8V,2.5V或3.3V)

高速SerDes電路不能容忍在信號路徑上有大量的寄生電容或電阻增加。一個典型的模擬I/O會引入寄生電容150ff,遠遠超出可容忍的范圍。

當然,除了接口部分,SOI光子元器件也需要保針對ESD應(yīng)力的保護。

經(jīng)驗和優(yōu)勢:

在過去的10年中,國際上很多設(shè)計硅光子學(xué)產(chǎn)品的公司 (LUXTERA, RocklyPhotonics, Gennum, Nanotech, HiLightSemi...) 得到了我們的支持。在這些項目中,我們的工程師專注于保護高速接口(TX,RX)和低壓PAD的保護。 工程師開發(fā)的ESD保護,寄生電容在15ff以下,比典型的28nmCMOS 制程ESD保護器件低十倍。

On-chip ESD (Silicon Proven)資源:

關(guān)于光鏈路需要定制的ESD靜電保護的應(yīng)用和介紹

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26660

    瀏覽量

    212897
  • 探測器
    +關(guān)注

    關(guān)注

    14

    文章

    2596

    瀏覽量

    72801
  • 靜電保護
    +關(guān)注

    關(guān)注

    1

    文章

    191

    瀏覽量

    19188
收藏 人收藏

    評論

    相關(guān)推薦

    物聯(lián)網(wǎng)中常見的靜電保護電路設(shè)計方案_ESD靜電保護

    物聯(lián)網(wǎng)系統(tǒng)中使用ESD(Electro-Static Discharge,靜電放電)靜電保護管的原因主要基于以下幾個方面。
    的頭像 發(fā)表于 09-29 14:15 ?221次閱讀
    物聯(lián)網(wǎng)中常見的<b class='flag-5'>靜電保護</b>電路設(shè)計方案_<b class='flag-5'>ESD</b><b class='flag-5'>靜電保護</b>管

    DVI接口靜電保護方案

    DVI接口靜電保護方案 ESD靜電放電的威脅和破壞。靜電放電產(chǎn)生的瞬間高電壓和高電流可能直接對DVI接口的電路造成損害,如擊穿絕緣層、損壞電子元件等。此外,
    的頭像 發(fā)表于 09-27 15:38 ?195次閱讀
    DVI接口<b class='flag-5'>靜電保護</b>方案

    靜電保護器件有哪幾種

    一、ESD靜電放電二極管:高速數(shù)據(jù)傳輸?shù)氖刈o者 ESD靜電放電二極管是一種專為高速數(shù)據(jù)傳輸應(yīng)用的I/O端口保護設(shè)計的過壓、防
    的頭像 發(fā)表于 09-24 17:21 ?234次閱讀

    靜電保護對UWB模塊的必要性

    UWB650模塊作為思為無線推出的一款高性能UWB定位測距模塊,在設(shè)計時考慮了靜電保護的重要性。該模塊集成了ESD保護器件,能夠在靜電放電發(fā)生時提供即時
    的頭像 發(fā)表于 09-19 16:33 ?153次閱讀
    <b class='flag-5'>靜電保護</b>對UWB模塊的必要性

    靜電保護二極管什么用途

    靜電保護二極管(Electrostatic Discharge, ESD)是一種特殊的半導(dǎo)體器件,主要用于保護電子設(shè)備免受靜電放電(ESD
    的頭像 發(fā)表于 09-18 09:11 ?275次閱讀

    ESD靜電保護在無線模塊中的重要性#pcb設(shè)計

    ESD靜電保護
    思為無線
    發(fā)布于 :2024年09月14日 17:53:46

    ESD保護電路POWERclamp原理

    限制電壓和電流來保護電子設(shè)備。以下是關(guān)于POWERclamp原理的介紹ESD保護電路的基本概念 ES
    的頭像 發(fā)表于 09-14 14:41 ?654次閱讀

    ESD器件的工作原理?CMOS I/O上的內(nèi)部ESD保護實現(xiàn)

    靜電保護器件(ESD) 是由一個或多個 TVS 晶粒采用不同的電路拓撲制成具有特定功能的多路或單 ESD 保護器件。
    的頭像 發(fā)表于 02-17 16:01 ?6459次閱讀
    <b class='flag-5'>ESD</b>器件的工作原理?CMOS I/O上的內(nèi)部<b class='flag-5'>ESD</b><b class='flag-5'>保護</b>實現(xiàn)

    I/O接口保護ESD靜電保護二極管

    從方案圖中可知,I/O接口靜電防護,東沃電子技術(shù)推薦選用1顆集成式ESD靜電保護二極管DW05MF-S,5V工作電壓、15V低鉗位電壓、1μA低漏電流;結(jié)電容
    的頭像 發(fā)表于 01-18 17:28 ?886次閱讀
    I/O接口<b class='flag-5'>保護</b><b class='flag-5'>ESD</b><b class='flag-5'>靜電保護</b>二極管

    防雷及ESD靜電保護器件的發(fā)展趨勢| 浪拓電子

    近年市場對于防雷及ESD靜電保護組件的需求,大致可分為兩大發(fā)展方向。 一是越來越低的等效電容,這是由于近年各項傳輸port的加速發(fā)展,帶動帶寬越來越大且速度越來越快,例如USB 3.0的數(shù)據(jù)傳輸速度
    發(fā)表于 01-08 16:55

    ESD靜電保護器件的特點及選型

    免受這種損害,必須使用適當?shù)?b class='flag-5'>ESD保護器件。 ESD靜電保護器件的特點如下: 1. 快速響應(yīng)時間:ESD
    的頭像 發(fā)表于 01-03 10:24 ?698次閱讀

    ESD靜電二極管的特性 ESD靜電保護二極管如何選型?

    ESD靜電二極管的特性 ESD靜電保護二極管如何選型? ESD靜電二極管是一種用于
    的頭像 發(fā)表于 12-29 15:17 ?649次閱讀

    什么是ESD保護區(qū)?什么是靜電防護區(qū)?

    詳細介紹ESD保護區(qū)和靜電防護區(qū)的重要性、組成、設(shè)立與管理措施。 一、靜電帶來的危害 靜電是指由
    的頭像 發(fā)表于 12-20 14:13 ?1345次閱讀

    ESD靜電保護區(qū)和非靜電防護區(qū)之間的通道的最小距離

    。在這兩個區(qū)域之間通道的最小距離是非常重要的。本文將詳細介紹為什么需要設(shè)置最小距離以及該距離的計算方法,并探討一些常見的靜電保護措施。 首先,靜電放電是指由于兩個物體之間電荷的失衡而引
    的頭像 發(fā)表于 12-20 13:54 ?716次閱讀

    嵌入式核心板開發(fā)之ESD靜電保護

    嵌入式核心板開發(fā)之ESD靜電保護
    的頭像 發(fā)表于 11-28 17:55 ?537次閱讀
    嵌入式核心板開發(fā)之<b class='flag-5'>ESD</b><b class='flag-5'>靜電保護</b>