來自人體、環(huán)境甚至電子設(shè)備內(nèi)部的靜電對于精密的半導(dǎo)體芯片會造成各種損傷,例如穿透元器件內(nèi)部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發(fā)器鎖死;短路反偏的PN結(jié);短路正向偏置的PN結(jié);熔化有源器件內(nèi)部的焊接線或鋁線。為了消除靜電釋放(ESD)對電子設(shè)備的干擾和破壞,需要采取多種技術(shù)手段進行防范。
在PCB板的設(shè)計當中,可以通過分層、恰當?shù)牟季植季€和安裝實現(xiàn)PCB的抗ESD設(shè)計。在設(shè)計過程中,通過預(yù)測可以將絕大多數(shù)設(shè)計修改僅限于增減元器件。通過調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。
幾種典型的通用ESD保護電路
CAN Bus保護
數(shù)據(jù)線及接口保護
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標題:PCB板“ESD保護電路設(shè)計”實戰(zhàn)經(jīng)驗分享?。?!
文章出處:【微信號:EngicoolArabic,微信公眾號:電子工程技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
大部分的ESD電流來自電路外部,因此ESD保護電路一般設(shè)計在PAD旁,I/O電路內(nèi)部。
發(fā)表于 12-24 11:05
?2740次閱讀
ESD保護對高密度、小型化和具有復(fù)雜功能的電子設(shè)備而言具有重要意義。本文探討了采用TVS二極管防止ESD時,最小擊穿電壓和擊穿電流、最大反向漏電流和額定反向關(guān)斷電壓等參數(shù)對電路的影響及
發(fā)表于 11-09 10:29
?2355次閱讀
ESD 靜電放電給你的電子產(chǎn)品帶來致命的危害不僅降低了產(chǎn)品的可靠性增加了維修成本而且不符合歐洲共同體規(guī)定的工業(yè)標準EN61000-4-2 就會影響產(chǎn)品在歐洲的銷售所以電子設(shè)備制造商通常會在電路設(shè)計的初期就考慮ESD
發(fā)表于 10-12 08:22
了產(chǎn)品的可靠性,增加了維修成本,而且不符合歐洲共同體規(guī)定的工業(yè)標準EN61000-4-2,產(chǎn)品就不能夠在歐洲銷售。所以電子設(shè)備制造商通常會在電路設(shè)計的初期就考慮ESD保護。本文將討論ESD
發(fā)表于 10-11 16:10
ESD保護二極管選型:1、ESD靜電二極管使用時是并聯(lián)在被保護電路上,正常情況下對線路的工作不應(yīng)產(chǎn)生任何的影響;2、擊穿電壓VBR 的選擇:
發(fā)表于 10-12 16:38
ESD設(shè)計。在設(shè)計過程中,通過預(yù)測可以將絕大多數(shù)設(shè)計修改僅限于增減元器件。通過調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。幾種典型的
發(fā)表于 06-28 08:00
求幾種應(yīng)用于觸摸感應(yīng)電路的ESD保護結(jié)構(gòu)設(shè)計
發(fā)表于 04-13 06:05
如何正確保護IC?ESD傳遞模式有哪幾種?ESD保護和應(yīng)用電路如何提高
發(fā)表于 04-23 06:23
系統(tǒng)級ESD現(xiàn)象和器件級ESD現(xiàn)象有什么差異?ESD事件保護的系統(tǒng)級設(shè)計方法有哪幾種?
發(fā)表于 06-08 07:20
電路保護的幾種常見類型1.過流保護2.過壓保護(電子通訊設(shè)備)3.過溫保護4.過溫過流
發(fā)表于 01-14 09:09
有哪位大神可以介紹幾種常見的適用于PCB板通用的ESD保護電路呢?
發(fā)表于 04-14 14:45
esd保護電路設(shè)計
ESD的危害。ESD基本上可以分為三種類型,一是各種機器引起的ESD,
發(fā)表于 07-22 14:10
?8054次閱讀
ESD,也就是我們常說的靜電釋放(Electro-Static discharge)。從學(xué)習(xí)過的知識中可以知道,靜電是一種自然現(xiàn)象,通常通過接觸、摩擦、電器間感應(yīng)等方式產(chǎn)生。
發(fā)表于 02-16 10:34
?1036次閱讀
使用高壓電容進行電路保護:該做法通常將耐壓至少為1.5KV的陶瓷電容放置在I/O連接器或者關(guān)鍵信號的位置,同時連接線盡可能的短,以便減小連接線的感抗。若采用了耐壓低的電容,會引起電容的損壞而失去保護的作用。
發(fā)表于 03-29 10:20
?992次閱讀
ESD(Electrostatic Discharge,靜電放電)保護電路是電子設(shè)備中非常重要的組成部分,它能夠保護電子設(shè)備免受靜電放電的損害。POWERclamp是一種常見的
發(fā)表于 09-14 14:41
?632次閱讀
評論