0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DSP的PCB設(shè)計(jì)質(zhì)量怎樣獲得保證

PCB線路板打樣 ? 來(lái)源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-04-07 17:48 ? 次閱讀

隨著芯片集成度的越來(lái)越高,芯片的引腳也越來(lái)越多,器件的封裝也在不斷地發(fā)生變化,從DIP至OSOP,從SOP到PQFP,從PQFP到BGA。TMS320C6000系列器件采用BGA封裝,在電路應(yīng)用方面,BGA封裝具有高成功率、低返修率、高可靠性的特點(diǎn),應(yīng)用越來(lái)越廣泛,但由于BGA封裝屬于球柵陣列貼片封裝,在開(kāi)發(fā)中系統(tǒng)的物理實(shí)現(xiàn)上,也就是板級(jí)設(shè)計(jì)牽涉到很多高速數(shù)字電路的設(shè)計(jì)技術(shù)。

高速系統(tǒng)中,噪聲干擾的產(chǎn)生是第一影響因素,高頻電路還會(huì)產(chǎn)生輻射和沖突,而較快的邊緣速率則會(huì)產(chǎn)生振鈴、反射和串?dāng)_。如果不考慮高速信號(hào)布局布線的特殊性,設(shè)計(jì)出的電路板將不能正常工作。因此PCB板的設(shè)計(jì)成功是DSPs電路設(shè)計(jì)過(guò)程中非常關(guān)鍵的一個(gè)環(huán)節(jié)。

因此PCB板的設(shè)計(jì)質(zhì)量相當(dāng)重要,它是把最優(yōu)的設(shè)計(jì)理念轉(zhuǎn)變?yōu)楝F(xiàn)實(shí)的惟一途徑。下面討論針對(duì)在高速DSP系統(tǒng)中PCB板可靠性設(shè)計(jì)應(yīng)注意的若干問(wèn)題。

一、電源設(shè)計(jì)

高速DSP系統(tǒng)PCB板設(shè)計(jì)首先需要考慮的是電源設(shè)計(jì)問(wèn)題。在電源設(shè)計(jì)中,通常采用以下方法來(lái)解決信號(hào)完整性問(wèn)題。

1、考慮電源和地的去耦

隨著DSP工作頻率的提高,DSP和其他IC元器件趨向小型化、封裝密集化,通常電路設(shè)計(jì)時(shí)考慮采用多層板,建議電源和地都可以用專門(mén)的一層,且對(duì)于多種電源,例如DSP的I/O電源電壓和內(nèi)核電源電壓不同,可以用兩個(gè)不同的電源層,若考慮多層板的加工費(fèi)用高,可以把接線較多或者相對(duì)關(guān)鍵的電源用專門(mén)的一層,其他電源可以和信號(hào)線一樣布線,但要注意線的寬度要足夠。

無(wú)論電路板是否有專門(mén)的地層和電源層,都必須在電源和地之間加一定的并且分布合理的電容。為了節(jié)省空間,減少通孔數(shù),建議多使用貼片電容??砂奄N片電容放在PCB板背面即焊接面,貼片電容到通孔用寬線連接并通過(guò)通孔與電源、地層相連。

2、考慮電源分布的布線規(guī)則

分開(kāi)模擬和數(shù)字電源

高速高精度模擬元件對(duì)數(shù)字信號(hào)很敏感。例如,放大器會(huì)放大開(kāi)關(guān)噪聲,使之接近脈沖信號(hào),所以在板上模擬和數(shù)字部分,電源層一般是要求分開(kāi)的。

3、隔離敏感信號(hào)

有些敏感信號(hào)(如高頻時(shí)鐘) 對(duì)噪聲干擾特別敏感,對(duì)它們要采取高等級(jí)隔離措施。高頻時(shí)鐘(20MHz以上的時(shí)鐘,或翻轉(zhuǎn)時(shí)間小于5ns的時(shí)鐘)必須有地線護(hù)送,時(shí)鐘線寬至少10mil,護(hù)送地線線寬至少20mil,高頻信號(hào)線的保護(hù)地線兩端必須由過(guò)孔與地層良好接觸,而且每5cm 打過(guò)孔與地層連接;時(shí)鐘發(fā)送側(cè)必須串接一個(gè)22Ω——220Ω的阻尼電阻??杀苊庥蛇@些線帶來(lái)的信號(hào)噪聲所產(chǎn)生的干擾。

二、軟、硬件抗干擾設(shè)計(jì)

一般高速DSP應(yīng)用系統(tǒng)PCB板都是由用戶根據(jù)系統(tǒng)的具體要求而設(shè)計(jì)的,由于設(shè)計(jì)能力、實(shí)驗(yàn)室條件有限,如不采取完善、可靠的抗干擾措施,一旦遇到工作環(huán)境不理想、有電磁干擾就會(huì)導(dǎo)致DSP程序流程紊亂,當(dāng)DSP正常工作代碼不能恢復(fù)時(shí),將出現(xiàn)跑飛程序或死機(jī)現(xiàn)象,甚至?xí)p壞某些元器件。應(yīng)注意采取相應(yīng)的抗干擾措施。

1、硬件抗干擾設(shè)計(jì)

硬件抗干擾效率高,在系統(tǒng)復(fù)雜度、成本、體積可容忍的情況下,優(yōu)先選用硬件抗干擾設(shè)計(jì)。常用的硬件抗干擾技術(shù)可歸納為以下幾種:

(1) 硬件濾波:RC 濾波器可以大大削弱各類高頻干擾信號(hào)。如可以抑制“毛刺”干擾。

(2) 合理接地:合理設(shè)計(jì)接地系統(tǒng),對(duì)于高速的數(shù)字和模擬電路系統(tǒng)來(lái)說(shuō),具有一個(gè)低阻抗、大面積的接地層是很重要的。地層既可以為高頻電流提供一個(gè)低阻抗的返回通路,而且使EMI、RFI變得更小,同時(shí)還對(duì)外部干擾具有屏蔽作用。PCB 設(shè)計(jì)時(shí)把模擬地和數(shù)字地分開(kāi)。

(3) 屏蔽措施:交流電源、高頻電源、強(qiáng)電設(shè)備、電弧產(chǎn)生的電火花,會(huì)產(chǎn)生電磁波,成為電磁干擾的噪聲源,可用金屬殼體把上述器件包圍起來(lái),再接地,這對(duì)屏蔽通過(guò)電磁感應(yīng)引起的干擾非常有效。

(4) 光電隔離:光電隔離器可以有效地避免不同電路板間的相互干擾,高速的光電隔離器常用于DSP和其他設(shè)備(如傳感器、開(kāi)關(guān)等) 的接口

2、軟件抗干擾設(shè)計(jì)

軟件抗干擾有硬件抗干擾所無(wú)法取代的優(yōu)勢(shì),在DSP 應(yīng)用系統(tǒng)中還應(yīng)充分挖掘軟件的抗干擾能力,從而將干擾的影響抑制到最小。下面給出幾種有效的軟件抗干擾方法。

(1) 數(shù)字濾波:模擬輸入信號(hào)的噪聲可以通過(guò)數(shù)字濾波加以消除。常用的數(shù)字濾波技術(shù)有:中值濾波、算術(shù)平均值濾波等。

(2) 設(shè)置陷阱:在未用的程序區(qū)內(nèi)設(shè)置一段引導(dǎo)程序,當(dāng)程序受干擾跳到此區(qū)域時(shí),引導(dǎo)程序?qū)?qiáng)行捕獲到的程序引導(dǎo)到指定的地址,在那里用專門(mén)程序?qū)Τ鲥e(cuò)程序進(jìn)行處理。

(3) 指令冗余:在雙字節(jié)指令和三字節(jié)指令后插入兩三個(gè)字節(jié)的空操作指令NOP,可以防止當(dāng)DSP系統(tǒng)受干擾程序跑飛時(shí),將程序自動(dòng)納入正軌。

(4) 設(shè)置看門(mén)狗定時(shí):如失控的程序進(jìn)入“死循環(huán)”,通常采用“看門(mén)狗”技術(shù)使程序脫離“死循環(huán)”。其原理是利用一個(gè)定時(shí)器,它按設(shè)定周期產(chǎn)生一個(gè)脈沖,如果不想產(chǎn)生此脈沖,DSP就應(yīng)在小于設(shè)定周期的時(shí)間內(nèi)將定時(shí)器清零;但當(dāng)DSP程序跑飛時(shí),就不會(huì)按規(guī)定把定時(shí)器清零,于是定時(shí)器產(chǎn)生的脈沖作為DSP復(fù)位信號(hào),將DSP重新復(fù)位和初始化。

三、電磁兼容性設(shè)計(jì)

電磁兼容性是指電子設(shè)備在復(fù)雜電磁環(huán)境中仍可以正常工作的能力。電磁兼容性設(shè)計(jì)的目的是使電子設(shè)備既能抑制各種外來(lái)干擾,又能減少電子設(shè)備對(duì)其他電子設(shè)備的電磁干擾。在實(shí)際的PCB板中相鄰信號(hào)間或多或少存在著電磁干擾現(xiàn)象即串?dāng)_。串?dāng)_的大小與回路間的分布電容和分布電感有關(guān)。解決這種信號(hào)間的相互電磁干擾可采取以下措施:

1、選擇合理的導(dǎo)線寬度

由于瞬變電流在印制線條上產(chǎn)生的沖擊干擾主要是印制導(dǎo)線的電感成分引起的,而其電感量與印制導(dǎo)線長(zhǎng)度成正比,與寬度成反比。所以采用短而寬的導(dǎo)線對(duì)抑制干擾是有利的。時(shí)鐘引線、總線驅(qū)動(dòng)器的信號(hào)線常有大的瞬變電流,其印制導(dǎo)線要盡可能短。對(duì)于分立元件電路,印制導(dǎo)線寬度在1.5mm左右即可滿足要求;對(duì)于集成電路,印制導(dǎo)線寬度在0. 2mm——1. 0mm之間選擇。

2、采用井字形網(wǎng)狀布線結(jié)構(gòu)。

具體做法是在PCB板的一層橫向布線,緊挨著的一層縱向布線。

四、散熱設(shè)計(jì)

為有利于散熱,印制板最好是自立安裝,板間距應(yīng)大于2cm,同時(shí)注意元器件在印制板上的布排規(guī)則。在水平方向,大功率器件盡量靠近印制板邊沿布置,從而縮短傳熱途徑;在垂直方向大功率器件盡量靠近印制板上方布置,從而減少其對(duì)別的元器件溫度的影響。對(duì)溫度較敏感的元器件盡量布放在溫度比較低的區(qū)域,而不能放在發(fā)熱量大的器件的正上方。

在高速DSP應(yīng)用系統(tǒng)的各項(xiàng)設(shè)計(jì)中,如何把完善的設(shè)計(jì)從理論轉(zhuǎn)化為現(xiàn)實(shí),依賴于高質(zhì)量的PCB板,DSP電路的工作頻率越來(lái)越高,管腳越來(lái)越密,干擾加大,如何提高信號(hào)的質(zhì)量很重要。因此系統(tǒng)的性能是否良好,與設(shè)計(jì)者的PCB板質(zhì)量密不可分。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    552

    文章

    7920

    瀏覽量

    347647
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4308

    文章

    22862

    瀏覽量

    394935
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42904
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    HDMI模塊的PCB設(shè)計(jì)

    在前面各類設(shè)計(jì)的理論講解、設(shè)計(jì)實(shí)操講解、以及軟件操作的講解的過(guò)后,粉絲后臺(tái)反饋想結(jié)合前面三種類型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計(jì),本期推出第一章HDMI模塊的PCB設(shè)計(jì),后續(xù)會(huì)繼續(xù)更新各類模塊的PCB設(shè)計(jì)教學(xué),以及PCB設(shè)計(jì)理論、設(shè)計(jì)技巧
    的頭像 發(fā)表于 10-22 14:16 ?153次閱讀

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫(huà)板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?369次閱讀

    PCB設(shè)計(jì)基本原則總結(jié),工程師必看

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)安全規(guī)則有哪些要求?PCB工藝規(guī)范及PCB設(shè)計(jì)安規(guī)原則。在PCB設(shè)計(jì)中,遵循安規(guī)(安全規(guī)范)原則是確保電子產(chǎn)品安全性和合規(guī)性的關(guān)鍵。接下來(lái)
    的頭像 發(fā)表于 07-09 09:46 ?757次閱讀

    PCB設(shè)計(jì)中的常見(jiàn)問(wèn)題有哪些?

    板)設(shè)計(jì)是一個(gè)至關(guān)重要的環(huán)節(jié)。一個(gè)優(yōu)秀的PCB設(shè)計(jì)不僅能夠保證電子產(chǎn)品的穩(wěn)定運(yùn)行,還能提高產(chǎn)品的外觀和性能。然而,很多設(shè)計(jì)師在PCB設(shè)計(jì)中會(huì)遇到一些常見(jiàn)的問(wèn)題,這些問(wèn)題可能會(huì)導(dǎo)致設(shè)計(jì)延期、成本增加甚至產(chǎn)品失效。本文將介紹一些常見(jiàn)
    的頭像 發(fā)表于 05-23 09:13 ?662次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的常見(jiàn)問(wèn)題有哪些?

    pcb設(shè)計(jì)

    cadence原理圖、Allegro PCB設(shè)計(jì)。Aundefined 1.根據(jù)客戶要求代畫(huà)原理圖和PCB。 2.原理圖和PCB的修改。 3.單板、雙層板、多層板均可。 支持軟件: cadence
    發(fā)表于 05-09 01:38

    多層pcb設(shè)計(jì)如何過(guò)孔的原理

    更好的阻抗控制和電磁兼容性。然而,對(duì)于多層PCB設(shè)計(jì)來(lái)說(shuō),過(guò)孔是一個(gè)不可忽視的關(guān)鍵步驟。過(guò)孔的質(zhì)量和設(shè)計(jì)的合理性對(duì)于PCB的整體性能和可靠性至關(guān)重要。接下來(lái)深圳PCBA公司將為大家介紹多層PC
    的頭像 發(fā)表于 04-15 11:14 ?785次閱讀

    淺談PCB設(shè)計(jì)中鋪銅的必要性

    鋪銅可以減少形變,提高PCB制造質(zhì)量 鋪銅可以幫助保證電鍍的均勻性,減少層壓過(guò)程中板材的變形,尤其是對(duì)于雙面或多層PCB來(lái)說(shuō),提高PCB的制
    發(fā)表于 04-11 14:25 ?2232次閱讀
    淺談<b class='flag-5'>PCB設(shè)計(jì)</b>中鋪銅的必要性

    PCB設(shè)計(jì)工作中常見(jiàn)的錯(cuò)誤有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)工作中常見(jiàn)的錯(cuò)誤有哪些?PCB設(shè)計(jì)中最常見(jiàn)到的六個(gè)錯(cuò)誤。PCB設(shè)計(jì)是電子產(chǎn)品制造中非常關(guān)鍵的一環(huán)。它的質(zhì)量直接關(guān)系到整個(gè)產(chǎn)品的性能和穩(wěn)定性
    的頭像 發(fā)表于 02-21 09:32 ?460次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>工作中常見(jiàn)的錯(cuò)誤有哪些?

    PCB設(shè)計(jì)軟件有哪些 pcb設(shè)計(jì)軟件哪個(gè)好用

    PCB是電子產(chǎn)品最重要的組成之一,PCB設(shè)計(jì)軟件在電子工程領(lǐng)域具有重要的作用。目前市面上有許多PCB設(shè)計(jì)軟件,下面將詳細(xì)介紹幾款常用的軟件并分析它們的特點(diǎn)和優(yōu)缺點(diǎn)。 Altium Designer
    的頭像 發(fā)表于 02-02 14:05 ?4762次閱讀

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB設(shè)計(jì)中,布線是至關(guān)重要的一步。合理有效的布線能夠保證電路的穩(wěn)定性和可靠性,避免電
    的頭像 發(fā)表于 01-22 09:23 ?1981次閱讀

    影響PCB焊接質(zhì)量的因素

    越來(lái)越普遍,對(duì)電子焊接技術(shù)的要求也就越來(lái)越高。雖然現(xiàn)在有了更精密的貼片機(jī)可以代替人工焊接,但影響焊接質(zhì)量的因素太多。本文將從貼片焊接的角度,介紹了幾點(diǎn)PCB設(shè)計(jì)時(shí)需要注意的要點(diǎn),根據(jù)經(jīng)驗(yàn),如果未按照這些
    發(fā)表于 01-05 09:39

    PCB設(shè)計(jì)之高速電路

    PCB設(shè)計(jì)之高速電路
    的頭像 發(fā)表于 12-05 14:26 ?721次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>之高速電路

    FSPI的PCB設(shè)計(jì)

    FSPI的PCB設(shè)計(jì)
    的頭像 發(fā)表于 11-23 09:04 ?560次閱讀
    FSPI的<b class='flag-5'>PCB設(shè)計(jì)</b>

    淺談?dòng)绊慡MT制造的PCB設(shè)計(jì)元素

    現(xiàn)代科學(xué)技術(shù)的發(fā)展導(dǎo)致電子組件的小型化和SMT技術(shù)及設(shè)備在電子產(chǎn)品中的大量應(yīng)用。SMT制造裝置具有全自動(dòng),高精度和高速的特性。由于自動(dòng)化程度的提高,對(duì)PCB設(shè)計(jì)提出了更高的要求。PCB設(shè)計(jì)必須滿足SMT設(shè)備要求,否則會(huì)影響生產(chǎn)效率和質(zhì)量
    的頭像 發(fā)表于 11-08 10:24 ?516次閱讀
    淺談?dòng)绊慡MT制造的<b class='flag-5'>PCB設(shè)計(jì)</b>元素