0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB如何使用正確的屏蔽方法

PCB線路板打樣 ? 來源:ct ? 2019-10-28 17:01 ? 次閱讀

前言:高速PCB設(shè)計布線系統(tǒng)的傳輸速率在穩(wěn)步加快的同時也帶來了某種防干擾的脆弱性,這是因為傳輸信息的頻率越高,信號的敏感性增加,同時它們的能量越來越弱,此時的布線系統(tǒng)就越容易受干擾。

干擾無處不在,電纜及設(shè)備會對其他元件產(chǎn)生干擾或被其他干擾源嚴(yán)重干擾,例如:計算機(jī)屏幕、移動電話、電動機(jī)、無線電轉(zhuǎn)播設(shè)備、數(shù)據(jù)傳輸及動力電纜等。此外,潛在的***者、網(wǎng)絡(luò)犯罪及黑客不斷增加,因為他們對UTP電纜信息傳輸?shù)臄r截會造成巨大的損害及損失。

尤其在使用高速數(shù)據(jù)網(wǎng)絡(luò)時,攔截大量信息所需要的時間顯著低于攔截低速數(shù)據(jù)傳輸所需要的時間。數(shù)據(jù)雙絞線中的絞合線對在低頻下可以靠自身的絞合來抵抗外來干擾及線對之間的串音,但在高頻情況下(尤其在頻率超過250MHz以上時),僅靠線對絞合已無法達(dá)到抗干擾的目的,只有屏蔽才能夠抵抗外界干擾。

電纜屏蔽層的作用就像一個法拉第護(hù)罩,干擾信號會進(jìn)入到屏蔽層里,但卻進(jìn)入不到導(dǎo)體中。因此,數(shù)據(jù)傳輸可以無故障運行。由于屏蔽電纜比非屏蔽電纜具有較低的輻射散發(fā),因而防止了網(wǎng)絡(luò)傳輸被攔截。屏蔽網(wǎng)絡(luò)(屏蔽的電纜及元器件)能夠顯著減小進(jìn)入到周圍環(huán)境中而可能被攔截的電磁能輻射等級。

不同干擾場的屏蔽選擇干擾場主要有電磁干擾及射頻干擾兩種。電磁干擾(EMI)主要是低頻干擾,馬達(dá)、熒光燈以及電源線是通常的電磁干擾源。射頻干擾(RFI)是指無線頻率干擾,主要是高頻干擾。無線電、電視轉(zhuǎn)播、雷達(dá)及其他無線通訊是通常的射頻干擾源。

對于抵抗電磁干擾,選擇編織屏蔽最為有效,因其具有較低的臨界電阻;對于射頻干擾,箔層屏蔽最有效,因編織屏蔽依賴于波長的變化,它所產(chǎn)生的縫隙使得高頻信號可自由進(jìn)出導(dǎo)體;而對于高低頻混合的干擾場,則要采用具有寬帶覆蓋功能的箔層加編織網(wǎng)的組合屏蔽方式。通常,網(wǎng)狀屏蔽覆蓋率越高,屏蔽效果就越好。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4309

    文章

    22878

    瀏覽量

    395095
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    42915
收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB信號和電源完整性問題的建模方法研究

    高速PCB信號和電源完整性問題的建模方法研究
    發(fā)表于 09-21 14:13 ?0次下載

    PCB抄板如何正確拆卸?這些方法必看

    一站式PCBA智造廠家今天為大家講講pcb抄板5種拆卸集成電路的方法有哪些?PCB抄板5種拆卸集成電路的方法。在PCB抄板的過程中,拆卸集成
    的頭像 發(fā)表于 08-19 09:33 ?279次閱讀

    高速pcb與普通pcb的區(qū)別是什么

    高速pcb與普通pcb的區(qū)別是什么 高速PCB(Printed Circuit Board,印刷電路板)與普通
    的頭像 發(fā)表于 06-10 17:34 ?1423次閱讀

    高速pcb的定義是什么

    高速pcb的定義是什么 高速PCB(Printed Circuit Board,印刷電路板)是指在高速信號傳輸、高頻應(yīng)用和高密度布局等方面具
    的頭像 發(fā)表于 06-10 17:31 ?1345次閱讀

    分析高速數(shù)字PCB設(shè)計信號完整性解決方法

    PCB上信號速度高、端接元件的布局不正確高速信號的錯誤布線都會引起信號完整性問題,從而可能使系統(tǒng)輸出不正確的數(shù)據(jù)、電路工作不正常甚至完全不工作,如何在
    發(fā)表于 01-11 15:28 ?448次閱讀
    分析<b class='flag-5'>高速</b>數(shù)字<b class='flag-5'>PCB</b>設(shè)計信號完整性解決<b class='flag-5'>方法</b>

    高速PCB信號走線的九大規(guī)則分別是什么?

    高速PCB 設(shè)計中,時鐘等關(guān)鍵的高速信號線,走線需要進(jìn)行屏蔽處理,如果沒有屏蔽或只屏蔽了部
    的頭像 發(fā)表于 01-10 16:03 ?957次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>信號走線的九大規(guī)則分別是什么?

    ESD靜電屏蔽防護(hù)的方法及原理分析

    ESD靜電屏蔽防護(hù)的方法及原理分析 ESD靜電放電是指兩個物體之間由于電荷不平衡而產(chǎn)生的電能放出。靜電放電會對電子器件和設(shè)備造成損害,從而影響它們的性能、可靠性和壽命。為了保護(hù)電子設(shè)備和器件免受靜電
    的頭像 發(fā)表于 01-03 11:09 ?940次閱讀

    高速PCB設(shè)計指南---PCB的可靠性設(shè)計

    在電子設(shè)備中,接地是控制干擾的重要方法。如能將接地和屏蔽正確結(jié)合起來使用,可解決大部分干擾問題。電子設(shè)備中地線結(jié)構(gòu)大致有系統(tǒng)地、機(jī)殼地(屏蔽地)、數(shù)字地(邏輯地)和模擬地等。
    發(fā)表于 12-15 16:30 ?257次閱讀

    電纜屏蔽層的作用 電纜屏蔽層的種類和使用場景

    電纜屏蔽層的作用 電纜屏蔽層的種類和使用場景 電纜屏蔽正確的接地做法 電纜屏蔽層接地注意事項 電纜屏蔽
    的頭像 發(fā)表于 12-11 15:05 ?1857次閱讀

    使用PCB的分層和堆疊的正確方法

    多層印制板為了有更好的電磁兼容性設(shè)計。使得印制板在正常工作時能滿足電磁兼容和敏感度標(biāo)準(zhǔn)。正確的堆疊有助于屏蔽和抑制EMI。
    發(fā)表于 12-01 14:41 ?393次閱讀

    高速PCB設(shè)計中的射頻分析與處理方法

    挑戰(zhàn)性的任務(wù)。本文將介紹高速PCB設(shè)計中常見的射頻電路類型,以及每一種的處理方法和注意事項。 1. 高速PCB設(shè)計中的射頻類型
    的頭像 發(fā)表于 11-30 07:45 ?805次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計中的射頻分析與處理<b class='flag-5'>方法</b>

    區(qū)分屏蔽網(wǎng)線和非屏蔽網(wǎng)線的方法

    屏蔽網(wǎng)線和非屏蔽網(wǎng)線可以通過以下幾種方法進(jìn)行區(qū)分: 觀察網(wǎng)線的結(jié)構(gòu):屏蔽網(wǎng)線在結(jié)構(gòu)上多了一層金屬編織的屏蔽層,而非
    的頭像 發(fā)表于 11-27 10:34 ?1450次閱讀

    高速PCB設(shè)計當(dāng)中鋪銅處理方法

    高速PCB設(shè)計當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?742次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計當(dāng)中鋪銅處理<b class='flag-5'>方法</b>

    關(guān)于高速PCB設(shè)計中的屏蔽方法分享

    尤其在使用高速數(shù)據(jù)網(wǎng)絡(luò)時,攔截大量信息所需要的時間顯著低于攔截低速數(shù)據(jù)傳輸所需要的時間。數(shù)據(jù)雙絞線中的絞合線對在低頻下可以靠自身的絞合來抵抗外來干擾及線對之間的串音,但在高頻情況下(尤其在頻率超過250MHz以上時)
    發(fā)表于 11-21 11:51 ?414次閱讀

    屏蔽的微波PCB的共振預(yù)測

    避免不想要的共振模式的關(guān)鍵之一包括了解電場(E)和磁場(H)的知識,以及兩者相應(yīng)的共振頻率。對PCB電路仔細(xì)進(jìn)行布局和布線可大大減少共振模式的影響。為論證這一方法,在屏蔽體附近放置了兩個濾波器,將個濾波器(A濾波器)置于
    發(fā)表于 10-31 14:51 ?330次閱讀
    <b class='flag-5'>屏蔽</b>的微波<b class='flag-5'>PCB</b>的共振預(yù)測