0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

控制電源啟動(dòng)及關(guān)斷時(shí)序

丫丫119 ? 來(lái)源:未知 ? 作者:肖冰 ? 2019-08-26 10:33 ? 次閱讀

微處理器、FPGA、DSP模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個(gè)電壓軌才能運(yùn)行。為防止出現(xiàn)鎖定、總線爭(zhēng)用問(wèn)題和高涌流,設(shè)計(jì)人員需要按特定順序啟動(dòng)和關(guān)斷這些電源軌。此過(guò)程稱為電源時(shí)序控制或電源定序,目前有許多解決方案可以有效實(shí)現(xiàn)定序。

對(duì)于需要電壓定序的復(fù)雜器件,其內(nèi)核和模擬模塊的電壓軌可能需要在數(shù)字 I/O 電壓軌之前上電。有些設(shè)計(jì)可能會(huì)要求不同的順序,但是,在任何情況下都需要正確的上電和下電順序,才能避免出現(xiàn)問(wèn)題。

此外,為有效進(jìn)行升壓和關(guān)斷而應(yīng)運(yùn)而生的各種電源定序器、監(jiān)視器和監(jiān)控器還采用了電壓和電流水平監(jiān)控技術(shù)來(lái)計(jì)算功率水平,目的是保護(hù)復(fù)雜的集成電路和子組件。

本文將詳細(xì)介紹電源定序,探討電源定序規(guī)范和技術(shù),以及如何使用電源定序器來(lái)實(shí)現(xiàn)指定的電源軌定時(shí)及定序。

為什么要關(guān)注電源定序?

FPGA 及類似的復(fù)雜集成電路 (IC) 可在內(nèi)部分解成多個(gè)功率域。在啟動(dòng)或關(guān)斷器件時(shí),此類 IC 大多需要特定的順序。例如,F(xiàn)PGA 通常需要分別為內(nèi)核邏輯、I/O 和輔助電路上電。

其內(nèi)核通常包括 FPGA 的處理器和基本邏輯單元。該功率域具有低電壓、高電流功率規(guī)范特征。由于電壓極低,因此其對(duì)精度要求極高,而由于數(shù)字負(fù)載的動(dòng)態(tài)特性,瞬態(tài)性能必須非常出色。I/O 代表 FPGA 的各種輸入和輸出。電壓要求取決于接口類型。一般來(lái)說(shuō),其電壓電平需大于內(nèi)核的電壓電平。電流要求則取決于 I/O 的類型、數(shù)量和速度。

輔助電路包括 FPGA 中的噪聲敏感型模擬電路,例如鎖相環(huán) (PLL) 和其他模擬電路元件。雖然電流要求相當(dāng)?shù)?,但紋波電壓是個(gè)大問(wèn)題,必須最大程度地降低紋波電壓。模擬部分的紋波可能會(huì)導(dǎo)致 PLL 出現(xiàn)過(guò)大抖動(dòng)和相位噪聲,還可能導(dǎo)致放大器出現(xiàn)雜散響應(yīng)。

以錯(cuò)誤順序啟動(dòng)各功率域的電源可能會(huì)引起問(wèn)題,并可能導(dǎo)致 FPGA 受損。需要考慮的是,I/O 部分基于三態(tài)總線收發(fā)數(shù)據(jù),而內(nèi)核負(fù)責(zé)處理 I/O 控制。如果 I/O 功率域在內(nèi)核之前上電,則 I/O 引腳會(huì)以不確定狀態(tài)結(jié)束。如果外部總線組件上電,則可能存在總線爭(zhēng)用問(wèn)題,導(dǎo)致 I/O 驅(qū)動(dòng)器出現(xiàn)高電流。因此,內(nèi)核應(yīng)在 I/O 功率域之前啟動(dòng)。請(qǐng)務(wù)必查閱供應(yīng)商的 FPGA 規(guī)范,了解推薦的電源啟動(dòng)和關(guān)斷順序以及電源軌之間的最大差分電壓。

同樣,功率運(yùn)算放大器等器件擁有兩個(gè)功率域:模擬域和數(shù)字域。數(shù)字域?yàn)榉糯笃鞯脑\斷狀態(tài)標(biāo)記提供電源,識(shí)別過(guò)熱和過(guò)流狀態(tài)。此外,數(shù)字域還支持放大器的使能/關(guān)斷功能。該器件規(guī)格要求,數(shù)字域應(yīng)在模擬電源之前上電,以便這些狀態(tài)標(biāo)記在模擬域上電之前能夠正常運(yùn)行。這樣做的目的是防止可能對(duì)器件造成損壞。

電源定序方法

通常有三種類型的多軌定序(圖 1)。最常用的方法是順序定序,這種方法是先接通一個(gè)電源軌,然后延時(shí),然后再接通下一個(gè)電源軌。設(shè)置延時(shí)的目的是確保第一個(gè)電源軌在第二個(gè)電源軌啟動(dòng)之前達(dá)到穩(wěn)壓。

圖 1:三種電源定序技術(shù)。不論采用哪種技術(shù),電壓均須以單調(diào)方式上升。否則,器件可能會(huì)因啟動(dòng)期間電壓意外下降而無(wú)法正確初始化。(圖片來(lái)源:Digi-Key Electronics)

第二種定序技術(shù)是比率定序。在該技術(shù)中,電源軌會(huì)同時(shí)啟動(dòng)并同時(shí)達(dá)到各自的額定電壓。這就需要電源軌上升時(shí)間與電源軌電壓成正比,才能同時(shí)實(shí)現(xiàn)穩(wěn)壓。

有些器件可能無(wú)法承受達(dá)到穩(wěn)壓之前發(fā)生的瞬時(shí)電壓差。而這可能導(dǎo)致器件在此期間在一個(gè)電源上消耗更高的電流。

第三種方法是同時(shí)啟動(dòng),這種方法可以最大限度地減少瞬時(shí)電壓差,并且可以減少這些壓力的規(guī)模和周期。實(shí)施這種方法的一種常見(jiàn)方式是同時(shí)上電,即:電壓軌以相同速率一起上升,較高的電壓軌(通常是 I/O 電壓軌)在較低電壓軌或內(nèi)核電壓軌達(dá)到其最終值后繼續(xù)上升。

不論采用哪種技術(shù),電壓均須以單調(diào)方式上升。否則,器件可能會(huì)因啟動(dòng)期間電壓意外下降而無(wú)法正確初始化。

另外,可以使用軟啟動(dòng)來(lái)限制啟動(dòng)期間的涌流。這種做法可以限制啟動(dòng)期間的電流,從而允許啟動(dòng)時(shí)逐漸對(duì)電源軌電容進(jìn)行充電。

電源關(guān)斷順序通常被指定成與啟動(dòng)順序相反。

選擇使用何種啟動(dòng)或關(guān)斷技術(shù)應(yīng)取決于器件的規(guī)格。

電源定序示例

同時(shí)啟動(dòng)相對(duì)容易設(shè)置。您需要將最高電壓輸出連接到較低電壓穩(wěn)壓器的輸入上(圖 2)。

圖 2:通過(guò)以菊花鏈方式連接穩(wěn)壓器可以實(shí)現(xiàn) 5 V 電源和 3.3 V 電源的同時(shí)啟動(dòng)。(圖片來(lái)源:Digi-Key Electronics)

在本示例中,較高電壓是 5 V 電源。這個(gè) 5 V 電壓也饋入 3.3 V 穩(wěn)壓器。圖中顯示的是 5 V 和 3.3 V 電源同時(shí)上升且最小壓差達(dá)到 3.3 V 電源穩(wěn)壓點(diǎn)時(shí)的電壓輸出。

該定序技術(shù)最好使用定序器集成電路(如Texas Instruments的LM3880)來(lái)實(shí)現(xiàn)。LM3880 是一款簡(jiǎn)單的電源定序器,可通過(guò)穩(wěn)壓器或電源的使能輸入來(lái)控制多個(gè)獨(dú)立的穩(wěn)壓器或電源。

當(dāng) LM3880 啟動(dòng)時(shí),三個(gè)輸出標(biāo)志將在各個(gè)延遲時(shí)間后依次釋放,從而允許連接的電源進(jìn)行啟動(dòng)。在關(guān)斷期間,輸出標(biāo)志將遵循相反的順序。下圖是一個(gè)使用 LM3880 的設(shè)計(jì)實(shí)例,采用 Texas Instruments 的WEBENCH Power Designer軟件設(shè)計(jì)而成(圖 3)。這款免費(fèi)軟件工具不僅能幫助工程師設(shè)計(jì)與電源相關(guān)的電路,而且還能提供示意圖、材料清單及模擬結(jié)果。該圖顯示了示意圖、圖表、使能以及三個(gè)標(biāo)志輸出。

LM3880 的延遲時(shí)間和次序是固定不變的,但可通過(guò)內(nèi)置的 EPROM 在工廠進(jìn)行定制。此外,Texas Instruments 還為L(zhǎng)M3881定序器提供了電容器編程延遲功能。

圖 3:Texas Instruments 的 WEBENCH Power Designer 軟件屏幕截圖顯示了 LM3880 設(shè)計(jì)示意圖以及用于控制外部穩(wěn)壓器或電源的使能輸入及輸出標(biāo)志圖表。(圖片來(lái)源:Digi-Key Electronics)

Analog Devices的LTC2937定序器/電壓監(jiān)控器是一款稍微復(fù)雜的電源控制器件。與 LM3880 一樣,LTC2937 可以控制多達(dá)六個(gè)電源或穩(wěn)壓器的時(shí)序和時(shí)間延遲(圖 4)。

圖 4:LTC2937 最多可以控制六個(gè)電源時(shí)序,同時(shí)還可以監(jiān)控電源軌電壓。通過(guò)一根電線可以同步多個(gè)器件,最多可控制 300 個(gè)電源。(圖片來(lái)源:Analog Devices)

除了最多可對(duì)六個(gè)電源軌進(jìn)行定序外,這款定序器還可以監(jiān)控這些電源軌上的電壓,進(jìn)而過(guò)壓、欠壓、壓降及失控電源啟動(dòng)檢測(cè)。如果發(fā)生故障,您可以對(duì)該器件進(jìn)行編程以關(guān)斷或重啟電源。錯(cuò)誤情況將會(huì)記錄到內(nèi)部的 EEPROM 中。LTC2937 可通過(guò) I2C 或 SMBus 進(jìn)行編程和控制。其編程可借助 Analog Devices 的LTpowerPlayGUI 軟件進(jìn)行。EEPROM 支持自主運(yùn)行且無(wú)需軟件。若系統(tǒng)需要六個(gè)以上電源軌,只需將多個(gè) LTC2937 鏈接在一起,即可控制多達(dá) 300 個(gè)電源。

對(duì)于復(fù)雜的多核處理器、FPGA 以及其他 SOC 器件,Texas Instruments 提供了TPS650860可配置多軌電源管理單元。這款單 IC、輸入電壓范圍 5.6 V - 21 V 的電源管理單元包含三個(gè)降壓控制器、三個(gè)降壓轉(zhuǎn)換器、一個(gè)灌入或拉出低壓差 (LDO) 線性穩(wěn)壓器、三個(gè)低壓輸入 LDO、穩(wěn)壓器和三個(gè)負(fù)載開(kāi)關(guān)(圖 5)。

圖 5:Texas Instruments 的 TPS650860 功能框圖顯示了 13 個(gè)時(shí)序完全受控的穩(wěn)壓輸出。(圖片來(lái)源:Texas Instruments)

該器件具有 13個(gè)穩(wěn)壓輸出,可滿足 FPGA 或其他負(fù)載器件的需求。

其降壓轉(zhuǎn)換器含內(nèi)置功率級(jí),而降壓控制器則需要外部功率級(jí)。無(wú)論是轉(zhuǎn)換器,還是控制器,均集成了電壓感應(yīng)輸入來(lái)監(jiān)控電源輸出,從而實(shí)現(xiàn)定序控制。其負(fù)載開(kāi)關(guān)含有壓擺率控制,可以針對(duì)三種定序類型(順序、比率或同時(shí))的任意一種對(duì)與這些開(kāi)關(guān)有關(guān)的電源軌進(jìn)行編程。

TPS650860 經(jīng)由 I2C 接口進(jìn)行控制,因此可通過(guò)嵌入式控制器或相關(guān) SoC 管理器實(shí)現(xiàn)簡(jiǎn)單的控制。這種電源管理 IC 具有領(lǐng)先的控制靈活性。

總結(jié)

有多種方法可以控制電源啟動(dòng)或關(guān)斷的順序,既有非常簡(jiǎn)單的方法,也有極其復(fù)雜的方法。這些方法在電源軌控制數(shù)量、精度、控制功能范圍以及成本方面都不盡相同。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)序
    +關(guān)注

    關(guān)注

    5

    文章

    380

    瀏覽量

    37230
  • 數(shù)字控制電源
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    6582
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    輸出跟蹤和時(shí)序控制幫助提高FPGA可靠性

    本文討論如何針對(duì)FPGA或微處理器配置各種電壓輸出跟蹤和時(shí)序控制選項(xiàng),來(lái)幫助實(shí)現(xiàn)靈敏多電源軌系統(tǒng)的正確啟動(dòng)關(guān)斷。
    發(fā)表于 07-22 17:30 ?1264次閱讀
    輸出跟蹤和<b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>幫助提高FPGA可靠性

    輕松實(shí)現(xiàn)復(fù)雜的電源時(shí)序控制

    之前上電,不過(guò)有些設(shè)計(jì)可能要求采用其他序列。正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引起的即刻損壞和靜電放電(ESD)引起的長(zhǎng)期損壞。另外,對(duì)電源實(shí)施時(shí)
    的頭像 發(fā)表于 06-26 08:24 ?874次閱讀
    輕松實(shí)現(xiàn)復(fù)雜的<b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>

    復(fù)雜電源時(shí)序控制解決方案

    。無(wú)論如何,正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引發(fā)的即時(shí)損壞和ESD造成的長(zhǎng)期損害。此外,電源時(shí)序控制
    發(fā)表于 09-30 16:01

    輕松實(shí)現(xiàn)復(fù)雜電源時(shí)序控制

    些設(shè)計(jì)可能需要采用其他序列。無(wú)論如何,正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引發(fā)的即時(shí)損壞和 ESD 造成的長(zhǎng)期損害。此外,電源時(shí)序
    發(fā)表于 10-23 14:30

    【轉(zhuǎn)】控制電源啟動(dòng)關(guān)斷時(shí)序

    嵌入式控制器或相關(guān) SoC 管理器實(shí)現(xiàn)簡(jiǎn)單的控制。這種電源管理 IC 具有領(lǐng)先的控制靈活性。總結(jié)有多種方法可以控制
    發(fā)表于 07-30 10:43

    模擬時(shí)序控制解決方案:可靠的上電和關(guān)斷時(shí)序

    電源電壓的系統(tǒng)中,監(jiān)視不同電壓的能力可能很重要。僅有兩個(gè)電壓域的系統(tǒng)中的區(qū)區(qū)小事,在有許多電壓的系統(tǒng)中會(huì)變得非常復(fù)雜。因此,許多時(shí)序控制器還內(nèi)置了電源監(jiān)控器或電壓監(jiān)視功能。圖2所示為A
    發(fā)表于 04-12 07:00

    電源時(shí)序控制電源定序

    原標(biāo)題:控制電源啟動(dòng)關(guān)斷時(shí)序微處理器、FPGA、DSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個(gè)電壓軌才能運(yùn)行。為
    發(fā)表于 11-12 06:01

    電源系統(tǒng)的時(shí)序控制與監(jiān)控控制性能分析

    幅度。既定的電源系統(tǒng)設(shè)計(jì)可能包括電源時(shí)序控制、電源跟蹤、電源電壓/電流監(jiān)控和
    的頭像 發(fā)表于 04-09 08:14 ?3845次閱讀
    多<b class='flag-5'>電源</b>系統(tǒng)的<b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>與監(jiān)控<b class='flag-5'>控制</b>性能分析

    分享關(guān)于控制電源啟動(dòng)關(guān)斷時(shí)序的應(yīng)用

    微處理器、FPGA、DSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個(gè)電壓軌才能運(yùn)行。為防止出現(xiàn)鎖定、總線爭(zhēng)用問(wèn)題和高涌流,設(shè)計(jì)人員需要按特定順序啟動(dòng)關(guān)斷這些電源軌。此過(guò)程稱為
    發(fā)表于 09-15 09:22 ?843次閱讀
    分享關(guān)于<b class='flag-5'>控制</b><b class='flag-5'>電源</b><b class='flag-5'>啟動(dòng)</b>及<b class='flag-5'>關(guān)斷</b><b class='flag-5'>時(shí)序</b>的應(yīng)用

    輕松實(shí)現(xiàn)復(fù)雜電源時(shí)序控制

    ,但有些設(shè)計(jì)可能需要采用其他序列。無(wú)論如何,正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引發(fā)的即時(shí)損壞和 ESD 造成的長(zhǎng)期損害。此外,電源時(shí)序
    發(fā)表于 01-20 16:13 ?8次下載
    輕松實(shí)現(xiàn)復(fù)雜<b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>

    AN-1080: 利用簡(jiǎn)單時(shí)序控制器ADM108x進(jìn)行上電和關(guān)斷時(shí)序控制

    AN-1080: 利用簡(jiǎn)單時(shí)序控制器ADM108x進(jìn)行上電和關(guān)斷時(shí)序控制
    發(fā)表于 03-21 00:41 ?6次下載
    AN-1080: 利用簡(jiǎn)單<b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>器ADM108x進(jìn)行上電和<b class='flag-5'>關(guān)斷</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>

    計(jì)算機(jī)電源啟動(dòng)時(shí)序,控制電源啟動(dòng)關(guān)斷時(shí)序

    原標(biāo)題:控制電源啟動(dòng)關(guān)斷時(shí)序微處理器、FPGA、DSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個(gè)電壓軌才能運(yùn)行。為
    發(fā)表于 11-07 18:37 ?10次下載
    計(jì)算機(jī)<b class='flag-5'>電源</b><b class='flag-5'>啟動(dòng)時(shí)序</b>,<b class='flag-5'>控制</b><b class='flag-5'>電源</b><b class='flag-5'>啟動(dòng)</b>及<b class='flag-5'>關(guān)斷</b><b class='flag-5'>時(shí)序</b>

    使用通用電源IC實(shí)現(xiàn)電源時(shí)序控制的電路

    上一篇文章中介紹了使用通用電源IC實(shí)現(xiàn)電源時(shí)序控制電路的“電源時(shí)序規(guī)格①”的
    的頭像 發(fā)表于 01-18 14:50 ?4892次閱讀
    使用通用<b class='flag-5'>電源</b>IC實(shí)現(xiàn)<b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>的電路

    電源時(shí)序器屬于控制繼電器嗎

    (Control Relay)是兩種不同的電子設(shè)備,它們?cè)诠δ芎蛻?yīng)用上有所區(qū)別。 電源時(shí)序器 1.1 概念 電源時(shí)序器是一種用于控制多個(gè)
    的頭像 發(fā)表于 07-08 14:30 ?375次閱讀

    利用關(guān)斷保護(hù)信號(hào)開(kāi)關(guān)消除電源時(shí)序

    電子發(fā)燒友網(wǎng)站提供《利用關(guān)斷保護(hù)信號(hào)開(kāi)關(guān)消除電源時(shí)序.pdf》資料免費(fèi)下載
    發(fā)表于 09-23 12:24 ?0次下載
    利用<b class='flag-5'>關(guān)斷</b>保護(hù)信號(hào)開(kāi)關(guān)消除<b class='flag-5'>電源</b><b class='flag-5'>時(shí)序</b>