0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

上拉電阻和下拉電阻有什么樣的作用應(yīng)該如何應(yīng)用

Wildesbeast ? 來(lái)源:未知 ? 2019-10-04 12:47 ? 次閱讀

上拉電阻

1、當(dāng)TTL 電路驅(qū)動(dòng)COMS 電路時(shí),如果TTL 電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL 的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC 門(mén)電路必須加上拉電阻,才能使用。

3、為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。

4、在COMS 芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。

5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。

6、提高總線(xiàn)的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

7、長(zhǎng)線(xiàn)傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

上拉電阻阻值的選擇原則包括:

1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。

2、從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠?。浑娮栊?,電流大。

3、對(duì)于高速電路,過(guò)大的上拉電阻可能邊沿變平緩。

綜合考慮以上三點(diǎn),通常在1k 到10k 之間選取。

對(duì)下拉電阻也有類(lèi)似道理對(duì)上拉電阻和下拉電阻的選擇應(yīng)結(jié)合開(kāi)關(guān)管特性和下級(jí)電路的輸入特性進(jìn)行設(shè)定,主要需要考慮以下幾個(gè)因素:

1.驅(qū)動(dòng)能力與功耗的平衡。以上拉電阻為例,一般地說(shuō),上拉電阻越小,驅(qū)動(dòng)能力越強(qiáng),但功耗越大,設(shè)計(jì)是應(yīng)注意兩者之間的均衡。

2.下級(jí)電路的驅(qū)動(dòng)需求。同樣以上拉電阻為例,當(dāng)輸出高電平時(shí),開(kāi)關(guān)管斷開(kāi),上拉電阻應(yīng)適當(dāng)選擇以能夠向下級(jí)電路提供足夠的電流。

3.高低電平的設(shè)定。不同電路的高低電平的門(mén)檻電平會(huì)有不同,電阻應(yīng)適當(dāng)設(shè)定以確保能輸出正確的電平。以上拉電阻為例,當(dāng)輸出低電平時(shí),開(kāi)關(guān)管導(dǎo)通,上拉電阻和開(kāi)關(guān)管導(dǎo)通電阻分壓值應(yīng)確保在零電平門(mén)檻之下。

4.頻率特性。以上拉電阻為例,上拉電阻和開(kāi)關(guān)管漏源級(jí)之間的電容和下級(jí)電路之間的輸入電容會(huì)形成RC延遲,電阻越大,延遲越大。上拉電阻的設(shè)定應(yīng)考慮電路在這方面的需求。

下拉電阻的設(shè)定的原則和上拉電阻是一樣的。

OC 門(mén)輸出高電平時(shí)是一個(gè)高阻態(tài),其上拉電流要由上拉電阻來(lái)提供,設(shè)輸入端每端口不大于100uA,設(shè)輸出口驅(qū)動(dòng)電流約500uA,標(biāo)準(zhǔn)工作電壓是5V,輸入口的高低電平門(mén)限為0.8V(低于此值為低電平);2V(高電平門(mén)限值)。

選上拉電阻時(shí):

500uA x 8.4K= 4.2 即選大于8.4K 時(shí)輸出端能下拉至0.8V 以下,此為最小阻值,再小就拉不下來(lái)了。如果輸出口驅(qū)動(dòng)電流較大,則阻值可減小,保證下拉時(shí)能低于0.8V 即可。

當(dāng)輸出高電平時(shí),忽略管子的漏電流,兩輸入口需200uA,200uA x15K=“3V”即上拉電阻壓降為3V,輸出口可達(dá)到2V,此阻值為最大阻值,再大就拉不到2V 了。選10K 可用。COMS 門(mén)的可參考74HC 系列設(shè)計(jì)時(shí)管子的漏電流不可忽略,IO 口實(shí)際電流在不同電平下也是不同的,上述僅僅是原理,一句話(huà)概括為:輸出高電平時(shí)要喂飽后面的輸入口,輸出低電平不要把輸出口喂撐了(否則多余的電流喂給了級(jí)聯(lián)的輸入口,高于低電平門(mén)限值就不可靠了)

數(shù)字電路中不用的輸入腳都要接固定電平,通過(guò)1k 電阻接高電平或接地。

1、電阻作用:

⑴、接電組就是為了防止輸入端懸空

⑵、減弱外部電流對(duì)芯片產(chǎn)生的干擾

⑶、保護(hù)cmos 內(nèi)的保護(hù)二極管,一般電流不大于10mA

⑷、上拉和下拉、限流

⑸、改變電平的電位,常用在TTL-CMOS 匹配

⑹、在引腳懸空時(shí)有確定的狀態(tài)

⑺、增加高電平輸出時(shí)的驅(qū)動(dòng)能力。

⑻、為OC 門(mén)提供電

⑼、看輸出口驅(qū)動(dòng)的是什么器件,如果該器件需要高電壓的話(huà),而輸出口的輸出電壓又不夠,就需要加上拉電阻。

⑽、如果有上拉電阻那它的端口在默認(rèn)值為高電平你要控制它必須用低電平才能控制如三態(tài)門(mén)電路三極管的集電極,或二極管正極去控制把上拉電阻的電流拉下來(lái)成為低電平。

⑾、尤其用在接口電路中,為了得到確定的電平,一般采用這種方法,以保證正確的電路狀態(tài),以免發(fā)生意外,比如,在電機(jī)控制中,逆變橋上下橋臂不能直通,如果它們都用同一個(gè)單片機(jī)來(lái)驅(qū)動(dòng),必須設(shè)置初始狀態(tài)。防止直通!

2、定義:

⑴、上拉就是將不確定的信號(hào)通過(guò)一個(gè)電阻嵌位在高電平!電阻同時(shí)起限流作用!下拉同理!

⑵、上拉是對(duì)器件注入電流,下拉是輸出電流。

⑶、弱強(qiáng)只是上拉電阻的阻值不同,沒(méi)有什么嚴(yán)格區(qū)分。

⑷、對(duì)于非集電極(或漏極)開(kāi)路輸出型電路(如普通門(mén)電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開(kāi)路輸出型電路輸出電流通道。

3、為什么要使用拉電阻:

⑴、一般作單鍵觸發(fā)使用時(shí),如果IC 本身沒(méi)有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC 外部另接一電阻。

⑵、數(shù)字電路有三種狀態(tài):高電平、低電平、和高阻狀態(tài),有些應(yīng)用場(chǎng)合不希望出現(xiàn)高阻狀態(tài),可以通過(guò)上拉電阻或下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計(jì)要求而定!

⑶、一般說(shuō)的是I/O 端口,有的可以設(shè)置,有的不可以設(shè)置,有的是內(nèi)置,有的是需要外接,I/O 端口的輸出類(lèi)似與一個(gè)三極管的C,當(dāng)C 接通過(guò)一個(gè)電阻和電源連接在一起的時(shí)候,該電阻成為上C 拉電阻,也就是說(shuō),如果該端口正常時(shí)為高電平,C 通過(guò)一個(gè)電阻和地連接在一起的時(shí)候,該電阻稱(chēng)為下拉電阻,使該端口平時(shí)為低電平,比如:當(dāng)一個(gè)接有上拉電阻的端口設(shè)為輸如狀態(tài)時(shí),他的常態(tài)就為高電平,用于檢測(cè)低電平的輸入。

⑷、上拉電阻是用來(lái)解決總線(xiàn)驅(qū)動(dòng)能力不足時(shí)提供電流的。一般說(shuō)法是拉電流,下拉電阻是用來(lái)吸收電流的,一般說(shuō)法是灌電流。

----------------------------------------------------------------------------------------------

有可商討的地方。

1、長(zhǎng)線(xiàn)傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

電阻串聯(lián)才是實(shí)現(xiàn)阻抗匹配的好方法。通常線(xiàn)阻的數(shù)量級(jí)都在幾十ohm,如果加上下拉的話(huà),功耗太大。

電阻串聯(lián)和拉電阻都是阻抗匹配的方法,只是使用范圍不同,依電路工作頻率而定。

2、當(dāng)TTL 電路驅(qū)動(dòng)COMS 電路時(shí),如果TTL 電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL 的輸出端接上拉電阻,以提高輸出高電平的值。不建議采用這種方法。缺點(diǎn)有2。1 TTL 輸出地電平時(shí),功耗大。2TTL 輸出高電平時(shí),上拉電源可能會(huì)有電流灌到TTL 電路的電源,影響系統(tǒng)穩(wěn)定性。

3、對(duì)于高速電路,過(guò)大的上拉電阻可能邊沿變平緩。應(yīng)該不會(huì)。做輸入時(shí),上拉電阻又不吸收電流。做輸出時(shí),驅(qū)動(dòng)電流為電路輸出電流+上拉通道輸出電流。電阻的容性特征很小,可忽略。

4、下級(jí)電路的驅(qū)動(dòng)需求。同樣以上拉電阻為例,當(dāng)輸出高電平時(shí),開(kāi)關(guān)管斷開(kāi),上拉電阻應(yīng)適當(dāng)選擇以能夠向下級(jí)電路提供足夠的電流。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    356

    瀏覽量

    30515
  • 下拉電阻
    +關(guān)注

    關(guān)注

    4

    文章

    146

    瀏覽量

    20466
  • COMS
    +關(guān)注

    關(guān)注

    1

    文章

    91

    瀏覽量

    32968
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    電阻下拉電阻作用、區(qū)別和應(yīng)用

    一、上下拉電阻介紹 ??電阻:將一個(gè)不確定的信號(hào),通過(guò)一個(gè)電阻與電源VCC相連,固定在高電平
    的頭像 發(fā)表于 04-21 09:49 ?1.4w次閱讀

    電阻下拉電阻作用是什么?

    什么是電阻?電阻下拉
    發(fā)表于 05-26 10:16 ?2750次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>是什么?

    電阻下拉電阻作用

    電阻在電路中起限制電流的作用,而電阻下拉電阻
    的頭像 發(fā)表于 06-07 15:20 ?2426次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>與<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>

    什么是電阻,什么是下拉電阻?它們的作用是什么?

    什么是電阻,什么是下拉電阻?它們的作用是什么?
    發(fā)表于 06-28 10:13 ?11.2w次閱讀
    什么是<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>,什么是<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>?它們的<b class='flag-5'>作用</b>是什么?

    電阻下拉電阻、限流電阻的原理和作用

    電阻下拉電阻、限流電阻的原理和作用
    發(fā)表于 11-11 18:42 ?57次下載

    電阻下拉電阻作用及選擇

    電阻下拉電阻作用及選擇
    發(fā)表于 12-15 18:39 ?27次下載

    電阻作用及原理

    電阻很大,提供的驅(qū)動(dòng)電流很小,叫弱;反之叫強(qiáng)
    發(fā)表于 10-25 11:17 ?4.8w次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b><b class='flag-5'>作用</b>及原理

    數(shù)字電路中的電阻下拉電阻分析

    在數(shù)字電路的應(yīng)用中,時(shí)常會(huì)聽(tīng)到上電阻、下拉電阻,電阻
    發(fā)表于 08-07 14:30 ?1.1w次閱讀
    數(shù)字電路中的<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>分析

    GPIO電路圖與電阻什么樣作用

    電子發(fā)燒友網(wǎng)站提供《GPIO電路圖與電阻什么樣作用.pdf》資料免費(fèi)下載
    發(fā)表于 12-07 21:58 ?16次下載
    GPIO電路圖與<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b><b class='flag-5'>有</b><b class='flag-5'>什么樣</b>的<b class='flag-5'>作用</b>

    電阻下拉電阻

    前言:在一張?jiān)韴D中無(wú)論時(shí)還是下拉都是非常普遍的,轉(zhuǎn)載此文章,可以很快的理解電阻
    發(fā)表于 01-14 14:07 ?22次下載
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>與<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>

    電阻下拉電阻

    是將電壓低,主要用在 三極管 或場(chǎng)管的控制極的電位,因?yàn)橹挥袧M(mǎn)足電壓差才會(huì)工作。 電阻下拉電阻
    的頭像 發(fā)表于 02-23 16:20 ?1955次閱讀

    電阻下拉電阻原理及作用

    電阻在電路中起限制電流的作用。電阻下拉電阻是經(jīng)
    的頭像 發(fā)表于 03-17 15:51 ?4798次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>原理及<b class='flag-5'>作用</b>

    電阻為什么要一下---下拉作用?

    什么是電阻?電阻下拉
    的頭像 發(fā)表于 05-31 13:57 ?2416次閱讀
    <b class='flag-5'>電阻</b>為什么要<b class='flag-5'>拉</b>一下---<b class='flag-5'>上</b><b class='flag-5'>拉</b>和<b class='flag-5'>下拉</b>的<b class='flag-5'>作用</b>?

    電阻下拉電阻作用

    電阻在電路中起限制電流的作用,而電阻下拉電阻
    的頭像 發(fā)表于 06-10 14:17 ?3973次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>與<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>

    電阻下拉電阻的用處和區(qū)別

    什么是電阻?電阻下拉
    的頭像 發(fā)表于 06-29 17:04 ?1.1w次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的用處和區(qū)別