0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA對比 ASIC你看好誰?

黃工的嵌入式技術圈 ? 來源:黃工的嵌入式技術圈 ? 作者:黃工的嵌入式技術 ? 2020-01-15 16:10 ? 次閱讀

FPGA要取代ASIC了,這是FPGA廠商喊了十多年的口號。可是,F(xiàn)PGA地盤占了不少,ASIC也依舊玩得愉快。這兩位仁兄到底有啥不一樣呢?

一、介紹

FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC) 領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。它是當今數(shù)字系統(tǒng)設計的主要硬件平臺,其主要特點就是完全由用戶通過軟件進行配置和編程,從而完成某種特定的功能,且可以反復擦寫。在修改和升級時,不需額外地改變PCB 電路板,只是在計算機上修改和更新程序,使硬件設計工作成為軟件開發(fā)工作,縮短了系統(tǒng)設計的周期,提高了實現(xiàn)的靈活性并降低了成本。

ASIC(Application Specific Integrated Circuit),即專用集成電路,是一種為專門目的而設計的集成電路。是指應特定用戶要求和特定電子系統(tǒng)的需要而設計、制造的集成電路。ASIC的特點是面向特定用戶的需求, ASIC分為全定制和半定制。亮點在于專用,量身定制所以執(zhí)行速度較快。一句話總結就是,市場上買不到的芯片。水果的A系列處理器就是典型的ASIC。

二、FPGA是可復用的

FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個概念,內部包括可配置邏輯模塊CLB、輸出輸入模塊IOB和內部連線三個部分?,F(xiàn)場可編程門陣列(FPGA)是可編程器件。FPGA利用小型查找表(16×1RAM)來實現(xiàn)組合邏輯,每個查找表連接到一個D觸發(fā)器的輸入端,觸發(fā)器再來驅動其他邏輯電路或驅動I/O,由此構成了即可實現(xiàn)組合邏輯功能又可實現(xiàn)時序邏輯功能的基本邏輯單元模塊,這些模塊間利用金屬連線互相連接或連接到I/O模塊。FPGA的邏輯是通過向內部靜態(tài)存儲單元加載編程數(shù)據來實現(xiàn)的,存儲在存儲器單元中的值決定了邏輯單元的邏輯功能以及各模塊之間或模塊與I/O間的聯(lián)接方式,并最終決定了FPGA所能實現(xiàn)的功能。

FPGA的特點:

加電時,F(xiàn)PGA芯片將EPROM中數(shù)據讀入片內編程RAM中,配置完成后,F(xiàn)PGA進入工作狀態(tài)。掉電后,F(xiàn)PGA恢復成白片,內部邏輯關系消失,因此,F(xiàn)PGA能夠反復使用。理論上,F(xiàn)PGA允許無限次的編程。

FPGA的編程無須專用的FPGA編程器,只須用通用的EPROM、PROM編程器即可。

FPGA內部有豐富的觸發(fā)器和I/O引腳。

快速成品,可以被修改來改正程序中的錯誤和更便宜的造價。

用戶不需要介入芯片的布局布線和工藝問題,而且可以隨時改變其邏輯功能,使用靈活。

(FPGA基本架構)

三、ASIC是為VIP服務的

ASIC是定制的,具體分為全定制和半定制。

全定制設計可以實現(xiàn)最小面積,最佳布線布局、最優(yōu)功耗速度,得到最好的電特性。特點:精工細作,設計要求高、周期長,設計成本昂貴。

半定制設計方法又分成基于標準單元的設計方法CBIC和基于門陣列的設計方法。半定制主要適合于開發(fā)周期短,低開發(fā)成本、投資、風險小的小批量數(shù)字電路設計。

ASIC的特點是:

面向特定用戶的需求,ASIC在批量生產時與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強、成本降低等優(yōu)點。

ASIC需要較長的開發(fā)周期,風險較大,一旦有問題,成片全部作廢,所以小公司已經玩不起了。

(ASIC基本架構)

四、兩者的設計流程

完整的FPGA設計流程包括功能描述、電路設計與輸入、功能仿真、綜合優(yōu)化、綜合后仿真、實現(xiàn)與布局布線、時序仿真、板級仿真與驗證、調試與加載配置。

ASIC的設計流程(數(shù)字芯片)包括:功能描述、模塊劃分、模塊編碼輸入、模塊級仿真驗證、系統(tǒng)集成和系統(tǒng)仿真驗證、綜合、STA(靜態(tài)時序分析)、形式驗證。

(FPGA和ASIC設計流程)

插一句,在ASIC 設計過程中,往往要用到FPGA 進行原型驗證。FPGA 驗證是進行ASIC 設計的重要環(huán)節(jié),其后,還需要引入ASIC 版本源碼,插入IO PAD,DFT,功耗估計和進行其它后端流程。完成FPGA 驗證可以說就完成了ASIC 整套流程的50~80%。

從設計成本來考慮,小批量上FPGA占優(yōu),大批量時,ASIC占優(yōu)。

FPGA本身就是一個芯片,只是你可以通過編程的方式修改內部邏輯連接和配置實現(xiàn)自己想要的功能。實現(xiàn)ASIC,就如從一張白紙開始,你得有代碼,之后綜合,之后布局,布線,得到GDSII后去流片。

五、比速度

相同的工藝和設計,在FPGA上的速度應該比ASIC跑得慢。因為FPGA內部是基于通用的結構,也就是LUT(look up table),它可以實現(xiàn)加法器,組合邏輯等等,而ASIC,一般加法器就是加法器,而比較器就是比較器,F(xiàn)PGA結構上的通用性必然導致冗余;另外,作為FPGA基本單元是LUT(LUT組成SLICE,SLICE組成CLB--這是xilinx的結構),為此大的設計假如一個LUT實現(xiàn)不了,就得用兩個LUT,一個SLICE實現(xiàn)不了就要用CLB,不同結構處于特定的位置,信號之間的互聯(lián),導致的wire delay是不可忽略的一部分。而對于ASIC來說沒有結構上的限制,而且對于特定的實際可以在空間上靠得很近,相對之下wire delay和cell delay都應該比FPGA小。當然LUT中也有DFF,作為高速的設計一般都會在一個簡單的組合邏輯操作之后打一拍,再做下一步的處理。

六、比個頭

完全相同的結構的話,FPGA被ASIC遠遠踢飛。FPGA要規(guī)模大得多才能實現(xiàn)ASIC相同的功能,主頻還只有幾分之一。因此,F(xiàn)PGA相對于ASIC來說還是大很多的。

七、功耗方面

在相同工藝條件下,F(xiàn)PGA要大于ASIC。FPGA,尤其是基于占用大量硅面積的、每個單元六個晶體管的靜態(tài)存儲器(SRAM)的查尋表(LUT)和配置元件技術的FPGA,其功耗要比對等的ASIC大得多。

八、比花的銀子

FPGA貴在單片,開發(fā)工具和風險基本不存在。對于ASIC貴在流片的費用和開發(fā)工具,NRE費用隨著工藝的提高變相當貴,除非你的芯片一次成功可以量產,否則單片費用將其貴無比!

九、其他方面

ASIC用于大型項目,而對于需要快速投放市場且支持遠程升級的小型項目,F(xiàn)PGA則更為適合。FPGA技術的主要優(yōu)勢仍是產品投放市場的時間較短。

在ASIC的優(yōu)勢方面,ASIC加電后可立即運行,就單位邏輯大小而言封裝選擇更多,還可包括某些模擬邏輯。與此相對比,FPGA加載配置進入存儲器需要時間,因此不能立即工作。此外,F(xiàn)PGA的封裝也較復雜。

除此之外,F(xiàn)PGA內部還包括接口I/O,I/O分為普通I/O和高速I/O,高速I/O支持例如高速的SERDES,用于實現(xiàn)XAUI,PCIE等高速接口,這些接口動輒幾Gbps到10Gbps以上。此外種類多種多樣的硬核IP也是各FPGA廠商差異化競爭利器,例如POWERPC、ARM等硬核IP。從而構成CPU+FPGA于一體的集可編程性和可重構的處理平臺。因此,相對來說,F(xiàn)PGA雖然發(fā)展有二三十年的歷史,其基本架構一直不變不大。

十、兩者的定位

FPGA和ASIC產品的使用要根據產品的定位和設計需要來選用,ASIC產品適用于設計規(guī)模特別大,如CPU、DSP或多層交換芯片等,或者是應用于技術非常成熟且利潤率非常低的產品,如家用電器和其它消費類電器,亦或是大量應用的通用器件如RAM、PHY等。而FPGA產品適用于設計規(guī)模適中,產品要求快速占領市場,或產品需要靈活變動的特性設計等方面的產品,如PDH、2.5G以下SDH設備和大部分的接口轉換芯片等。當然具體使用那種產品來設計還要設計者充分考慮自己的產品定位來決定。

十一、兩者在互相融合

最明顯的莫過于處理器中開始集成FPGA,而可編程的ASIC也開始興起。隨著SoC成為主流,兩者的邊界也就不辣么明顯了。

十二、最后奉上網友對FPGA比ASIC快的解釋

FPGA的LUT等資源已經固定了,你用不用都在那里,不多不少。

ASIC理論上每一個你用到的CELL或者IP等資源你都可以手動的擺放來進行優(yōu)化。

FPGA的資源固定有兩個劣勢:

劣勢一:能夠利用的資源是固定的,且不成大片,橫跨區(qū)域的產生邏輯,會退化時序。其實也就是你沒有辦法把邏輯盡可能的擺得近。邏輯擺得近可以減小線上的延遲,可以提高速度。ASIC的cell你可以全部的擠在一起(不違反DRC的前提下)。

如下圖所示,這就是一個FPGA的資源圖。

劣勢二:你的大小是固定的。你用1個門還是用10W個門,都是這一片已經固定好了的LUT給你用。如果你的邏輯很小很小,F(xiàn)PGA很大,你信號從IO進來到邏輯,有可能會走比較長的距離,這個也要花時間的。極端的例子,你從上部的IO進來,你的邏輯在下部,這走線的長度感人啊。(正常的設計不會這么做的)

除此之外,F(xiàn)PGA的走線,你幾乎是動不了的。

ASIC中你可以直接加寬金屬線,比如兩倍寬度走時鐘線,復位線啦,之類的。金屬線寬度變大,線上的延遲變小,對速度也是有幫助的。

還有asic的庫一般還包含高性能cell,低功耗cell等。在關鍵路徑,為了提高時序,你全用高性能的cell(功耗大)。一般的路徑,時序比較松,多用低功耗的cell(性能低)。你FPGA一旦選定了,你就只有他給你的東西,你沒有選的。

ASIC還可以使用useful skew的方式來提高速度,手段會比FPGA中的多。

總的來說,就如同GPU和CPU一樣。GPU可以非??斓奶幚韴D像,但是讓GPU去處理其他的東西,GPU表示攤手。CPU很多的運算都能處理,也能去處理圖像,只是慢而已。一旦你是沖著某個目的去的(ASIC)你為了實現(xiàn)這個目標,你各種沒節(jié)操沒下線都可以。如果你想要多方面兼顧(FPGA),你就不可能在每一個方面都做到最好,你必須trade-off。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1624

    文章

    21538

    瀏覽量

    600459
  • asic
    +關注

    關注

    34

    文章

    1176

    瀏覽量

    120139
  • 設計流程
    +關注

    關注

    0

    文章

    14

    瀏覽量

    8029
收藏 人收藏

    評論

    相關推薦

    為低功耗FPGA、處理器和ASIC實施啟用LVDS鏈路

    電子發(fā)燒友網站提供《為低功耗FPGA、處理器和ASIC實施啟用LVDS鏈路.pdf》資料免費下載
    發(fā)表于 08-29 09:59 ?0次下載
    為低功耗<b class='flag-5'>FPGA</b>、處理器和<b class='flag-5'>ASIC</b>實施啟用LVDS鏈路

    ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務!

    本系列文章從數(shù)字芯片設計項目技術總監(jiān)的角度出發(fā),介紹了如何將芯片的產品定義與設計和驗證規(guī)劃進行結合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹
    的頭像 發(fā)表于 08-10 17:13 ?734次閱讀
    將<b class='flag-5'>ASIC</b> IP核移植到<b class='flag-5'>FPGA</b>上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務!

    FPGA技術的五大優(yōu)勢

    各行各業(yè)紛紛采用FPGA芯片是源于FPGA融合了ASIC和基于處理器的系統(tǒng)的最大優(yōu)勢。 FPGA能夠提供硬件定時的速度和穩(wěn)定性,且無需類似自定制AS
    發(fā)表于 04-23 15:50 ?992次閱讀

    FPGA芯片了解多少?

    的缺點。 FPGA和CPU、GPU、ASIC的芯片等核心區(qū)別是其底層邏輯運算單元的連線及邏輯布局未固化,用戶可通過 EDA 軟件對邏輯單元和開關陣列編程,進行功能配置,從而去實現(xiàn)特定功能的集成電路芯片
    發(fā)表于 04-17 11:13

    到底什么是ASICFPGA

    上一篇文章,小棗君給大家介紹了CPU和GPU。今天,我繼續(xù)介紹計算芯片領域的另外兩位主角——ASICFPGA。█ASIC(專用集成電路)上篇提到,GPU的并行算力能力很強,但是它也有缺點,就是功耗
    的頭像 發(fā)表于 04-16 08:05 ?210次閱讀
    到底什么是<b class='flag-5'>ASIC</b>和<b class='flag-5'>FPGA</b>?

    fpgaasic在概念上有什么區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和ASIC(應用特定集成電路)在概念上存在明顯的區(qū)別。
    的頭像 發(fā)表于 03-27 14:12 ?772次閱讀

    fpgaasic的區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和ASIC(專用集成電路)是兩種不同類型的集成電路,它們在設計靈活性、制造成本、應用領域等方面有著顯著的區(qū)別。
    的頭像 發(fā)表于 03-26 15:29 ?1554次閱讀

    FPGAASIC兩者的設計流程

    ASIC可以直接加寬金屬線,比如兩倍寬度走時鐘線,復位線啦,之類的。金屬線寬度變大,線上的延遲變小,對速度也是有幫助的。
    發(fā)表于 03-19 13:53 ?642次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>ASIC</b>兩者的設計流程

    FPGA與AISC的差異

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)和ASIC(Application-Specific Integrated Circuit,專用集成電路
    發(fā)表于 02-22 09:54

    到底什么是ASICFPGA

    Programmable Gate Array,現(xiàn)場可編程門陣列。 FPGA這些年在行業(yè)里很火,勢頭比ASIC還猛,甚至被人稱為“萬能芯片”。 其實,簡單來說,FPGA就是可以重構的芯片。它可以根據
    發(fā)表于 01-23 19:08

    FPGAASIC、GPU誰是最合適的AI芯片?

    CPU、GPU遵循的是馮·諾依曼體系結構,指令要經過存儲、譯碼、執(zhí)行等步驟,共享內存在使用時,要經歷仲裁和緩存。 而FPGAASIC并不是馮·諾依曼架構(是哈佛架構)。以FPGA為例,它本質上是無指令、無需共享內存的體系結
    發(fā)表于 01-06 11:20 ?1229次閱讀
    <b class='flag-5'>FPGA</b>、<b class='flag-5'>ASIC</b>、GPU誰是最合適的AI芯片?

    IGBT和MOSFET該用?選對了嗎?

    IGBT和MOSFET該用?選對了嗎?
    的頭像 發(fā)表于 12-08 18:25 ?2208次閱讀
    IGBT和MOSFET該用<b class='flag-5'>誰</b>?<b class='flag-5'>你</b>選對了嗎?

    ASIC和GPU,才是AI計算的最優(yōu)解?

    電子發(fā)燒友網報道(文/周凱揚)隨著AI計算開始有著風頭蓋過通用計算開始,不少芯片廠商都將其視為下一輪技術革新。CPU、GPU、FPGAASIC紛紛投入到這輪AI革命中來,但斬獲的戰(zhàn)果卻是有多有少
    的頭像 發(fā)表于 12-03 08:31 ?1948次閱讀
    <b class='flag-5'>ASIC</b>和GPU,<b class='flag-5'>誰</b>才是AI計算的最優(yōu)解?

    的AI芯片從FPGA走向ASIC?

    ,而且在驗證和實施方面都提出了獨特的挑戰(zhàn)。從一種架構轉移到FPGA——這幾乎是這個領域的一個強制性步驟——然后轉移到生產ASIC是一個不平凡的旅程。但是如果提前計劃,這不一定是一次冒險。 如果您選擇——大多數(shù)團隊都會
    的頭像 發(fā)表于 11-24 15:30 ?503次閱讀
    為<b class='flag-5'>你</b>的AI芯片從<b class='flag-5'>FPGA</b>走向<b class='flag-5'>ASIC</b>?

    的AI芯片從FPGA走向ASIC?

    從一種架構轉移到FPGA——這幾乎是這個領域的一個強制性步驟——然后轉移到生產ASIC是一個不平凡的旅程。但是如果提前計劃,這不一定是一次冒險。
    發(fā)表于 11-23 10:36 ?359次閱讀
    為<b class='flag-5'>你</b>的AI芯片從<b class='flag-5'>FPGA</b>走向<b class='flag-5'>ASIC</b>?