0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺(tái)積電在7nm節(jié)點(diǎn)取得絕對(duì)優(yōu)勢(shì) 摩爾定律將繼續(xù)延續(xù)

半導(dǎo)體動(dòng)態(tài) ? 來(lái)源:中國(guó)電子報(bào) ? 作者:張心怡 ? 2020-01-15 15:40 ? 次閱讀

作為摩爾定律最忠實(shí)的追隨者與推動(dòng)者,臺(tái)積電、三星已經(jīng)挑起3nm的戰(zhàn)局。據(jù)悉,三星已經(jīng)完成了首個(gè)3nm制程的開發(fā),計(jì)劃2022年規(guī)模生產(chǎn)3nm芯片,此前臺(tái)積電也計(jì)劃2022年量產(chǎn)3nm。如無(wú)意外,3nm芯片將在后年到來(lái),對(duì)半導(dǎo)體產(chǎn)業(yè)鏈提出新的挑戰(zhàn)。

雙雄劍指3nm

《韓國(guó)經(jīng)濟(jì)》雜志稱,三星已成功研發(fā)出首個(gè)基于GAAFET的3nm制程,預(yù)計(jì)2022年開啟量產(chǎn)。與7nm工藝相比,3nm工藝可將核心面積減少45%,功耗降低50%,性能提升35%。

按照三星的研發(fā)路線圖,在6nm LPP之后,還有5nm LPE、4nm LPE兩個(gè)節(jié)點(diǎn),隨后進(jìn)入3nm節(jié)點(diǎn),分為GAE(GAA Early)以及GAP(GAA Plus)兩代。去年5月,三星的3nm GAE設(shè)計(jì)套件0.1版本已經(jīng)就緒,以幫助客戶盡早啟動(dòng)3nm設(shè)計(jì)。三星預(yù)計(jì)該技術(shù)將在下一代手機(jī)、網(wǎng)絡(luò)、自動(dòng)駕駛人工智能物聯(lián)網(wǎng)等設(shè)備中使用。

以2022年量產(chǎn)為目標(biāo)的臺(tái)積電,也在按計(jì)劃推進(jìn)3nm研發(fā)。臺(tái)積電首席執(zhí)行官CC Wei曾表示,臺(tái)積電在3nm節(jié)點(diǎn)技術(shù)開發(fā)進(jìn)展順利,已經(jīng)與早期客戶進(jìn)行接觸。臺(tái)積電投資6000億新臺(tái)幣的3nm寶山廠也于去年通過(guò)了用地申請(qǐng),預(yù)計(jì)2020年動(dòng)工,2022年量產(chǎn)。

臺(tái)積電在7nm節(jié)點(diǎn)取得了絕對(duì)優(yōu)勢(shì),在5nm也進(jìn)展順利,獲得了蘋果A14等訂單。但三星并沒(méi)有放松追趕的腳步,計(jì)劃到2030年前在半導(dǎo)體業(yè)務(wù)投資1160億美元,以增強(qiáng)在非內(nèi)存芯片市場(chǎng)的實(shí)力。臺(tái)積電創(chuàng)始人張忠謀日前對(duì)媒體表示,臺(tái)積電與三星的戰(zhàn)爭(zhēng)還沒(méi)有結(jié)束,臺(tái)積電只是贏得了一兩場(chǎng)戰(zhàn)役,可整個(gè)戰(zhàn)爭(zhēng)還沒(méi)有贏,目前臺(tái)積電暫時(shí)占優(yōu)。

制程如何走下去

眾所周知,制程越小,晶體管柵極越窄,功耗越低,而集成難度和研發(fā)成本也將成倍提高。3nm是一個(gè)逼近物理極限的節(jié)點(diǎn),半導(dǎo)體業(yè)內(nèi)專家莫大康向《中國(guó)電子報(bào)》記者表示,3nm是一個(gè)焦點(diǎn),不能僅靠臺(tái)積電、三星的推進(jìn),還要看制造商和設(shè)備商等產(chǎn)業(yè)鏈各個(gè)環(huán)節(jié)的努力,例如環(huán)柵結(jié)構(gòu)(GAA)的導(dǎo)入,EUV的高數(shù)值孔徑鏡頭等。

3nm首先對(duì)芯片設(shè)計(jì)和驗(yàn)證仿真提出了新的挑戰(zhàn)。集邦咨詢分析師徐紹甫向記者表示,制程微縮至3nm以下,除了芯片面積縮得更小,芯片內(nèi)部信號(hào)如何有效傳遞是一大關(guān)鍵。設(shè)計(jì)完成后,如何確保驗(yàn)證和仿真流程的時(shí)間成本不會(huì)大幅增加,也是芯片設(shè)計(jì)的一大挑戰(zhàn),需要EDA從業(yè)者的共同努力。此外,在做出更小的線寬線距之后,量產(chǎn)和良率拉抬是非常困難的事,需要制程技術(shù)的不斷優(yōu)化。

為了更快實(shí)現(xiàn)制程迭代和產(chǎn)能拉升,三星研發(fā)了專利版本GAA,即MBCFET(多橋道FET)。據(jù)三星介紹,GAA基于納米線架構(gòu),由于溝道更窄,需要更多的堆棧。三星的MBCFET則采用納米片架構(gòu),由于溝道比納米線寬,可以實(shí)現(xiàn)每堆棧更大的電流,讓元件集成更加簡(jiǎn)單。通過(guò)可控的納米片寬度,MBCFET可提供更加靈活的設(shè)計(jì)。而且MBCFET兼容FinFet,與FinFet使用同樣的制作技術(shù)和設(shè)備,有利于降低制程遷移的難度,更快形成產(chǎn)能。

3nm也對(duì)光刻機(jī)的分辨率及套刻能力提出了更高要求。針對(duì)3nm節(jié)點(diǎn),ASML將在NXE 3400C的下一代機(jī)型導(dǎo)入0.55高數(shù)值孔徑,實(shí)現(xiàn)小于1.7nm的套刻誤差,產(chǎn)能也將提升至每小時(shí)185片晶圓以上,量產(chǎn)時(shí)間在2022—2023年。徐紹甫表示,3nm對(duì)于光刻機(jī)曝光穩(wěn)定度與光阻劑潔凈度的要求更加嚴(yán)苛。加上3nm需要多重曝光工藝,增加了制程數(shù)目,也就意味缺陷產(chǎn)生機(jī)率會(huì)提高,光刻機(jī)參數(shù)調(diào)校必須縮小誤差,降低容錯(cuò)率。另外,清洗潔凈度、原子層蝕刻機(jī)與原子層成膜機(jī)等設(shè)備的精度也要提高。

針對(duì)5nm及以下節(jié)點(diǎn)的封裝,臺(tái)積電完成了對(duì)3D IC工藝的開發(fā),預(yù)計(jì)2021年導(dǎo)入3D封裝。3D IC能在單次封裝堆疊更多的芯片,提升晶體管容量,并通過(guò)芯片之間的互聯(lián)提升通信效率。賽迪智庫(kù)集成電路研究所高級(jí)分析師王珺、馮童向記者表示,臺(tái)積電的中道工藝主要是通過(guò)制造和封裝的緊密結(jié)合提高晶體管密度,會(huì)是發(fā)展路徑之一,可進(jìn)行模塊化組裝的小芯片(Chiplet)也是比較熱門的發(fā)展路徑。

何為增長(zhǎng)驅(qū)動(dòng)力

2014—2019年,手機(jī)和高性能運(yùn)算推動(dòng)著先進(jìn)制程按照一年一節(jié)點(diǎn)的節(jié)奏,從14nm走向5nm。中芯國(guó)際聯(lián)合CEO趙海軍表示,成功的研發(fā)方法,不變的FinFet架構(gòu)、設(shè)備和材料的配合,是推動(dòng)14nm向5nm發(fā)展的重要因素。

目前來(lái)看,手機(jī)和高性能計(jì)算依舊是推動(dòng)摩爾定律前進(jìn)的重要?jiǎng)恿?。徐紹甫指出,在應(yīng)用層面上,智能手機(jī)是3nm制程的重要戰(zhàn)場(chǎng),手機(jī)芯片從業(yè)者能負(fù)擔(dān)高昂的研發(fā)經(jīng)費(fèi),龐大的市場(chǎng)總量也能夠分擔(dān)其研發(fā)費(fèi)用。另外,HPC應(yīng)用,如CPUGPU等,需要3nm制程來(lái)提升性能表現(xiàn)。芯謀研究總監(jiān)王笑龍表示,3nm將主要面向?qū)Ω咚贁?shù)據(jù)處理和傳輸有需求的產(chǎn)品,如CPU、網(wǎng)絡(luò)交換機(jī)、移動(dòng)通信、FPGA和礦機(jī)等。

3nm不是先進(jìn)制程的終點(diǎn),臺(tái)積電對(duì)2nm已經(jīng)有所規(guī)劃,將以2024年量產(chǎn)為目標(biāo)進(jìn)行研發(fā)。比利時(shí)微電子研究中心(IMEC)在2019年10月召開的技術(shù)論壇上曾展示邁向1nm工藝節(jié)點(diǎn)的技術(shù)路線圖。王珺、馮童表示,伴隨高數(shù)值孔徑EUV光刻機(jī)、選擇性化學(xué)蝕刻劑、原子層精確沉積技術(shù)等的應(yīng)用,未來(lái)10年,摩爾定律將繼續(xù)延續(xù)。

制程要走下去,需要工藝路徑的探索,也需要找到相應(yīng)的商業(yè)場(chǎng)景。王笑龍向記者表示,對(duì)于資金密集型工藝,如果無(wú)法在消費(fèi)市場(chǎng)得到應(yīng)用,就難以收回成本,也不具備經(jīng)濟(jì)價(jià)值。徐紹甫表示,2nm之后的應(yīng)用性與必要性還難以定義,從實(shí)驗(yàn)室走向量產(chǎn)具有相當(dāng)?shù)碾y度,必須具備獲利能力才具有開發(fā)意義,在材料選擇、制程技術(shù)、后段晶圓封裝上勢(shì)必要持續(xù)優(yōu)化。
責(zé)任編輯:wv

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15827

    瀏覽量

    180808
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    43

    文章

    5570

    瀏覽量

    165869
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    630

    瀏覽量

    78852
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    擊碎摩爾定律!英偉達(dá)和AMD一年一款新品,均提及HBM和先進(jìn)封裝

    增加一倍,性能也提升一倍。過(guò)去很長(zhǎng)一段時(shí)間,摩爾定律被認(rèn)為是全球半導(dǎo)體產(chǎn)業(yè)進(jìn)步的基石。如今,這一定律已經(jīng)逐漸失效,延續(xù)摩爾和超越
    的頭像 發(fā)表于 06-04 00:06 ?3908次閱讀
    擊碎<b class='flag-5'>摩爾定律</b>!英偉達(dá)和AMD<b class='flag-5'>將</b>一年一款新品,均提及HBM和先進(jìn)封裝

    臺(tái)產(chǎn)能分化:6/7nm降價(jià)應(yīng)對(duì)低利用率,3/5nm漲價(jià)因供不應(yīng)求

    摩根士丹利的報(bào)告,以及最新的市場(chǎng)觀察,臺(tái)6/7nm與3/5nm兩大制程
    的頭像 發(fā)表于 07-11 09:59 ?489次閱讀

    “自我實(shí)現(xiàn)的預(yù)言”摩爾定律,如何繼續(xù)引領(lǐng)創(chuàng)新

    未來(lái)的自己制定了一個(gè)遠(yuǎn)大但切實(shí)可行的目標(biāo)一樣, 摩爾定律是半導(dǎo)體行業(yè)的自我實(shí)現(xiàn) 。雖然被譽(yù)為技術(shù)創(chuàng)新的“黃金法則”,但一些事情尚未廣為人知……. 1.?戈登·摩爾完善過(guò)摩爾定律的定義
    的頭像 發(fā)表于 07-05 15:02 ?218次閱讀

    臺(tái)擴(kuò)增3nm產(chǎn)能,部分5nm產(chǎn)能轉(zhuǎn)向該節(jié)點(diǎn)

    目前,蘋果、高通、聯(lián)發(fā)科等世界知名廠商已與臺(tái)電能達(dá)成緊密合作,預(yù)示臺(tái)
    的頭像 發(fā)表于 03-19 14:09 ?516次閱讀

    功能密度定律是否能替代摩爾定律摩爾定律和功能密度定律比較

    眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進(jìn),摩爾定律已經(jīng)要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
    的頭像 發(fā)表于 02-21 09:46 ?557次閱讀
    功能密度<b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩爾定律</b>?<b class='flag-5'>摩爾定律</b>和功能密度<b class='flag-5'>定律</b>比較

    臺(tái)2nm制程技術(shù)上展開防守策略

    臺(tái)的2nm技術(shù)是3nm技術(shù)的延續(xù)。一直以來(lái),臺(tái)
    發(fā)表于 01-25 14:14 ?377次閱讀

    中國(guó)團(tuán)隊(duì)公開“Big Chip”架構(gòu)能終結(jié)摩爾定律

    摩爾定律的終結(jié)——真正的摩爾定律,即晶體管隨著工藝的每次縮小而變得更便宜、更快——正在讓芯片制造商瘋狂。
    的頭像 發(fā)表于 01-09 10:16 ?722次閱讀
    中國(guó)團(tuán)隊(duì)公開“Big Chip”架構(gòu)能終結(jié)<b class='flag-5'>摩爾定律</b>?

    摩爾定律時(shí)代,Chiplet落地進(jìn)展和重點(diǎn)企業(yè)布局

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)幾年前,全球半導(dǎo)體產(chǎn)業(yè)的重心還是如何延續(xù)摩爾定律,材料和設(shè)備端進(jìn)行了大量的創(chuàng)新。然而,受限于工藝、制程和材料的瓶頸,當(dāng)前摩爾定律發(fā)展出現(xiàn)疲態(tài),產(chǎn)業(yè)的重點(diǎn)
    的頭像 發(fā)表于 12-21 00:30 ?1396次閱讀

    臺(tái):1.4nm 研發(fā)已經(jīng)全面展開

    級(jí)制程按計(jì)劃于2025 年開始量產(chǎn)。 根據(jù) SemiAnalysis 的 Dylan Patel 給出的幻燈片,臺(tái)的 1.4nm
    的頭像 發(fā)表于 12-19 09:31 ?562次閱讀

    臺(tái)7nm迎來(lái)更大幅度降價(jià)爭(zhēng)取芯片訂單

    三星、力、聯(lián)去年底就已開始降價(jià),降價(jià)一成到兩成,可見當(dāng)時(shí)爭(zhēng)奪芯片訂單的激烈,臺(tái)
    的頭像 發(fā)表于 12-06 10:01 ?619次閱讀

    產(chǎn)能利用率低迷,傳臺(tái)7nm降價(jià)10%!

    早在今年10月的法說(shuō)會(huì)上,臺(tái)總裁魏哲家就曾被外資當(dāng)面詢問(wèn)7nm產(chǎn)能利用率不斷下滑的問(wèn)題,臺(tái)
    的頭像 發(fā)表于 12-04 17:16 ?773次閱讀

    臺(tái)7nm降幅約為5%~10%

    臺(tái)7納米制程產(chǎn)能利用率較低,今年第三季度營(yíng)收占比降至17%,明顯低于今年二季度的23%和去年二季度的26%。
    的頭像 發(fā)表于 12-04 16:00 ?643次閱讀

    臺(tái)7nm制程降幅約為5%至10%

    據(jù)供應(yīng)鏈消息透露,臺(tái)計(jì)劃真正降低其7nm制程的價(jià)格,降幅約為5%至10%。這一舉措的主要目的是緩解7nm制程產(chǎn)能利用率下滑的壓力。
    的頭像 發(fā)表于 12-01 16:46 ?812次閱讀

    摩爾定律不會(huì)死去!這項(xiàng)技術(shù)將成為摩爾定律的拐點(diǎn)

    因此,可以看出,為了延續(xù)摩爾定律,專家絞盡腦汁想盡各種辦法,包括改變半導(dǎo)體材料、改變整體結(jié)構(gòu)、引入新的工藝。但不可否認(rèn)的是,摩爾定律近幾年逐漸放緩。10
    的頭像 發(fā)表于 11-03 16:09 ?621次閱讀
    <b class='flag-5'>摩爾定律</b>不會(huì)死去!這項(xiàng)技術(shù)將成為<b class='flag-5'>摩爾定律</b>的拐點(diǎn)

    超越摩爾定律,下一代芯片如何創(chuàng)新?

    摩爾定律是指集成電路上可容納的晶體管數(shù)目,約每隔18-24個(gè)月便會(huì)增加一倍,而成本卻減半。這個(gè)定律描述了信息產(chǎn)業(yè)的發(fā)展速度和方向,但是隨著芯片的制造工藝接近物理極限,摩爾定律也面臨著瓶頸。為了超越
    的頭像 發(fā)表于 11-03 08:28 ?823次閱讀
    超越<b class='flag-5'>摩爾定律</b>,下一代芯片如何創(chuàng)新?