0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電路設(shè)計的一些知識總結(jié)

電子精選 ? 來源:電子精選 ? 2020-03-27 09:06 ? 次閱讀

現(xiàn)在塞電子產(chǎn)品離不開各種電路的支撐,那么如何設(shè)計好的電路呢?有很多工程師都經(jīng)常吐槽,在接觸電路設(shè)計的時候,很多電路設(shè)計時太過復(fù)雜,關(guān)于硬件電路的經(jīng)驗、知識讓人目不暇接。像信號完整性,EMI,PCB設(shè)計準(zhǔn)會把你搞暈。別急,一切要慢慢來。

1)總體思路

設(shè)計硬件電路,大的框架和架構(gòu)要搞清楚,但要做到這一點還真不容易。有些大框架也許自己的老板、老師已經(jīng)想好,自己只是把思路具體實現(xiàn);但也有些要自己設(shè)計框架的,那就要搞清楚要實現(xiàn)什么功能,然后找找有否能實現(xiàn)同樣或相似功能的參考電路板(要懂得盡量利用他人的成果,越是有經(jīng)驗的工程師越會懂得借鑒他人的成果)。

2)理解電路

如果你找到了的參考設(shè)計,那么恭喜你,你可以節(jié)約很多時間了(包括前期設(shè)計和后期調(diào)試)。馬上就copy?NO,還是先看懂理解了再說,一方面能提高我們的電路理解能力,而且能避免設(shè)計中的錯誤。

3)沒有找到參考設(shè)計?

先確定大IC芯片,找datasheet,看其關(guān)鍵參數(shù)是否符合自己的要求,哪些才是自己需要的關(guān)鍵參數(shù),以及能否看懂這些關(guān)鍵參數(shù),都是硬件工程師的能力的體現(xiàn),這也需要長期地慢慢地積累。這期間,要善于提問,因為自己不懂的東西,別人往往一句話就能點醒你,尤其是硬件設(shè)計。

4)硬件電路的三個主要設(shè)計部分

原理圖、PCB、物料清單(BOM)表。

原理圖設(shè)計就是將前面的思路轉(zhuǎn)化為電路原理圖。它很像我們教科書上的電路圖。PCB涉及到實際的電路板,它根據(jù)原理圖轉(zhuǎn)化而來的網(wǎng)表(網(wǎng)表是溝通原理圖和PCB之間的橋梁),而將具體的元器件的封裝放置(布局)在電路板上,然后根據(jù)飛線(也叫預(yù)拉線)連接其電信號(布線)。完成了PCB布局布線后,要用到哪些元器件應(yīng)該有所歸納,所以我們將用到BOM表。

5)用什么工具?

Prote,也就是altimuml容易上手,在國內(nèi)也比較流行,應(yīng)付一般的工作已經(jīng)足夠,適合初入門的設(shè)計者使用。其實無論用簡單的protel或者復(fù)雜的cadence工具,硬件設(shè)計大環(huán)節(jié)是一樣的(protel上的操作類似windwos,是post- command型的;而cadence的產(chǎn)品concept & allegro是pre-command型的,用慣了protel,突然轉(zhuǎn)向cadence的工具,會不習(xí)慣就是這個原因)。

設(shè)計大環(huán)節(jié)都要有:

1)原理圖設(shè)計。

2)PCB設(shè)計。

3)制作BOM表。

下面簡要談一下設(shè)計流程(步驟)

(1)原理圖庫建立。要將一個新元件擺放在原理圖上,我們必須得建立改元件的庫。庫中主要定義了該新元件的管腳定義及其屬性,并且以具體的圖形形式來代表(我們常??吹降氖且粋€矩形(代表其IC BODY),周圍許多短線(代表IC管腳))。

protel創(chuàng)建庫及其簡單,而且因為用的人多,許多元件都能找到現(xiàn)成的庫,這一點對使用者極為方便。應(yīng)搞清楚icbody,icpins,inputpin,output pin, analog pin, digital pin, power pin等區(qū)別。

(2)有了充足的庫之后,就可以在原理圖上畫圖了,按datasheet和系統(tǒng)設(shè)計的要求,通過wire把相關(guān)元件連接起來。在相關(guān)的地方添加line和text注釋。

wire和line的區(qū)別在于,前者有電氣屬性,后者沒有。wire適用于連接相同網(wǎng)絡(luò),line適用于注釋圖形。這個時候,應(yīng)搞清一些基本概念,如:wire,line,bus,part,footprint,等等。

(3)做完這一步,我們就可以生成netlist了,這個netlist是原理圖與pcb之間的橋梁。原理圖是我們能認(rèn)知的形式,電腦要將其轉(zhuǎn)化為pcb,就必須將原理圖轉(zhuǎn)化它認(rèn)識的形式netlist,然后再處理、轉(zhuǎn)化為pcb。

(4)得到netlist,馬上畫pcb?別急,先做ERC先。ERC是電氣規(guī)則檢查的縮寫。它能對一些原理圖基本的設(shè)計錯誤進行排查,如多個output 接在一起等問題。

(但是一定要仔細(xì)檢查自己的原理圖,不能過分依賴工具,畢竟工具并不能明白你的系統(tǒng),它只是純粹地根據(jù)一些基本規(guī)則排查。)

(5)從netlist得到了pcb,一堆密密麻麻的元件,和數(shù)不清的飛線是不是讓你嚇了一跳?呵呵,別急還得慢慢來。

(6)確定板框大小。在keepout區(qū)(或mechanic區(qū))畫個板框,這將限制了你布線的區(qū)域。需要根據(jù)需求好考慮板長,板寬(有時,還得考慮板厚)。當(dāng)然了,疊層也得考慮好。

(疊層的意思就是,板層有幾層,怎么應(yīng)用,比如板總共4層,頂層走信號,中間第一層鋪電源,中間第二層鋪地,底層走信號)。

先解釋一下(2)中的術(shù)語。post-command,例如我們要拷貝一個object(元件),我們要先選中這個object,然后按ctrl+C,然后按ctrl+V(copy命令發(fā)生在選中object之后)。這種操作windows和protel都采用的這種方式。

但是concept就是另外一種方式,我們叫做pre-command。同樣我們要拷貝一個東西,先按ctrl+C,然后再選中object,再在外面單擊(copy命令發(fā)生在選中object之前)。

1)確定完板框之后,就該元件布局(擺放)了,布局這步極為關(guān)鍵。它往往決定了后期布線的難易。哪些元器件該擺正面,哪些元件該擺背面,都要有所考量。但是這些都是一個仁者見仁,智者見智的問題;從不同角度考慮擺放位置都可以不一樣。其實自己畫了原理圖,明白所有元件功能,自然對元件擺放有清楚的認(rèn)識(如果讓一個不是畫原理圖的人來擺放元件,其結(jié)果往往會讓你大吃一驚^_^)。

對于初入門的,注意模擬元件,數(shù)字元件的隔離,以及機械位置的擺放,同時注意電源的拓?fù)渚涂梢粤恕?/p>

2)接下來就是布線。這與布局往往是互動的。有經(jīng)驗的人往往在開始就能看出哪些地方能布線成功。如果有些地方難以布線還需要改動布局。對于fpga設(shè)計來說往往還要改動原理圖來使布線更加順暢。布線和布局問題涉及的因素很多,對于高速數(shù)字部分,因為牽扯到信號完整性問題而變得復(fù)雜,但往往這些問題又是難以定量或即使定量也難以計算的。所以,在信號頻率不是很高的情況下,應(yīng)以布通為第一原則。

3)OK了?別急,用DRC檢查檢查先。這是一定要檢查的。DRC對于布線完成覆蓋率以及規(guī)則違反的地方都會有所標(biāo)注,按照這個再一一的排查,修正。

4)有些PCB還要加上敷銅(可能會導(dǎo)致成本增加),將出線部分做成淚滴(工廠也許會幫你加)。最后的PCB文件轉(zhuǎn)成gerber文件就可交付PCB生產(chǎn)了。(有些直接給PCB也成,工廠會幫你轉(zhuǎn)gerber)。

5)要裝配PCB,準(zhǔn)備bom表吧,一般能直接從原理圖中導(dǎo)出。但是需要注意的是,原理圖中哪些部分元件該上,哪些部分元件不該上,要做到心理有數(shù)。

對于小批量或研究板而言,用excel自己管理倒也方便(大公司往往要專業(yè)軟件來管理)。而對于新手而言,第一個版本,不建議直接交給裝配工廠或焊接工廠將bom的料全部焊上,這樣不便于排查問題。最好的方法就是,根據(jù)bom表自己準(zhǔn)備好元件。等到板來了之后,一步步上元件、調(diào)試。以上就是電路設(shè)計中的一些知識點總結(jié),希望在大家看完能有一定的收獲。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5371

    文章

    11250

    瀏覽量

    359769
  • PCB布線規(guī)則
    +關(guān)注

    關(guān)注

    5

    文章

    20

    瀏覽量

    12985
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6650

    文章

    2412

    瀏覽量

    202210
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3562

    瀏覽量

    127046
收藏 人收藏

    評論

    相關(guān)推薦

    LED驅(qū)動器應(yīng)用的一些指南和技巧

    電子發(fā)燒友網(wǎng)站提供《LED驅(qū)動器應(yīng)用的一些指南和技巧.pdf》資料免費下載
    發(fā)表于 09-25 11:35 ?0次下載
    LED驅(qū)動器應(yīng)用的<b class='flag-5'>一些</b>指南和技巧

    FPGA電路設(shè)計一些技巧

    FPGA設(shè)計有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,F(xiàn)PGA電路設(shè)計中會有一些獨特的方法能夠參照。 FPGA管腳兼容性
    發(fā)表于 07-21 20:20

    貼片電容精度J±5%的一些知識

    貼片電容精度J±5%的相關(guān)知識可以從以下幾個方面進行歸納和總結(jié): 精度等級定義: J±5%表示的是貼片電容的精度等級,具體指的是電容的實際值與標(biāo)稱值之間的偏差范圍在±5%以內(nèi)。這意味著如果個電容
    的頭像 發(fā)表于 06-05 16:38 ?667次閱讀
    貼片電容精度J±5%的<b class='flag-5'>一些</b><b class='flag-5'>知識</b>

    細(xì)談SolidWorks教育版的一些基礎(chǔ)知識

    SolidWorks教育版是款廣泛應(yīng)用于工程設(shè)計和教育領(lǐng)域的三維建模軟件。它具備直觀易用的操作界面和強大的設(shè)計功能,為學(xué)生提供了個學(xué)習(xí)和實踐的平臺。在本文中,我們將詳細(xì)探討SolidWorks教育版的一些基礎(chǔ)
    的頭像 發(fā)表于 04-01 14:35 ?277次閱讀

    一些有關(guān)通信電路的資料?

    有關(guān)嵌入式之間DSP、ARM、FPGA三者之間和這三款芯片和外部電路之間通信的一些資料,比如說芯片之間的并行通信和芯片和外部電路之間的串行通信,MODBUS、DP、CAN等,一些
    發(fā)表于 03-03 18:53

    硬件工程師電路設(shè)計的九大模塊電路

    硬件電路設(shè)計總結(jié)主要包括以下幾個主要的模塊:電源模塊,存儲模塊,顯示模塊,和對外接口模塊。
    發(fā)表于 02-21 14:52 ?1438次閱讀
    硬件工程師<b class='flag-5'>電路設(shè)計</b>的九大模塊<b class='flag-5'>電路</b>

    晶振電路中電容電阻的一些基本原理和作用解析

    晶振電路中的電容和電阻是調(diào)整和維持晶振振蕩穩(wěn)定性的關(guān)鍵元件。KOAN凱擎小妹帶大家了解下晶振電路中電容電阻的一些基本原理和作用。
    的頭像 發(fā)表于 02-20 16:22 ?1538次閱讀
    晶振<b class='flag-5'>電路</b>中電容電阻的<b class='flag-5'>一些</b>基本原理和作用解析

    一些無功補償裝置SVG的資料

    一些SVG電路原理和功能碼相關(guān)的技術(shù)說明書,想了解一些SVG的工作原理和工作過程
    發(fā)表于 02-03 10:13

    基本的晶體管電路設(shè)計

    盡管使用帶有晶體管的分立電子元件會使用更多元件,但可以定制電路以提供所需的功能。因此,使用分立晶體管和一些附加電子元件的電路是電子電路設(shè)計的核心。
    的頭像 發(fā)表于 01-09 15:21 ?1365次閱讀
    基本的晶體管<b class='flag-5'>電路設(shè)計</b>

    TCP協(xié)議面試常問知識總結(jié)

    TCP 作為傳輸層的協(xié)議,是個IT工程師素養(yǎng)的體現(xiàn),也是面試中經(jīng)常被問到的知識點。在此,我將 TCP 核心的一些問題梳理了下,希望能幫到各位。
    的頭像 發(fā)表于 12-15 10:38 ?711次閱讀
    TCP協(xié)議面試常問<b class='flag-5'>知識</b>點<b class='flag-5'>總結(jié)</b>

    對于大模型RAG技術(shù)的一些思考

    大模型或者句向量在訓(xùn)練時,使用的語料都是較為通用的語料。這導(dǎo)致了這些模型,對于垂直領(lǐng)域的知識識別是有缺陷的。它們沒有辦法理解企業(yè)內(nèi)部的一些專用術(shù)語,縮寫所表示的具體含義。這樣極大地影響了生成向量的精準(zhǔn)度,以及大模型輸出的效果。
    的頭像 發(fā)表于 12-07 09:41 ?1022次閱讀
    對于大模型RAG技術(shù)的<b class='flag-5'>一些</b>思考

    我們?yōu)槭裁葱枰私?b class='flag-5'>一些先進封裝?

    我們?yōu)槭裁葱枰私?b class='flag-5'>一些先進封裝?
    的頭像 發(fā)表于 11-23 16:32 ?509次閱讀
    我們?yōu)槭裁葱枰私?b class='flag-5'>一些</b>先進封裝?

    西門子伺服驅(qū)動器維修的一些基本知識

    西門子伺服驅(qū)動器維修的一些基本知識
    的頭像 發(fā)表于 11-23 10:55 ?1577次閱讀

    分享一些SystemVerilog的coding guideline

    本文分享一些SystemVerilog的coding guideline。
    的頭像 發(fā)表于 11-22 09:17 ?632次閱讀
    分享<b class='flag-5'>一些</b>SystemVerilog的coding  guideline

    關(guān)于TCP/IP協(xié)議的知識總結(jié)

    今天浩道跟大家分享關(guān)于TCP/IP協(xié)議的硬核干貨總結(jié),我常常跟小伙伴說,個簡短硬核的知識總結(jié),可以讓大家快速掌握這些知識體系,喜歡的小伙伴
    的頭像 發(fā)表于 10-31 11:48 ?1161次閱讀
    關(guān)于TCP/IP協(xié)議的<b class='flag-5'>知識</b><b class='flag-5'>總結(jié)</b>