0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

上拉電阻為何能上拉?下拉電阻為何能下拉?

fcsde-sh ? 來源:張飛實戰(zhàn)電子 ? 2020-04-28 14:17 ? 次閱讀

電阻在電路中起限制電流的作用。上拉電阻和下拉電阻是經(jīng)常提到也是經(jīng)常用到的電阻。在每個系統(tǒng)的設(shè)計中都用到了大量的上拉電阻和下拉電阻。

在上拉電阻和下拉電阻的電路中,經(jīng)常有的疑問是:上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何經(jīng)常會串一個電阻?

簡單概括為:電源到器件引腳上的電阻叫上拉電阻,作用是平時使該引腳為高電平,地到器件引腳上的電阻叫下拉電阻,作用是平時使該引腳為低電平。低電平在IC內(nèi)部與GND相連接;高電平在IC內(nèi)部與超大電阻相連接。

上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用,下拉同理。對于非集電極(或漏極)開路輸出型電路(如普通門電路,其提升電流和電壓的能力是有限的,上拉和下拉電阻的主要功能是為集電極開路輸出型電路提供輸出電流通道。

上拉是對器件注入電流,下拉是輸出電流;強弱只是上拉或下拉電阻的阻值不同,沒有什么嚴(yán)格區(qū)分。

當(dāng)IC的I/O端口,節(jié)點為高電平時,節(jié)點處和GND之間的阻抗很大,可以理解為無窮大,這個時候通過上拉電阻(如4.7K歐,10K歐電阻)接到VCC上,上拉電阻的分壓幾乎可以忽略不計;當(dāng)I/O端口節(jié)點需要為低電平時,直接接GND就可以了,這個時候VCC與GND是通過剛才的上拉電阻(如4.7K歐,10K歐電阻)連接的,通過的電流很小,可以忽略不計。

電平值的大小、高低是相對于地電平來說的,因此在看電平值的大小時要參考地的電平值來看??纯茨切┮_是否接到地上,與自己是否連接外圍器件沒有關(guān)系,因為其實高電平還是低電平是相對于地平面來說的。

在節(jié)點與+5V之間接10K歐或4.7K歐的上拉電阻,能夠把這個節(jié)點的電位拉上來,往往這個節(jié)點要求應(yīng)用單片機(jī)或其它控制器來控制它(及這個節(jié)點與I/O連接)為高電平或低電平。

如果單純的想要使這個節(jié)點成為高電平,并且輸出阻抗非常大,則直接接電源也無妨,但是如果單片機(jī)要使這個節(jié)點拉低,即單片機(jī)內(nèi)部使節(jié)點接地,這樣5V電源和地之間就短路了。

另外,當(dāng)要求這個節(jié)點為高電平時,這個節(jié)點和地之間的阻抗一般非常大,如100K歐的阻抗,當(dāng)上拉一個10K歐的電阻,這個點分得的電壓為100K歐/(100K+10K)*5V=4.5V,這樣也可以拉到高電平。而當(dāng)要求這個節(jié)點為低電平時,只要把它和地連接就可以了,電源和地之間有一個10K偶的電阻,這樣就不會短路了。

當(dāng)?shù)碗娖綍r,電源和地之間有一個負(fù)載形成的回路,有時候這個節(jié)點會再串接一個電阻,因為電流流向阻抗低的地方,所以電流會通過與電源相連的電阻流向地,而不是流向這個與節(jié)點相連的電阻,因為這個節(jié)點連接的電阻阻抗高,所以低電平時這個點的電勢就是低電平。

可以這么認(rèn)為,對于IC的I/O端口來說,IC內(nèi)部通過控制高低電平相當(dāng)于控制這個O/O口與其內(nèi)部的GND或非常大的電阻相連,如100K歐。當(dāng)I/O口為低電平0V時,在IC內(nèi)部,是控制IC芯片O/O口的引腳在芯片內(nèi)與GND連接;當(dāng)I/O口為高電平時,如5V。

這個時候I/O口引腳在芯片內(nèi)是與非常大的電阻,如100K歐相連接的,有時在I/O節(jié)點處會再串接一個小電阻值的電阻,如68歐。因為電流流向阻抗低的地方,所以當(dāng)芯片內(nèi)部的I/O端口歐與GND相連為低電平時,電源與上拉電阻及芯片內(nèi)部的GND形成環(huán)路進(jìn)行流通。這時I/O口節(jié)點處的電流就會流向芯片內(nèi)部的GND,因為節(jié)點處串接了一個小阻值的電阻。相對于GND來說是高阻,就是大一點點也是高阻,所以電流就不會流過這個串聯(lián)的電阻。

當(dāng)用下拉電阻時(所謂的上拉和下拉都是針對高阻態(tài)而言的),當(dāng)I/O口為高阻態(tài)時,通過上拉電阻能夠讓其保持在高電平狀態(tài);具體如上文所述:當(dāng)I/O端口為高阻態(tài)時,用下拉電阻把這個口與GND相連接,高阻態(tài)電阻值很大,可以理解為斷開。實就是和芯片內(nèi)部的阻值很大的電阻相連接,下拉的時候拉到地上了,沒有電流,電平值為0,除非是給這個引腳賦予一個高電平值它才能夠起作用。

上拉和下拉電阻的作用概括如下:

1

提高電壓準(zhǔn)位

當(dāng)TTL電路驅(qū)動CMOS電路時,如果TTL電路輸出的高電平低于CMOS電路的最低高電平,這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值;OC門電路必須加上拉電阻,以提高輸出的高電平值。

2

加大輸出引腳的驅(qū)動能力

有的單片機(jī)引腳上也常使用上拉電阻。

3

N/A引腳(沒有連接的引腳)防靜電、防干擾

在CMOS芯片上,為了防止靜電造成損壞,不用的引腳不能懸空,一般接上拉電阻降低輸入阻抗,提供泄荷通路。同時引腳懸空就比較容易接收外界的電磁干擾。

4

電阻匹配

抑制反射波干擾,長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻使電阻匹配,能有效的抑制反射波干擾。

5

預(yù)設(shè)空間狀態(tài)/默認(rèn)電位

在一些CMOS輸入端接上拉或下拉電阻是為了預(yù)設(shè)默認(rèn)電位。當(dāng)不用這些引腳時,這些輸入端下拉接低電平或上拉接高電平。在I2C等總線上空閑時的狀態(tài)是由上下拉電阻獲得的。

6

提高芯片輸入信號的噪聲容限

輸入端如果是高阻狀態(tài),或高阻抗輸入端處于懸空狀態(tài),此時需要加上拉或下拉電阻,以免受到隨機(jī)電平的影響,進(jìn)而影響電路工作。同樣,如果輸出端處于被動狀態(tài),需要加上拉或下拉電阻,如輸出端僅僅是一個三極管的集電極,從而提高芯片輸入信號的噪聲容限,增強抗干擾能力。

在BJT晶體三極管的基極端,上拉電阻和下拉電阻也起著至關(guān)重要的作用。在三極管的電路應(yīng)用中,串接在基極上的電阻起限制基級電流的作用,如下圖中的R2所示,

如下圖中的R5所示,上拉電阻使三極管基極的輸入電平在默認(rèn)情況下是高電平輸入,當(dāng)CPU有低電平信號輸出時,外圍電路響應(yīng),下拉電阻使晶體管的基極輸入在默認(rèn)情況下拉到低電平,如下圖中的R6所示。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關(guān)注

    關(guān)注

    86

    文章

    5403

    瀏覽量

    171256
  • 電路
    +關(guān)注

    關(guān)注

    171

    文章

    5816

    瀏覽量

    171587
  • 引腳
    +關(guān)注

    關(guān)注

    16

    文章

    1162

    瀏覽量

    50015

原文標(biāo)題:5分鐘圖解上拉電阻和下拉電阻的原理與作用!

文章出處:【微信號:fcsde-sh,微信公眾號:fcsde-sh】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    電路設(shè)計基礎(chǔ):電阻、下拉電阻分析

    電阻、下拉電阻 在電子元器件間中,并不存在上電阻
    發(fā)表于 08-22 13:59

    電阻下拉電阻的用處和區(qū)別介紹

    電阻下拉電阻是電子電路設(shè)計中常用的兩種電阻。盡管它們有共同點,例如影響電路的阻抗特性和限制
    的頭像 發(fā)表于 05-02 15:18 ?4293次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的用處和區(qū)別介紹

    電阻的作用是什么

    電阻是一種用于保證輸入信號為預(yù)期邏輯電平的電阻元件。
    的頭像 發(fā)表于 05-02 14:51 ?3189次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>的作用是什么

    STM32cubemx在開漏和推挽輸出模式下電阻下拉電阻有什么作用和區(qū)別?

    只配置過輸入的時候下拉電阻。不知道在開漏和推挽輸出模式下
    發(fā)表于 03-27 07:20

    電阻下拉電阻是什么

    就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。而下拉電阻是直接接到地上,接
    發(fā)表于 02-29 12:39 ?2978次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>是什么

    請為cx3的io口沒有內(nèi)部電阻下拉電阻嗎?

    ,CyU3PGpioSetValue,在配置參數(shù)里CyU3PGpioSimpleConfig_t的結(jié)構(gòu)里,沒有看到此io口是否可以配置內(nèi)部下拉電阻。請為cx3的io口沒有內(nèi)部
    發(fā)表于 02-28 06:25

    關(guān)于單片機(jī)上電阻、下拉電阻的詳解和選取

    數(shù)字電路有三種狀態(tài):高電平、低電平、和高阻狀態(tài),有些應(yīng)用場合不希望出現(xiàn)高阻狀態(tài),可以通過上電阻下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計要求而定!
    發(fā)表于 02-15 15:30 ?3014次閱讀

    電阻是如何實現(xiàn)上下拉功能的呢?

    電阻是如何實現(xiàn)上下拉功能的呢? 上下拉功能是指在電路中通過連接電阻來實現(xiàn)對信號的
    的頭像 發(fā)表于 02-04 09:32 ?790次閱讀

    電路板中上電阻下拉電阻所起的作用

    電阻下拉電阻是電路板維修技術(shù)中的兩個專業(yè)技術(shù)術(shù)語,在分析電路板中的電路控制原理時經(jīng)常會用到上
    的頭像 發(fā)表于 02-03 12:26 ?701次閱讀

    為什么IO都用上電阻,沒有用下拉電阻的呢?

    IO大家都不約而同的用上電阻為何沒有用下拉電阻的呢?
    發(fā)表于 01-18 08:20

    電阻下拉電阻的用處

    電阻下拉電阻的用處和區(qū)別?
    的頭像 發(fā)表于 11-22 18:26 ?1613次閱讀

    淺談上電阻下拉電阻的選擇原則

    電子發(fā)燒友網(wǎng)站提供《淺談上電阻下拉電阻的選擇原則.pdf》資料免費下載
    發(fā)表于 11-21 10:47 ?0次下載
    淺談上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b><b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的選擇原則

    電阻下拉功能實現(xiàn)原理詳解

    作為電路中最常見的電子元器件之一,電阻可以實現(xiàn)限流、隔離、上下拉等不同功能。以上為例,IIC通信接口SDA和SCLK都需要通過電阻實現(xiàn)
    的頭像 發(fā)表于 11-13 18:23 ?1587次閱讀
    <b class='flag-5'>電阻</b>上<b class='flag-5'>下拉</b>功能實現(xiàn)原理詳解

    下拉電阻的原理和4種應(yīng)用

    當(dāng)使用上電阻下拉電阻時,你需要理解它們的具體應(yīng)用和原理以確保正確配置引腳,維持電平狀態(tài),并避免電路問題。以下是更詳細(xì)的解釋:
    的頭像 發(fā)表于 10-30 08:00 ?3184次閱讀
    上<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的原理和4種應(yīng)用

    電路設(shè)計的/下拉電阻阻值應(yīng)該怎樣選?

    電路設(shè)計的/下拉電阻阻值應(yīng)該怎樣選?隨便弄一個,如4.k、10k的成嗎?
    發(fā)表于 10-28 07:37