0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設計電壓調(diào)節(jié)模塊關于電磁干擾布局

PCB線路板打樣 ? 來源:上海韜放電子 ? 作者:上海韜放電子 ? 2020-12-11 11:58 ? 次閱讀

通信設備中的電場和磁場會干擾通信信號,從而引起電磁干擾(EMI),并通過注入噪聲來降低系統(tǒng)性能。在便攜式電子設備中,調(diào)壓模塊(VRM)會同時產(chǎn)生傳導和輻射EMI。VRM通常是開關模式電源,利用調(diào)制技術來輸出所需的DC電壓。在VRM中,可以采用擴頻調(diào)頻作為降低EMI的技術。通過使用此技術,噪聲可以在更寬的帶寬上傳播,并且可以消除特定頻率下出現(xiàn)的峰值和平均噪聲。

時鐘信號的VRM提供給開關設備

VRM擴頻頻率調(diào)制

在通信系統(tǒng)板中用作VRM的開關模式DC-DC穩(wěn)壓器利用擴頻頻率調(diào)制技術來降低EMI和噪聲。通常,DC-DC轉換器采用固定或恒定開關頻率操作。這種調(diào)制方法的快速切換會產(chǎn)生基頻和諧波頻率的噪聲,以及傳導和輻射的EMI。

不良的pcb設計布局以及電容器電感器的不良放置會增加EMI和噪聲的影響,并且通常是導致VRM問題的主要原因。在某些包含多個DC-DC穩(wěn)壓器的電子設備中,EMI和噪聲集中在一個特定的頻率上,并開始危害正常的電路操作和鄰近系統(tǒng)。擴頻調(diào)制技術通過集中于任何特定頻率來分散噪聲。試圖降低EMI的能量,振幅和強度。它還可以補償DC-DC轉換器中的輸入電流和輸出電壓紋波。

在擴頻調(diào)制中,開關轉換器的時鐘頻率是不固定的。調(diào)制時鐘的頻率不斷變化,因此每次都會產(chǎn)生不同頻率的噪聲和諧波。時鐘在擴頻調(diào)制中繼續(xù)運行。通過使用非固定頻率時鐘,可以相對降低EMI峰值能量,并將EMI能量分配到其他頻率。

擴頻頻率調(diào)制技術

即使周期性調(diào)頻在擴展噪聲頻譜方面很有效,我們的討論仍將集中在偽隨機調(diào)制上。在這種技術中,時鐘以偽隨機方式從一個頻率轉換到另一頻率。這提供了基頻的充分衰減和更寬的頻譜擴展。

偽隨機調(diào)制中流行的方法是隨機脈沖位置調(diào)制(RPPM),隨機脈沖寬度調(diào)制(RPWM),以及具有固定占空比(RCFMFD)或具有可變占空比(RCFMVD)的隨機載波頻率調(diào)制。在RPPM中,時鐘脈沖的位置在每個開關周期內(nèi)都是隨機的。它與恒定PWM開關相當,時鐘周期的起始位置是隨機的,而不是在開關周期開始時開始。在RPWM中,平均脈沖寬度保持在所需的占空比,但是脈沖寬度連續(xù)變化。RCFMFD的特性是具有隨機開關周期的固定占空比。用恒定的脈沖寬度替換RCFMFD中的恒定占空比后,它將轉換為RCFMVD。在RCFMVD中,占空比是隨機的,但是平均占空比滿足期望值。

如果您正在處理可處理電信頻率范圍的穩(wěn)壓電源電路,那么就需要通過擴頻技術對其進行調(diào)制。VRM擴頻頻率調(diào)制通過將其頻率擴展到更寬的帶寬來降低EMI,噪聲和紋波效應。與恒定開關頻率調(diào)制技術相比,它還提高了效率,總損耗大大降低。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    394

    文章

    4659

    瀏覽量

    84941
  • 電磁干擾
    +關注

    關注

    36

    文章

    2257

    瀏覽量

    105231
  • 調(diào)壓模塊

    關注

    0

    文章

    4

    瀏覽量

    7863
  • DC-DC穩(wěn)壓器

    關注

    0

    文章

    14

    瀏覽量

    10465
收藏 人收藏

    評論

    相關推薦

    HDMI模塊PCB設計

    在前面各類設計的理論講解、設計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結合前面三種類型進行整體學習—模塊設計,本期推出第一章HDMI模塊PCB設計,后續(xù)會繼續(xù)更新各類模塊
    的頭像 發(fā)表于 10-22 14:16 ?109次閱讀

    pcb設計布局的要點是什么

    PCB設計中,布局是一個非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關于PCB布局的一些要點,這些要點將幫助您設計出高質量
    的頭像 發(fā)表于 09-02 14:48 ?281次閱讀

    這幾招教你解決PCB設計中的電磁干擾(EMI)問題

    作為電子設計中重要組成部分,在PCB設計中出現(xiàn)電磁問題時如何解決呢?本文將從多方面細節(jié)探討問題要點,可以采取以下解決辦法來降低或消除電磁干擾(EMI): 1.合理的
    發(fā)表于 05-08 14:39 ?2520次閱讀

    pcb元件布局調(diào)整時應注意哪些問題

    電子產(chǎn)品來說,好的PCB設計可以提升整機的性能,因此PCB設計器件布局的優(yōu)化是非常重要的。 PCB設計器件布局提升整機的性能 首先,
    的頭像 發(fā)表于 03-20 09:43 ?397次閱讀
    <b class='flag-5'>pcb</b>元件<b class='flag-5'>布局</b>調(diào)整時應注意哪些問題

    DC電源模塊PCB設計布局指南

    BOSHIDA ?DC電源模塊PCB設計布局指南 DC電源模塊PCB設計布局是一個關鍵
    的頭像 發(fā)表于 03-05 14:30 ?1058次閱讀
    DC電源<b class='flag-5'>模塊</b>的 <b class='flag-5'>PCB設計</b>和<b class='flag-5'>布局</b>指南

    高頻高密度PCB布局設計注意事項

    布局也就成了大家設計PCB高頻板時候需要探討的關鍵點。接下來深圳PCBA公司為大家介紹下高頻PCB設計布局的注意要點。 高頻PCB設計
    的頭像 發(fā)表于 03-04 14:01 ?382次閱讀

    PCB設計中,如何避免串擾?

    PCB設計中,如何避免串擾? 在PCB設計中,避免串擾是至關重要的,因為串擾可能導致信號失真、噪聲干擾及功能故障等問題。 一、了解串擾及其原因 在開始討論避免串擾的方法之前,我們首先需要
    的頭像 發(fā)表于 02-02 15:40 ?1513次閱讀

    為什么說元器件布線布局很重要?PCB設計元器件放置指南

    為什么說元器件布線布局很重要?PCB設計元器件放置指南? 元器件布線布局PCB設計過程中起著至關重要的作用。它直接影響著電路的性能、可靠性和信號穩(wěn)定性。一個合理的元器件
    的頭像 發(fā)表于 12-21 11:31 ?852次閱讀

    EMC之PCB設計技巧

    EMC之PCB設計技巧 電磁兼容性(EMC)及關聯(lián)的電磁干擾(EMI)歷來都需要系統(tǒng)設計工程師擦亮眼睛,在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問題尤
    發(fā)表于 12-19 09:53

    EMC/EMI模擬仿真的薄弱環(huán)節(jié)PCB設計過程實例詳解

    PCB設計中,EMC/EMI主要分析布線網(wǎng)絡本身的信號完整性,實際布線網(wǎng)絡可能產(chǎn)生的電磁輻射和電磁干擾以及電路板本身抵抗外部電磁
    發(fā)表于 12-15 16:31 ?536次閱讀

    PCB模塊劃分及關鍵器件的布局

    PCB的EMC設計,不能不談PCB模塊劃分及關鍵器件的布局。這一方面是某些頻率發(fā)生器件、驅動器、電源模塊、濾波器件等在
    的頭像 發(fā)表于 11-24 12:22 ?798次閱讀

    如何在PCB設計中克服放大器的噪聲干擾?

    如何在PCB設計中克服放大器的噪聲干擾? 在PCB設計中,放大器的噪聲干擾是一個常見的問題。噪聲干擾會對系統(tǒng)的性能產(chǎn)生負面影響,降低信號質量
    的頭像 發(fā)表于 11-09 10:08 ?615次閱讀

    高速信號pcb設計中的布局

    對于高速信號,pcb的設計要求會更多,因為高速信號很容易收到其他外在因素的干擾,導致實際設計出來的東西和原本預期的效果相差很多。 所以在高速信號pcb設計中,需要提前考慮好整體的布局
    的頭像 發(fā)表于 11-06 10:04 ?722次閱讀
    高速信號<b class='flag-5'>pcb設計</b>中的<b class='flag-5'>布局</b>

    說說PCB的抗干擾設計 PCB設計中消除電磁干擾的方法

    干擾問題是現(xiàn)代電路設計中一個很重要的環(huán)節(jié),它直接反映了整個系統(tǒng)的性能和工作的可靠性。對PCB工程師來說,抗干擾設計是大家必須要掌握的重點和難點。PCB板的設計主要有四方面的
    的頭像 發(fā)表于 11-05 10:54 ?1437次閱讀
    說說<b class='flag-5'>PCB</b>的抗<b class='flag-5'>干擾</b>設計 <b class='flag-5'>PCB設計</b>中消除<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的方法

    關于高速串行信號隔直電容的PCB設計注意點

    關于高速串行信號隔直電容的PCB設計注意點? 在高速串行信號傳輸中,隔直電容是一種常見的解決信號干擾問題的方法。由于高速信號傳輸時會產(chǎn)生電磁干擾
    的頭像 發(fā)表于 10-24 10:26 ?799次閱讀