0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

信號完整性中最基本的現(xiàn)象之串?dāng)_

電子設(shè)計 ? 來源:面包板社區(qū) ? 作者:電源Fan ? 2021-01-24 16:13 ? 次閱讀

串?dāng)_是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、信號線間距、驅(qū)動端和接收端的電氣特性及線端接方式對串?dāng)_都有一定的影響。

串?dāng)_是信號完整性中最基本的現(xiàn)象之一,在板上走線密度很高時串?dāng)_的影響尤其嚴(yán)重。我們知道,線性無緣系統(tǒng)滿足疊加定理,如果受害線上有信號的傳輸,串?dāng)_引起的噪聲會疊加在受害線上的信號,從而使其信號產(chǎn)生畸變。

o4YBAGAKiLOAZ57zAAJ8aHr_8xQ670.png

串?dāng)_,就是指一條線上的能量耦合到其他傳輸線,它是由不同結(jié)構(gòu)引起的電磁場在同一區(qū)域里的相互作用而產(chǎn)生的。串?dāng)_在數(shù)字電路中非常普遍地存在著:芯片內(nèi)部、PCB 板、接插件、芯片封裝,以及通信電纜中,都可能出現(xiàn)。而且,隨著技術(shù)的發(fā)展,消費者對產(chǎn)品的要求越來越傾向于小而快,在這種情況下,就必須更加注意數(shù)字電路系統(tǒng)中的串?dāng)_現(xiàn)象。為了避免和減小這些串?dāng)_,學(xué)習(xí)串?dāng)_的原理和如何在設(shè)計中避免這些現(xiàn)象的發(fā)生就顯得相當(dāng)重要。

在多導(dǎo)線系統(tǒng)中,過多的傳輸線間的耦合或者說串?dāng)_,將有兩個不利的影響。首先,串?dāng)_會改變總線中單根傳輸線的性能,比如傳輸線特征阻抗和傳輸速度等,而這些將會對系統(tǒng)時序和信號完整性問題產(chǎn)生一定的影響;再者,串?dāng)_會將噪聲感應(yīng)耦合到其他的傳輸線上,這將進(jìn)一步降低信號完整性,導(dǎo)致噪聲裕量變小。串?dāng)_對系統(tǒng)性能的危害程度在很大程度上取決于數(shù)據(jù)模式、線間距以及開關(guān)速度等方面。在這章里,我們將詳細(xì)介紹串?dāng)_產(chǎn)生的原理,提供建模的方法,以及對串?dāng)_在系統(tǒng)性能中的各方面影響進(jìn)行詳細(xì)的闡述。

靜態(tài)網(wǎng)絡(luò)靠近干擾源一端的串?dāng)_稱為近端串?dāng)_(也稱后向串?dāng)_),而遠(yuǎn)離干擾源一端的串?dāng)_稱為遠(yuǎn)端串?dāng)_(或稱前向串?dāng)_)。由于產(chǎn)生的原因不同將串?dāng)_可分為容性耦合串?dāng)_和感性耦合串?dāng)_兩類。

100061085-119725-12.jpg

互感和互容

互感是引起串?dāng)_的兩個重要因素之一,互感系數(shù) 標(biāo)志了一根驅(qū)動傳輸線通過磁場對另外一根傳輸線產(chǎn)生感應(yīng)電流的程度。從本質(zhì)上來說,如果“受害(Victim)線”和驅(qū)動線(侵略線)的距離足夠接近,以至于侵略線產(chǎn)生的磁場將受害線包圍其中,則在受侵略的傳輸線上將會產(chǎn)生感應(yīng)電流,而這個通過磁場耦合產(chǎn)生的電流在電路模型中就通過互感參數(shù)來表征。

100061085-119726-13.png

互感的作用下,將根據(jù)驅(qū)動線上的電流變化率而在受害線上引起一定的噪聲,噪聲電壓的大小與電流變換率成正比,通??梢杂上率接嬎悖?/p>

100061085-119727-14.png

同樣可以看到:感應(yīng)噪聲也是正比于信號的變化率,因此互容在高速數(shù)字應(yīng)用中也是非常重要的。

應(yīng)該指出的是:用來解釋噪聲耦合機理的公式,上面兩個公式僅僅是一種簡單的近似,對于串?dāng)_的具體計算公式會比較復(fù)雜。

電感和電容矩陣

在一個系統(tǒng)中,如果傳輸線之間發(fā)生了嚴(yán)重的耦合,那么前面提出的使用電容和電感組成的簡單傳輸線模型就不再適合分析傳輸線的電氣特征,在這種多導(dǎo)線系統(tǒng)中,我們必須考慮互感和互容來全面評估傳輸線的電氣性能。上面兩個描述了反映寄生耦合效應(yīng)影響傳輸線系統(tǒng)性能的典型方法。電感矩陣和電容矩陣被通稱為傳輸線矩陣。場仿真器通常用來計算傳輸線系統(tǒng)中的電感和電容矩陣。

100061085-119728-15.png

例:兩根傳輸線之間的矩陣

100061085-119729-16.png

100061085-119730-17.png

100061085-119731-18.png

串?dāng)_引起的噪聲

串?dāng)_是由于臨近兩導(dǎo)體之間的互容和互感所引起的。因而在臨近傳輸線上引起的感應(yīng)噪聲的大小和他們之間的互感和互容大小都有關(guān)系。

例如,如果一信號進(jìn)入傳輸線 1,由于互感 Lm 和互容 Cm 的作用,將在傳輸線 2 上產(chǎn)生一電流,為了方便起見,我們定義了兩個概念:近端串?dāng)_和遠(yuǎn)端串?dāng)_。

100061085-119732-19.png

近端串?dāng)_是指在受侵害線上靠近侵害線的驅(qū)動端的串?dāng)_(有時候也將這個串?dāng)_稱為后向串?dāng)_)。將受侵害線上靠近侵害線接受端方向的串?dāng)_稱為遠(yuǎn)端串?dāng)_(有時候也稱為前向串?dāng)_)。由互容引起的電流分別向受侵害線的兩個方向流動,而由互感引起的電流從受侵害線的遠(yuǎn)端流向近端,這是因為互感產(chǎn)生的電流總是與侵害線中的電流相反。所以,從受侵害線近端到遠(yuǎn)端的串?dāng)_電流由很多部分組成。

100061085-119733-20.png

受侵害線上近端和遠(yuǎn)端串?dāng)_噪聲的波形可以從圖看出,當(dāng)一個數(shù)字脈沖進(jìn)入傳輸線,它的上升沿和下降沿將不斷地在受侵害線上感應(yīng)出噪聲,在這里的討論中,我們假設(shè)信號上升沿或者下降沿的變化速度非???遠(yuǎn)遠(yuǎn)小于傳輸線延遲。則根據(jù)前面的描述,一部分串?dāng)_噪聲將傳向近端,另一部分將傳向遠(yuǎn)端,也就是我們所定義的近端串?dāng)_脈沖和遠(yuǎn)端串?dāng)_脈沖。

100061085-119734-21.png

如圖 ,遠(yuǎn)端串?dāng)_脈沖將和侵害線上的信號同步流向終端,而近端串?dāng)_脈沖將起始于侵害線上信號變化沿出現(xiàn)時刻,并流向近端。這樣,當(dāng)驅(qū)動線上的信號變化沿在時間 t=TD(這里 TD 是信號在傳輸線上的延遲時間)到達(dá)傳輸線遠(yuǎn)端時,如果遠(yuǎn)端存在匹配,那么,侵害信號和遠(yuǎn)端串?dāng)_將在遠(yuǎn)端被匹配消除。同時,侵害信號的變化沿在被終端匹配消除前產(chǎn)生的最后一部分近端串?dāng)_信號將在 t=2TD 時才到達(dá)近端,這是因為,這部分信號又要經(jīng)過整條傳輸線才能被傳回近端。所以,對于一對被終端匹配好的傳輸線來說,近端串?dāng)_起始于 t=0 并且持2TD 的時間,或者說兩倍于傳輸線的電氣長度。相反,受侵害線遠(yuǎn)端接收到的遠(yuǎn)端串?dāng)_起始于 TD,持續(xù)時間為數(shù)字信號的上升或者下降時間。

串?dāng)_噪聲的大小和形狀很大程度上取決于耦合的大小與端接的情況。

假設(shè)信號在傳輸線上的傳輸時間為兩倍上升時間:

100061085-119735-22.png

在這里,X是指傳輸線長度,L和C是指單位長度傳輸線本身的電感和電容,注意:

如果

100061085-119737-23.png

(例如,邊沿變化率大于兩倍的傳輸線延遲),近端串?dāng)_將不能到達(dá)其最大振幅,為了正確計算

100061085-119737-23.png

時的串?dāng)_電壓,近端串?dāng)_只須乘以

100061085-119736-24.png

即可,而遠(yuǎn)端串?dāng)_不會因為長度變化而改變。需要注意的是:當(dāng)上升時間小于傳輸線時延時(長線情況),近端串?dāng)_的最大幅值和信號上升時間沒有什么關(guān)系,而當(dāng)上升時間大于傳輸線時延的時候(短線情況),近端串?dāng)_的大小和信號上升時間有一定關(guān)系。因為這個原因,定義長傳輸線的標(biāo)準(zhǔn)為傳輸線的電氣時延必須大于信號的 1/2 上升時間(或下降時間),這時可以得到,近端串?dāng)_的幅度與線長無關(guān)(即前向串?dāng)_的飽和),而遠(yuǎn)端串?dāng)_則總是取決于上升

時間和線長。

假設(shè)了受侵害線上的終端電阻與傳輸線完全匹配,消除了不完全匹配的影響。

第一種情況的終端匹配電阻R并不等于受侵害線的傳輸線阻抗(為了簡單起見,在這里假設(shè)了侵害線的匹配完全),此種情況下,近端和遠(yuǎn)端串?dāng)_值就必須加上各自的串?dāng)_反射電壓。所以,在不完全匹配系統(tǒng)中,串?dāng)_信號的計算公式為:

100061085-119738-25.png

在這里, V x 為不完全匹配情況下調(diào)整后的近端或遠(yuǎn)端串?dāng)_值,R就是終端匹配電阻, Z o 為傳輸線特性阻抗。

如果信號的上升或者下降時間小于傳輸線延遲,那么近端串?dāng)_最大幅值與上升時間無關(guān)。如果信號的上升或下降時間長于傳輸線延遲,那么近端串?dāng)_的大小與上升時間有關(guān)。遠(yuǎn)端串?dāng)_在任何情況下都和信號的上升或者下降時間有關(guān)。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4308

    文章

    22862

    瀏覽量

    394904
  • 信號完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1388

    瀏覽量

    95297
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    26912
收藏 人收藏

    評論

    相關(guān)推薦

    常見信號完整性的問題PCB設(shè)計的原因與Altium Designer中的消除技術(shù)

    Altium中的信號完整性分析包括檢查信號上升時間,下降時間,提供終端方案和進(jìn)行分析的能力。您還可以定義模型并設(shè)置規(guī)則和約束以及
    的頭像 發(fā)表于 08-25 15:50 ?9340次閱讀
    常見<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的問題<b class='flag-5'>之</b>PCB設(shè)計<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因與Altium Designer中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>消除技術(shù)

    信號完整性仿真三個重點:信號質(zhì)量、和時序

    信號完整性仿真重點分析有關(guān)高速信號的3個主要問題:信號質(zhì)量、和時序。對于
    發(fā)表于 04-03 10:40 ?1333次閱讀

    信號完整性-的模型

    是四類信號完整性問題之一,指的是有害信號從一個線網(wǎng)傳遞到相鄰線網(wǎng)。任何一對線網(wǎng)之間都存在
    的頭像 發(fā)表于 09-25 11:29 ?1073次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>-<b class='flag-5'>串</b><b class='flag-5'>擾</b>的模型

    高速電路信號完整性分析與設(shè)計—

    高速電路信號完整性分析與設(shè)計—是由電磁耦合引起的,布線距離過近,導(dǎo)致彼此的電磁場相互影響
    發(fā)表于 09-12 10:31

    耦合的方式

    信號完整性中最基本現(xiàn)象之一,在板上走線密度很高時
    發(fā)表于 05-31 06:03

    高速電路信號完整性分析與設(shè)計—

    高速電路信號完整性分析與設(shè)計—是由電磁耦合引起的,布線距離過近,導(dǎo)致彼此的電磁場相互影響
    發(fā)表于 10-06 11:10 ?0次下載

    信號完整性原理

    介紹信號完整性的四個方面,EMI,,反射,電源等。
    發(fā)表于 08-29 15:02 ?0次下載

    什么是它的形成原理是怎樣的

    信號完整性中最基本現(xiàn)象之一,在板上走線密度很高時
    發(fā)表于 09-18 15:10 ?1.5w次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>它的形成原理是怎樣的

    EMC中的詳細(xì)說明

    信號完整性中最基本現(xiàn)象之一,在板上走線密度很高時
    發(fā)表于 11-12 10:39 ?2次下載
    EMC中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>詳細(xì)說明

    信號完整性系列

    本文主要介紹的概念,及其FEXT、NEXT等,以及的消除措施。
    的頭像 發(fā)表于 10-19 17:54 ?6827次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>系列<b class='flag-5'>之</b>“<b class='flag-5'>串</b><b class='flag-5'>擾</b>”

    信號完整性中最基本現(xiàn)象之一

    是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、
    的頭像 發(fā)表于 02-21 11:35 ?2907次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>中最基本</b>的<b class='flag-5'>現(xiàn)象</b>之一

    高速電路信號完整性分析與設(shè)計—

    高速電路信號完整性分析與設(shè)計—
    發(fā)表于 02-10 17:23 ?0次下載

    信號完整性基礎(chǔ)--(二)

    本章我們接著介紹信號完整性基礎(chǔ)第三章節(jié)剩余知識。
    的頭像 發(fā)表于 01-16 09:58 ?2070次閱讀

    和反射影響信號完整性

    和反射影響信號完整性? 和反射是影響信號
    的頭像 發(fā)表于 11-30 15:21 ?429次閱讀

    信號完整性與電源完整性-信號

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-信號.pdf》資料免費下載
    發(fā)表于 08-12 14:27 ?0次下載