0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

首個帶有“綜合”DSP的RISC-V內(nèi)核支持Linux

觸·電 ? 2020-10-10 14:57 ? 次閱讀

Andes公司推出了Linux友好型A25 CPU內(nèi)核的新A25MP和AX25MP版本,這些內(nèi)核被稱為是首個帶有“綜合” DSPRISC-V內(nèi)核。1GHz以上的內(nèi)核提供了緩存一致性,并支持SMP和多達四核設(shè)計。


在臺灣RISC-V研討會上,Andes技術(shù)公司宣布了其Linux友好型,兼容RISC-V ISA的第二代A25(32位)和AX25(64位)CPU內(nèi)核。Andes說,32位,28nm的A25MP和64位AX25MP是首批具有全面DSP指令擴展功能的商業(yè)RISC-V內(nèi)核。與早期的A25代(請參閱下文)不同,它們也是第一個提供緩存一致性以支持多核和多處理器支持的產(chǎn)品。但是,最初的產(chǎn)品將是單核設(shè)計。


A25MP / AX25MP DSP(數(shù)字信號處理器)ISA基于Andes捐贈給RISC-V基金會的RISC-V P擴展草案(PDF)。臺灣的Andes公司說,DSP在加速語音,音頻和圖像處理方面特別有用。該公司還指出了“增強人工智能和高級駕駛員輔助系統(tǒng)(ADAS)等應(yīng)用程序的功能”。


與該公司的編譯器,DSP庫和模擬器一起使用時,A25MP / AX25MP DSP“在PNET中為MtCNN(多任務(wù)級聯(lián)卷積網(wǎng)絡(luò))人臉檢測和對齊算法提供了超過7倍的加速,” Andes說。DSP還據(jù)稱在CIFAR10圖像分類基準上提供了“數(shù)量級性能提升”,用于訓(xùn)練機器學(xué)習(xí)計算機視覺算法。


andes_diagram.jpg

適用于Linux的A25 / AX25芯片的安第斯山脈CPU IP生態(tài)系統(tǒng)


andes_a25_arch.jpg

體系結(jié)構(gòu)圖構(gòu)成了新A25MP和AX25MP的基礎(chǔ)


SoC設(shè)計人員可以使用DSP ISA升級其現(xiàn)有的,具有Linux功能的A25和AX25芯片,Andes說。此外,安第斯山脈宣布了不具備Linux功能的32位D25F處理器,“這是不帶MMU和S模式支持的A25”,它還提供了DSP ISA。該公司表示,所有安第斯山脈的新處理器IP都“享受25系列處理器相同的有效基準管線以及用于定制指令設(shè)計的強大ACE工具”。

Andes公司早期的A25和AX25


在2018年10月,提供廣泛的類似于MCU的RISC處理器的安第斯山脈(Andes)宣布了其首個具有開源RISC-V ISA的內(nèi)核。其中包括其微小的,非Linux兼容的N22和N25系列內(nèi)核以及其首個Linux就緒的RISC-V IP:32位A25和64位AX25。


新的啟用了DSP和多核的A25MP和AX25MP尚無文檔,但它們可能會提供類似的單核非DSP A25和AX25上的所有功能。與Andes的基于RISC-V的N22和N25系列內(nèi)核以及早期的非RISC-V部件一樣,A25系列也是AndesCore系列的一部分,該系列“采用RISC-V作為第五代產(chǎn)品的子集” AndeStar V5體系結(jié)構(gòu)。


A25和AX25看起來幾乎完全相同,只是它們的32位和64位體系結(jié)構(gòu)不同。Andes說,64位AX25支持需要訪問地址空間超過4GB的高性能嵌入式應(yīng)用程序。我們在比較規(guī)格表時看到的唯一區(qū)別是64位AX25在0.174平方毫米處相對于0.147平方毫米更大,而在22uW / MHz處則比17吸收更大的動態(tài)功率。


A25和AX25采用與新的多核DSP型號相同的臺積電28nm HPC +工藝制造,具有5級流水線并支持高達1.2GHz,3.5 CoreMark / MHz的性能。該處理器設(shè)計支持單精度和雙精度浮點指令,半精度加載/存儲,以及針對基于Linux的應(yīng)用程序的MMU和Supervisor模式(S模式)。


A25和AX25提供分支預(yù)測,指令和數(shù)據(jù)緩存,用于低延遲訪問的本地存儲器以及對L1存儲器軟錯誤保護的ECC支持。其他功能包括PLIC和向量中斷,AXI 64位或AHB 64/32位總線,以及用于低功耗和電源管理的PowerBrake和WFI模式。


開發(fā)工具包括AndeSight IDE,用于ACE的“ COPILOT”工具以及JTAG和ICE調(diào)試。Andes為某些AndesCore IP提供了AndesShape硬件開發(fā)平臺,但到目前為止,這些都不支持A25系列。


SoC設(shè)計人員似乎可以使用A25和AX25 IP,但是目前尚不清楚是否有任何基于A25的SoC交付。今年1月,該公司宣布,2018年內(nèi)核已交付10億片SoC,累計總計35億片。但是,大多數(shù)(如果不是全部)都不使用RISC-V。


其他Tuxified RISC-V芯片


A25內(nèi)核家族加入了少量已發(fā)布的Linux就緒RISC-V內(nèi)核,這些內(nèi)核主要來自SiFive。該公司已將其內(nèi)核擴展為對Linux友好的Freedom U540 SoC,并宣布了下一代U74和U74-MC設(shè)計。


MicrochipMicrosemi部門宣布了部分基于SiFive的U54-MC內(nèi)核的Linux友好型PolarFire SoC。它被稱為世界上第一個RISC-V FPGA SOC。Shakti芯片是另一款受Linux支持的RISC-V芯片,該芯片部分由印度政府資助。


Andes Technology沒有為新的A25MP和AX25MP RISC-V內(nèi)核提供可用性信息。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    552

    文章

    7920

    瀏覽量

    347647
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10776

    瀏覽量

    210463
  • Linux
    +關(guān)注

    關(guān)注

    87

    文章

    11177

    瀏覽量

    208491
  • ADS1255
    +關(guān)注

    關(guān)注

    0

    文章

    16

    瀏覽量

    11795
  • DSP芯片
    +關(guān)注

    關(guān)注

    9

    文章

    144

    瀏覽量

    29896
  • 數(shù)字信號處理器

    關(guān)注

    5

    文章

    448

    瀏覽量

    27308
收藏 人收藏

    評論

    相關(guān)推薦

    谷歌終止官方支持?RISC-V坎坷的安卓適配之路

    電子發(fā)燒友網(wǎng)報道(文/周凱揚)我們看到隨著更多RISC-V內(nèi)核具備運行Linux系統(tǒng)的高性能,加之開源社區(qū)的不懈努力,RISC-V對于各種Linux
    的頭像 發(fā)表于 05-12 08:04 ?3160次閱讀
    谷歌終止官方<b class='flag-5'>支持</b>?<b class='flag-5'>RISC-V</b>坎坷的安卓適配之路

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進步的關(guān)鍵參與者。作為一名
    的頭像 發(fā)表于 09-10 08:08 ?241次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    RISC-V內(nèi)核+接口底層根技術(shù)”的自研體系,深度剖析了全棧研發(fā)模式在推動RISC-V應(yīng)用落地上的原生優(yōu)勢。 青稞RISC-V將芯片技術(shù)自主進一步深入到
    發(fā)表于 08-30 17:37

    rIsc-v的缺的是什么?

    通過軟件模擬或復(fù)雜的指令序列來實現(xiàn)一些高級功能,這可能會增加執(zhí)行時間和功耗。 2. 生態(tài)系統(tǒng)支持不足 軟件和工具鏈的可用性:盡管RISC-V社區(qū)在快速發(fā)展,但與成熟的ARM等架構(gòu)相比,其生
    發(fā)表于 07-29 17:18

    Linux 6.10集成RISC-V更新,支持Rust編程語言

    本次補丁升級中,Linux內(nèi)核進一步擴展了對應(yīng)于RISC-V架構(gòu)的Rust編程語言支持。在此之前,Rust已可應(yīng)用在x86_64、龍芯LoongArch以及ARM64等多種架構(gòu)之上。
    的頭像 發(fā)表于 05-23 17:16 ?838次閱讀

    算能全系列RISC-V處理器進入PLCT實驗室6.6內(nèi)核維護工程

    Linux內(nèi)核6.6LTS分支的升級并進行長期維護;與此同時,繼續(xù)推動算能RISC-V相關(guān)補丁進入Linux內(nèi)核上游(upstream)。
    的頭像 發(fā)表于 05-22 08:33 ?759次閱讀
    算能全系列<b class='flag-5'>RISC-V</b>處理器進入PLCT實驗室6.6<b class='flag-5'>內(nèi)核</b>維護工程

    RISC-V有哪些優(yōu)點和缺點

    和使用其代碼。這種開放性促進了全球范圍內(nèi)的創(chuàng)新與合作,有助于推動RISC-V生態(tài)系統(tǒng)的快速發(fā)展。 模塊化設(shè)計:RISC-V支持模塊化可配置的子集,使得開發(fā)者可以根據(jù)具體的應(yīng)用需求進行靈活定制。這種
    發(fā)表于 04-28 09:03

    RISC-V有哪些優(yōu)缺點?是堅持ARM方向還是投入risc-V的懷抱?

    、修改和使用其代碼。這種開放性促進了全球范圍內(nèi)的創(chuàng)新與合作,有助于推動RISC-V生態(tài)系統(tǒng)的快速發(fā)展。 模塊化設(shè)計 :RISC-V支持模塊化可配置的子集,使得開發(fā)者可以根據(jù)具體的應(yīng)用需求進行靈活定制
    發(fā)表于 04-28 08:51

    國產(chǎn)RISC-V MCU推薦

    ,RISC-V內(nèi)核支持雙精度浮點運算及強大的DSP擴展,HPM6750旗艦型號雙核主頻高達816MHz,創(chuàng)下了高達9220 CoreMark和高達4651 DMIPS的MCU性能新記錄
    發(fā)表于 04-17 11:00

    Achronix與Bluespec聯(lián)合宣布推出一款支持LinuxRISC-V軟處理器

    高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識產(chǎn)權(quán)(IP)領(lǐng)域的領(lǐng)先企業(yè)Achronix半導(dǎo)體公司,以及RISC-V工具和IP領(lǐng)域的行業(yè)領(lǐng)導(dǎo)者Bluespec有限公司,日前聯(lián)合宣布推出一系列支持Linux
    的頭像 發(fā)表于 04-15 16:23 ?517次閱讀

    瑞薩電子推出采用自研RISC-V CPU內(nèi)核的通用32位MCU

    2024 年 3 月 26 日,中國北京訊 - 全球半導(dǎo)體解決方案供應(yīng)商瑞薩電子(TSE:6723)今日宣布率先在業(yè)內(nèi)推出基于內(nèi)部自研CPU內(nèi)核構(gòu)建的通用32位RISC-V微控制器(MCU
    發(fā)表于 03-30 22:08

    瑞薩推出采用自研CPU內(nèi)核的通用32位RISC-V MCU 加強RISC-V生態(tài)系統(tǒng)布局

    瑞薩推出采用自研CPU內(nèi)核的通用32位RISC-V MCU 加強RISC-V生態(tài)系統(tǒng)布局 RISC-V MCU為開發(fā)人員帶來低功耗、高性能的全新選擇以及全面工具鏈
    發(fā)表于 03-28 19:00 ?427次閱讀

    新聞快訊 | 瑞薩推出第一代32位RISC-V CPU內(nèi)核

    新聞快訊 全球半導(dǎo)體解決方案供應(yīng)商瑞薩電子(TSE:6723)宣布成功設(shè)計、測試并推出基于開放標準RISC-V指令集架構(gòu)(ISA)的32位CPU內(nèi)核。瑞薩作為業(yè)內(nèi)首個為32位通用RISC-V
    的頭像 發(fā)表于 12-08 11:40 ?484次閱讀

    RISC-V內(nèi)核突破百億顆 RVV1.0如何解鎖端側(cè)AI市場應(yīng)用潛能

    ”(南湖)開源高性能RISC-V處理器內(nèi)核,其性能已超過ARM A76;阿里平頭哥發(fā)布的首個自研RISC-V AI平臺,支持運行170余個主
    發(fā)表于 12-01 13:17

    Linux實時內(nèi)核準備支持RISC-V

    目前,Linux RT補丁集允許為ARM64(AArch64)、ARM、PowerPC和x86/x86_64架構(gòu)啟用PREEMPT_RT。最近正在處理的一組補丁也將擴展對RISC-V支持
    的頭像 發(fā)表于 10-31 16:29 ?552次閱讀