0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

嵌入式FPGA不是夢,只需簡單一步即可完成

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 13:02 ? 次閱讀

嵌入式 FPGA 將不再是夢想。根據(jù) Achronix,未來,芯片設(shè)計(jì)者只要簡單地將線對(duì)線互連加進(jìn)其 SoC 設(shè)計(jì)即可。

Achronix Semiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為 Speedcore 的嵌入式 FPGA (eFPGA) IP 產(chǎn)品目前已經(jīng)就緒且正出貨中。盡管并未透露出貨數(shù)字以及客戶名稱,該公司表示這款產(chǎn)品現(xiàn)在已經(jīng)提供給客戶使用了。

Speedcore 象征著該公司首次進(jìn)軍 IP 業(yè)務(wù)。Achronix 自 2013 年以來一直在生產(chǎn)其旗艦級(jí) FPGA 產(chǎn)品——Speedster 22i。因此,對(duì)于 Achronix 來說,這是一條漫長的道路,因?yàn)樵摴驹?4 年以前才首次宣布開發(fā) eFPGA IP 的計(jì)劃。

盡管如此,Achronix 在此看到了一線曙光,預(yù)計(jì)今年可望首次盈利,營收上看 1,200 萬美元。根據(jù) Mensor 表示,該公司預(yù)計(jì)其銷售額將在 2017 年成長超過 4,000 萬美元,進(jìn)一步使 eFPGA IP 業(yè)務(wù)成為帶動(dòng) Achronix 成長的“重要驅(qū)動(dòng)力”。

設(shè)計(jì)工具

Speedcore 采用與 Achronix Speedster 22i FPGA 相同的高性能架構(gòu)。專為運(yùn)算和網(wǎng)絡(luò)加速應(yīng)用而設(shè)計(jì)的 Speedcore eFPGA IP 將整合至其他公司的 ASIC,應(yīng)用于數(shù)據(jù)中心、無線基礎(chǔ)設(shè)施和網(wǎng)絡(luò)設(shè)備。

Mensor 認(rèn)為,eFPGA 的最大優(yōu)勢在于其設(shè)計(jì)工具。多年來,Achronix 了解到客戶需要更好的設(shè)計(jì)工具,為其帶來優(yōu)質(zhì)的結(jié)果、簡單易用性以及第三方整合,而這些特點(diǎn)都是“Achronix CAD 環(huán)境”(ACE)所能提供的一部份。

為了成為系統(tǒng)的一部份,eFPGA IP 必須具備易于整合于 SoC 的功能設(shè)計(jì)。Achronix 提供了可讓客戶直接整合于其 SoC 的 GDS II 版 Speedcore IP,以及可讓客戶用于設(shè)計(jì)、驗(yàn)證與編程 Speedcore eFPGA 功能的 ACE 工具客制版。

CPU 投片?

整個(gè)電子產(chǎn)業(yè)都知道 FPGA 極其熱門。只要看看微軟(Microsoft)的 Project Catapult 就知道了。

微軟解釋,這項(xiàng)計(jì)劃是專為“加速微軟在網(wǎng)絡(luò)、安全、云端服務(wù)和人工智能(AI)等方面的超級(jí)運(yùn)算基礎(chǔ)”而打造的,并作為其于“后 CPU”(post-CPU)的各種技術(shù)——包括 GPU、FPGA 與 ASIC 的最大睹注。

微軟這項(xiàng) Project Catapult 的關(guān)鍵就在于 Altera Stratix V D5 FPGA。Mensor 強(qiáng)調(diào),整個(gè)電子產(chǎn)業(yè)普遍存在的看法是,微軟的計(jì)劃促成了英特爾(Intel)決定收購 Altera。

藉由 AlphaGo,Googler 的客制 Tensor 處理器單元也激勵(lì)了許多工程師,促使他們開始考慮從 ASIC 到 GPU 和 DSP 的一切。Mensor 解釋說,他們正在尋找能夠更有效率處理“加速非結(jié)構(gòu)性搜尋、機(jī)器學(xué)習(xí)與人工智能”的技術(shù)。

Achronix 在其中看到了機(jī)會(huì)。


FPGA 應(yīng)用領(lǐng)域以及成長階段
FPGA 從 1990 年代中期作為“膠合芯片”(glue chip)開始流行于市場上,如今正重新定義其價(jià)值,成為 CPU 的協(xié)同處理器。在這個(gè)角色上,F(xiàn)PGA 可加速加密 / 解密、壓縮 / 解壓縮,或甚至是預(yù)處理資料封包,以便只讓有關(guān)的共享資料可被傳送與進(jìn)行處理。

當(dāng)進(jìn)行非結(jié)構(gòu)化搜尋時(shí),F(xiàn)PGA 的平行環(huán)境經(jīng)證實(shí)是十分有效的。例如,相較于專為劃分功能成為較小部份以及依順序作業(yè)而設(shè)計(jì)的 CPU 而言,F(xiàn)PGA 能以平行方式,在單一頻率周期完成整個(gè)任務(wù)。

當(dāng)無線基礎(chǔ)設(shè)施必須涵蓋多個(gè)地理區(qū)時(shí),F(xiàn)PGA 是可編程數(shù)位前端和地理區(qū)客制化的一張備用王牌。

在芯片之間布線

盡管在 SoC 中嵌入 FPGA 總能為設(shè)計(jì)者帶來不錯(cuò)的設(shè)計(jì)想法,但對(duì)于 FPGA 供應(yīng)商而言,要實(shí)現(xiàn)這個(gè)愿望并不容易。

“在不同芯片之間布線是非常困難的,”Mensor 說。成功整合 eFPGA IP 的關(guān)鍵在于盡可能降低延遲并提高吞吐量。該公司強(qiáng)調(diào),Achronix 最先提供了具有嵌入式系統(tǒng)級(jí) IP 的高密度 FPGA。

對(duì)于“希望將 ASIC 設(shè)計(jì)的所有效率以及 eFPGA 可編程硬件加速器的靈活性結(jié)合于同一芯片”的公司,Achronix 為其提供相同的 eFPGA 技術(shù)。

而對(duì)于 IP 供貨商而言,整合極具挑戰(zhàn)之處在于客戶對(duì)于特定應(yīng)用所要求的優(yōu)化芯片尺寸、功耗與資源分配總有不同的想法與方法。他們還自行定義了查找表數(shù)目、嵌入式內(nèi)存模塊女以及 DSP 模塊的數(shù)量。

但問題并不一定是客戶的不同建置方式,而是他們經(jīng)常使用不同的方法進(jìn)行芯片測試與驗(yàn)證。Mensor 解釋,客戶并不知道 IP 供貨商的工具如何與其搭配作業(yè)。例如,“我們經(jīng)常聽到客戶問:‘如何才能用你們的 IP 關(guān)閉計(jì)時(shí)功能?’”

雖然 Achronix 并未為客戶整合其 IP,其業(yè)務(wù)取決于所提供的工具是否足以讓客戶快速完成設(shè)計(jì)


Achronix NT31P1 Achronix 也向外收購了一些第三方 IP,包括接口協(xié)議、可編程 IO、SerDes 和 PLL 等。那么在開發(fā) FPGA 和滿足客戶需求時(shí),Achronix 是否遇到困難?Mensor 說:“我們總會(huì)試著把遇到的每個(gè)問題都轉(zhuǎn)化為一次機(jī)會(huì)?!?/p>

對(duì)于 Achronix 來說,其關(guān)鍵在于整合該公司的 FPGA 架構(gòu)。最終的結(jié)果是一款更精簡的 Speedster 22i,其可編程 IO、SerDes 和接口控制器占用的空間更少,相形之下,競爭對(duì)手的高階 FPGA 通常使用了大約 50%的芯片面積。

Achronix NT31P2 FPGA 芯片尺寸比較

提高延遲和傳輸速率

Achronix 認(rèn)為,能夠與 SoC 實(shí)現(xiàn)線對(duì)線連接的 Speedcore eFPGA,有助于消除大量的可編程 IO 緩沖器,從而使功耗降低一半。此外,Speedcore 的芯片尺寸也比標(biāo)準(zhǔn) FPGA 更小,使得 eFPGA 的成本可降低 90%以上。

然而,Mensor 強(qiáng)調(diào),“對(duì)于大多數(shù)客戶而言,最大的決定因素在于延遲和吞吐量方面的問題。”根據(jù) Achronix,相較于獨(dú)立的 FPGA,eFPGA 具有更高的接口性能,可望提高 10 倍的吞吐量和延遲性能。

Speedcore 現(xiàn)可采用臺(tái)積電 16FF+工藝,并以臺(tái)積電 7nm 技術(shù)進(jìn)行開發(fā)。該公司并承諾,透過 Speedcore 的模塊化架構(gòu)讓 Achronix 能夠輕松地將該技術(shù)轉(zhuǎn)移到不同的工藝技術(shù)和堆棧。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21539

    瀏覽量

    600518
  • 嵌入式
    +關(guān)注

    關(guān)注

    5052

    文章

    18912

    瀏覽量

    300809
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    什么是嵌入式?文讀懂嵌入式主板

    的個(gè)人電腦不同,嵌入式系統(tǒng)不是為了通用的計(jì)算任務(wù)設(shè)計(jì),而是專注于特定的應(yīng)用場景,確保其在特定環(huán)境中運(yùn)行得既高效又可靠。
    的頭像 發(fā)表于 10-16 10:14 ?195次閱讀

    AMD 面向嵌入式系統(tǒng)推出高能效 EPYC 嵌入式 8004 系列

    領(lǐng)先地位。 ? AMD EPYC 嵌入式 8004 系列處理器專為計(jì)算密集型嵌入式系統(tǒng)所設(shè)計(jì),可為高需求工作負(fù)載提供卓越性能,同時(shí)以緊湊的尺寸規(guī)格最大限度為空間和功率受限型應(yīng)用提升能效。它還集成了整套
    發(fā)表于 10-11 13:58 ?610次閱讀

    再談嵌入式實(shí)時(shí)操作系統(tǒng)

    由于嵌入式處理器早期功能單一且運(yùn)算能力不高,嵌入式應(yīng)用已不能滿足各個(gè)領(lǐng)域不斷增長的需求。嵌入式操作系統(tǒng)應(yīng)運(yùn)而生,嵌入式操作系統(tǒng)可以支持新時(shí)代
    的頭像 發(fā)表于 04-09 17:27 ?674次閱讀
    再談<b class='flag-5'>嵌入式</b>實(shí)時(shí)操作系統(tǒng)

    TDK進(jìn)一步擴(kuò)充Micronas嵌入式電機(jī)控制器系列HVC 5x

    TDK 株式會(huì)社(TSE:6762)進(jìn)一步擴(kuò)充 Micronas 嵌入式電機(jī)控制器系列 HVC 5x,完全集成電機(jī)控制器與 HVC-5222D 和 HVC-5422D,以驅(qū)動(dòng)小型有刷(BDC)、無刷(BLDC)或步進(jìn)電機(jī)。
    的頭像 發(fā)表于 04-09 10:22 ?726次閱讀
    TDK進(jìn)<b class='flag-5'>一步</b>擴(kuò)充Micronas<b class='flag-5'>嵌入式</b>電機(jī)控制器系列HVC 5x

    fpga嵌入式應(yīng)該學(xué)哪個(gè)

    FPGA嵌入式系統(tǒng)是兩個(gè)不同的領(lǐng)域,各有其特點(diǎn)和優(yōu)勢,選擇學(xué)習(xí)哪個(gè)取決于個(gè)人的興趣、職業(yè)目標(biāo)以及市場需求。
    的頭像 發(fā)表于 03-27 14:43 ?643次閱讀

    嵌入式fpga是什么意思

    嵌入式FPGA是指將FPGA技術(shù)集成到嵌入式系統(tǒng)中的種解決方案。嵌入式系統(tǒng)是
    的頭像 發(fā)表于 03-15 14:29 ?1119次閱讀

    嵌入式fpga的關(guān)系

    FPGA(現(xiàn)場可編程門陣列)和嵌入式系統(tǒng)之間存在密切的關(guān)系,它們都是計(jì)算機(jī)硬件領(lǐng)域的重要組成部分,并在許多應(yīng)用中發(fā)揮著關(guān)鍵作用。
    的頭像 發(fā)表于 03-15 14:19 ?741次閱讀

    fpga嵌入式開發(fā)嗎

    FPGA(現(xiàn)場可編程門陣列)與嵌入式開發(fā)之間確實(shí)存在定的關(guān)聯(lián),但它們?cè)诒举|(zhì)上是兩個(gè)不同的領(lǐng)域。
    的頭像 發(fā)表于 03-15 14:18 ?873次閱讀

    fpga嵌入式的區(qū)別和聯(lián)系

    FPGA嵌入式系統(tǒng)雖然在電子設(shè)計(jì)中都有廣泛應(yīng)用,但它們?cè)隗w系結(jié)構(gòu)、功能和用途等方面存在些區(qū)別。
    的頭像 發(fā)表于 03-14 17:25 ?2774次閱讀

    fpga嵌入式

    FPGA(現(xiàn)場可編程門陣列)不是嵌入式系統(tǒng),但FPGA嵌入式系統(tǒng)中有著重要的應(yīng)用。
    的頭像 發(fā)表于 03-14 17:19 ?1996次閱讀

    fpga嵌入式的區(qū)別 嵌入式fpga開發(fā)有什么關(guān)系

    fpga嵌入式的區(qū)別 FPGA嵌入式系統(tǒng)在設(shè)計(jì)和應(yīng)用上存在些關(guān)鍵的區(qū)別,具體如下: 靈活性:FPG
    的頭像 發(fā)表于 03-14 17:04 ?6481次閱讀

    fpga嵌入式哪個(gè)前景好

    FPGA嵌入式系統(tǒng)各有其獨(dú)特的優(yōu)勢和應(yīng)用領(lǐng)域,因此很難直接判斷哪個(gè)的前景更好。它們?cè)诓煌念I(lǐng)域都有廣泛的應(yīng)用和重要的價(jià)值。
    的頭像 發(fā)表于 03-14 16:37 ?2164次閱讀

    嵌入式學(xué)習(xí)步驟

    開發(fā)板上測試固件以及在實(shí)際設(shè)備上進(jìn)行測試。 嵌入式系統(tǒng)的多樣化發(fā)展,它將更為廣泛地應(yīng)用于各個(gè)領(lǐng)域,實(shí)現(xiàn)智能化、網(wǎng)絡(luò)化、自動(dòng)化的目標(biāo)。同時(shí),隨著人工智能和機(jī)器學(xué)習(xí)技術(shù)的發(fā)展,嵌入式系統(tǒng)的智能化程度也將得到進(jìn)一步提高,讓我們的生活
    發(fā)表于 02-02 15:24

    飛凌嵌入式這2款核心板已完成“礦鴻OS”適配,礦企伙伴看過來

    飛凌嵌入式FETA40i-C和FETMX6ULL-S兩款核心板成功完成“礦鴻OS”的系統(tǒng)適配,嵌入式核心板與“礦鴻”操作系統(tǒng)的結(jié)合與應(yīng)用,將進(jìn)一步推動(dòng)煤礦行業(yè)的數(shù)字化、智能化進(jìn)程。
    的頭像 發(fā)表于 01-17 11:25 ?745次閱讀
    飛凌<b class='flag-5'>嵌入式</b>這2款核心板已<b class='flag-5'>完成</b>“礦鴻OS”適配,礦企伙伴看過來

    基于ZYNQ FPGA構(gòu)建嵌入式的模擬計(jì)算板卡

    板卡基于高速400M 采樣AD 和ZYNQ FPGA構(gòu)建嵌入式的模擬計(jì)算板卡, 可用于工業(yè)雷達(dá),行業(yè)雷達(dá)的場合。板卡使用工業(yè)級(jí)芯片。
    的頭像 發(fā)表于 01-09 11:30 ?1106次閱讀
    基于ZYNQ <b class='flag-5'>FPGA</b>構(gòu)建<b class='flag-5'>嵌入式</b>的模擬計(jì)算板卡