0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布線設(shè)計(jì),一套完整的提高方法

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 13:51 ? 次閱讀

PCB 布線設(shè)計(jì)中,對(duì)于布通率的的提高有一套完整的方法,在此,我們?yōu)榇蠹姨峁┨岣?PCB 設(shè)計(jì)布通率以及設(shè)計(jì)效率的有效技巧,不僅能為客戶節(jié)省項(xiàng)目開發(fā)周期,還能最大限度的保證設(shè)計(jì)成品的質(zhì)量。

電路板尺寸和布線層數(shù)需要在設(shè)計(jì)初期確定。如果設(shè)計(jì)要求使用高密度球柵數(shù)組(BGA)組件,就必須考慮這些器件布線所需要的最少布線層數(shù)。布線層的數(shù)量以及層疊(stack-up)方式會(huì)直接影響到印制線的布線和阻抗。板的大小有助于確定層疊方式和印制線寬度,實(shí)現(xiàn)期望的設(shè)計(jì)效果。

多年來,人們總是認(rèn)為電路板層數(shù)越少成本就越低,但是影響電路板的制造成本還有許多其它因素。近幾年來,多層板之間的成本差別已經(jīng)大大減小。在開始設(shè)計(jì)時(shí)最好采用較多的電路層并使敷銅均勻分布,以避免在設(shè)計(jì)臨近結(jié)束時(shí)才發(fā)現(xiàn)有少量信號(hào)不符合已定義的規(guī)則以及空間要求,從而被迫添加新層。在設(shè)計(jì)之前認(rèn)真的規(guī)劃將減少布線中很多的麻煩。

自動(dòng)布線工具本身并不知道應(yīng)該做些什幺。為完成布線任務(wù),布線工具需要在正確的規(guī)則和限制條件下工作。不同的信號(hào)線有不同的布線要求,要對(duì)所有特殊要求的信號(hào)線進(jìn)行分類,不同的設(shè)計(jì)分類也不一樣。每個(gè)信號(hào)類都應(yīng)該有優(yōu)先級(jí),優(yōu)先級(jí)越高,規(guī)則也越嚴(yán)格。規(guī)則涉及印制線寬度、過孔的最大數(shù)量、平行度、信號(hào)線之間的相互影響以及層的限制,這些規(guī)則對(duì)布線工具的性能有很大影響。認(rèn)真考慮設(shè)計(jì)要求是成功布線的重要一步。

為最優(yōu)化裝配過程,可制造性設(shè)計(jì)DFM)規(guī)則會(huì)對(duì)組件布局產(chǎn)生限制。如果裝配部門允許組件移動(dòng),可以對(duì)電路適當(dāng)優(yōu)化,更便于自動(dòng)布線。所定義的規(guī)則和約束條件會(huì)影響布局設(shè)計(jì)。

在布局時(shí)需考慮布線路徑(routing channel)和過孔區(qū)域。這些路徑和區(qū)域?qū)υO(shè)計(jì)人員而言是顯而易見的,但自動(dòng)布線工具一次只會(huì)考慮一個(gè)信號(hào),通過設(shè)置布線約束條件以及設(shè)定可布信號(hào)線的層,可以使布線工具能像設(shè)計(jì)師所設(shè)想的那樣完成布線。

在扇出設(shè)計(jì)階段,要使自動(dòng)布線工具能對(duì)組件引腳進(jìn)行連接,表面貼裝器件的每一個(gè)引腳至少應(yīng)有一個(gè)過孔,以便在需要更多的連接時(shí),電路板能夠進(jìn)行內(nèi)層連接、在線測(cè)試(ICT)和電路再處理。

為了使自動(dòng)布線工具效率最高,一定要盡可能使用最大的過孔尺寸和印制線,間隔設(shè)置為 50mil 較為理想。要采用使布線路徑數(shù)最大的過孔類型。進(jìn)行扇出設(shè)計(jì)時(shí),要考慮到電路在線測(cè)試問題。測(cè)試夾具可能很昂貴,而且通常是在即將投入全面生產(chǎn)時(shí)才會(huì)訂購,如果這時(shí)候才考慮添加節(jié)點(diǎn)以實(shí)現(xiàn) 100%可測(cè)試性就太晚了。

經(jīng)過慎重考慮和預(yù)測(cè),電路在線測(cè)試的設(shè)計(jì)可在設(shè)計(jì)初期進(jìn)行,在生產(chǎn)過程后期實(shí)現(xiàn),根據(jù)布線路徑和電路在線測(cè)試來確定過孔扇出類型,電源和接地也會(huì)影響到布線和扇出設(shè)計(jì)。為降低濾波電容器連接線產(chǎn)生的感抗,過孔應(yīng)盡可能靠近表面貼裝器件的引腳,必要時(shí)可采用手動(dòng)布線,這可能會(huì)對(duì)原來設(shè)想的布線路徑產(chǎn)生影響,甚至可能會(huì)導(dǎo)致你重新考慮使用哪種過孔,因此必須考慮過孔和引腳感抗間的關(guān)系并設(shè)定過孔規(guī)格的優(yōu)先級(jí)。

盡管本文主要論述自動(dòng)布線問題,但手動(dòng)布線在現(xiàn)在和將來都是印刷電路板設(shè)計(jì)的一個(gè)重要過程。采用手動(dòng)布線有助于自動(dòng)布線工具完成布線工作。無論關(guān)鍵信號(hào)的數(shù)量有多少,首先對(duì)這些信號(hào)進(jìn)行布線,手動(dòng)布線或結(jié)合自動(dòng)布線工具均可。關(guān)鍵信號(hào)通常必須通過精心的電路設(shè)計(jì)才能達(dá)到期望的性能。布線完成后,再由有關(guān)的工程人員來對(duì)這些信號(hào)布線進(jìn)行檢查,這個(gè)過程相對(duì)容易得多。檢查通過后,將這些線固定,然后開始對(duì)其余信號(hào)進(jìn)行自動(dòng)布線。

對(duì)關(guān)鍵信號(hào)的布線需要考慮在布線時(shí)控制一些電參數(shù),比如減小分布電感和 EMC 等,對(duì)于其它信號(hào)的布線也類似。所有的 EDA 廠商都會(huì)提供一種方法來控制這些參數(shù)。在了解自動(dòng)布線工具有哪些輸入?yún)?shù)以及輸入?yún)?shù)對(duì)布線的影響后,自動(dòng)布線的質(zhì)量在一定程度上可以得到保證。

應(yīng)該采用通用規(guī)則來對(duì)信號(hào)進(jìn)行自動(dòng)布線。通過設(shè)置限制條件和禁止布線區(qū)來限定給定信號(hào)所使用的層以及所用到的過孔數(shù)量,布線工具就能按照工程師的設(shè)計(jì)思想來自動(dòng)布線。如果對(duì)自動(dòng)布線工具所用的層和所布過孔的數(shù)量不加限制,自動(dòng)布線時(shí)將會(huì)使用到每一層,而且將會(huì)產(chǎn)生很多過孔。

在設(shè)置好約束條件和應(yīng)用所創(chuàng)建的規(guī)則后,自動(dòng)布線將會(huì)達(dá)到與預(yù)期相近的結(jié)果,當(dāng)然可能還需要進(jìn)行一些整理工作,同時(shí)還需要確保其它信號(hào)和網(wǎng)絡(luò)布線的空間。在一部分設(shè)計(jì)完成以后,將其固定下來,以防止受到后邊布線過程的影響。

采用相同的步驟對(duì)其余信號(hào)進(jìn)行布線。布線次數(shù)取決于電路的復(fù)雜性和你所定義的通用規(guī)則的多少。每完成一類信號(hào)后,其余網(wǎng)絡(luò)布線的約束條件就會(huì)減少。但隨之而來的是很多信號(hào)布線需要手動(dòng)干預(yù)?,F(xiàn)在的自動(dòng)布線工具功能非常強(qiáng)大,通??赏瓿?100%的布線。但是當(dāng)自動(dòng)布線工具未完成全部信號(hào)布線時(shí),就需對(duì)余下的信號(hào)進(jìn)行手動(dòng)布線。

如果你所使用的 EDA 工具軟件能夠列出信號(hào)的布線長度,檢查這些數(shù)據(jù),你可能會(huì)發(fā)現(xiàn)一些約束條件很少的信號(hào)布線的長度很長。這個(gè)問題比較容易處理,通過手動(dòng)編輯可以縮短信號(hào)布線長度和減少過孔數(shù)量。在整理過程中,你需要判斷出哪些布線合理,哪些布線不合理。同手動(dòng)布線設(shè)計(jì)一樣,自動(dòng)布線設(shè)計(jì)也能在檢查過程中進(jìn)行整理和編輯

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4307

    文章

    22852

    瀏覽量

    394842
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    757

    瀏覽量

    84258
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速PCB信號(hào)和電源完整性問題的建模方法研究

    高速PCB信號(hào)和電源完整性問題的建模方法研究
    發(fā)表于 09-21 14:13 ?0次下載

    如何設(shè)計(jì)出一套用于移動(dòng)式綜合監(jiān)測(cè)站管理的軟件系統(tǒng)

    如何設(shè)計(jì)出一套用于移動(dòng)式綜合監(jiān)測(cè)站管理的軟件系統(tǒng) 要設(shè)計(jì)并實(shí)現(xiàn)一套系統(tǒng),用于管理移動(dòng)式綜合監(jiān)測(cè)站,并具備繪制其動(dòng)態(tài)位置變化圖和部署時(shí)間分布圖的功能,我們需要從系統(tǒng)的整體架構(gòu)設(shè)計(jì)、功能模塊劃分
    的頭像 發(fā)表于 09-10 18:15 ?128次閱讀

    在不同的電腦上啟動(dòng)同一套代碼時(shí),出現(xiàn)編譯路徑錯(cuò)誤的提示怎么解決?

    不同的電腦上安裝esp-idf的路徑不同時(shí),啟動(dòng)同一套代碼時(shí)會(huì)出現(xiàn): 無法找到“D:\\Espressif\\tools\\xtensa-esp32-elf\\esp-2022r1-11.2.0
    發(fā)表于 06-11 06:54

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,高速PCB設(shè)計(jì)變得越來越重要。為了確保信號(hào)
    的頭像 發(fā)表于 06-10 17:33 ?657次閱讀

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設(shè)計(jì)中非常重要的環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個(gè)PCB電源
    發(fā)表于 05-16 11:50 ?1497次閱讀

    高速PCB設(shè)計(jì),信號(hào)完整性問題你定要清楚!

    隨著集成電路輸出開關(guān)速度提高以及PCB板密度增加,信號(hào)完整性(英語:Signalintegrity,Sl)已經(jīng)成為高速數(shù)字 PCB設(shè)計(jì) 必須關(guān)心的問題之
    的頭像 發(fā)表于 04-07 16:58 ?441次閱讀

    pcb抄板軟件使用方法

    PCB抄板軟件,是利用逆向反工程技術(shù)來提取電路板的PCB文件,然后根據(jù)pcb文件逆向原理圖文件,BOM文件。從而達(dá)到完整的反向克隆出一套
    的頭像 發(fā)表于 03-06 10:32 ?715次閱讀

    多層PCB板的基本結(jié)構(gòu) 多層PCB提高電路布線密度的優(yōu)勢(shì)簡(jiǎn)析

    多層PCB板由多層導(dǎo)電材料(通常是銅箔)和絕緣材料(如FR4)交替堆疊而成。通過在這些層之間鉆孔并填充導(dǎo)電材料,可以形成連接不同層的導(dǎo)電路徑,即所謂的“過孔”(via)。這種設(shè)計(jì)使得電路可以在三維空間中布局,大大提高布線密度。
    的頭像 發(fā)表于 03-01 11:27 ?1297次閱讀

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?1977次閱讀

    分析高速數(shù)字PCB設(shè)計(jì)信號(hào)完整性解決方法

    PCB上信號(hào)速度高、端接元件的布局不正確或高速信號(hào)的錯(cuò)誤布線都會(huì)引起信號(hào)完整性問題,從而可能使系統(tǒng)輸出不正確的數(shù)據(jù)、電路工作不正常甚至完全不工作,如何在PCB板的設(shè)計(jì)過程中充分考慮信號(hào)
    發(fā)表于 01-11 15:28 ?436次閱讀
    分析高速數(shù)字<b class='flag-5'>PCB</b>設(shè)計(jì)信號(hào)<b class='flag-5'>完整</b>性解決<b class='flag-5'>方法</b>

    提高電路板EMC能力PCB設(shè)計(jì)和布線方法

    提高電路板EMC能力PCB設(shè)計(jì)和布線方法
    的頭像 發(fā)表于 12-07 15:36 ?809次閱讀
    <b class='flag-5'>提高</b>電路板EMC能力<b class='flag-5'>PCB</b>設(shè)計(jì)和<b class='flag-5'>布線</b><b class='flag-5'>方法</b>

    提高PCB布線設(shè)計(jì)的方法

    電路板尺寸和布線層數(shù)需要在設(shè)計(jì)初期確定。如果設(shè)計(jì)要求使用高密度球柵數(shù)組(BGA)組件,就必須考慮這些器件布線所需要的少布線層數(shù)。布線層的數(shù)量以及層疊(stack-up)方式會(huì)直接影響到
    發(fā)表于 12-06 15:29 ?203次閱讀

    高效差分對(duì)布線指南:提高 PCB 布線速度

    高效差分對(duì)布線指南:提高 PCB 布線速度
    的頭像 發(fā)表于 11-29 16:00 ?3402次閱讀
    高效差分對(duì)<b class='flag-5'>布線</b>指南:<b class='flag-5'>提高</b> <b class='flag-5'>PCB</b> <b class='flag-5'>布線</b>速度

    如何實(shí)現(xiàn)一套linux進(jìn)程間通信的機(jī)制

    我們知道linux的進(jìn)程的間通信的組件有管道,消息隊(duì)列,socket, 信號(hào)量,共享內(nèi)存等。但是我們?nèi)绻约簩?shí)現(xiàn)一套進(jìn)程間通信的機(jī)制的話,要怎么做?了解android 開發(fā)的可能會(huì)知道
    的頭像 發(fā)表于 11-10 14:56 ?579次閱讀
    如何實(shí)現(xiàn)<b class='flag-5'>一套</b>linux進(jìn)程間通信的機(jī)制

    PCB布線對(duì)模擬信號(hào)傳輸?shù)挠绊懭绾畏治?/a>