0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何實(shí)現(xiàn)低噪聲和高精度的增強(qiáng)電源和信號(hào)完整性

電子設(shè)計(jì) ? 來源:德州儀器 ? 作者:德州儀器 ? 2021-04-21 14:29 ? 次閱讀

無論您是需要提高功率密度、延長電池壽命、減少電磁干擾、保持電源信號(hào)完整性,還是維持在高電壓下的安全性,我們都致力于幫您解決電源管理方面的挑戰(zhàn)。德州儀器 ( TI ) 是與您攜手推動(dòng)電源進(jìn)一步發(fā)展的合作伙伴。

本文將講解如何實(shí)現(xiàn)低噪聲和高精度:增強(qiáng)電源和信號(hào)完整性,以提高系統(tǒng)級(jí)保護(hù)和精度。

要實(shí)現(xiàn)精密信號(hào)鏈,低噪聲 LDO 穩(wěn)壓器和開關(guān)轉(zhuǎn)換器、精密的監(jiān)控和可靠的保護(hù)是必不可少的。對(duì)于電動(dòng)汽車電池監(jiān)測(cè)、測(cè)試和測(cè)量以及醫(yī)療等應(yīng)用,TI 使用專用的電源處理技術(shù)以及先進(jìn)的電路和測(cè)試技術(shù),可提高精度、更大限度地減少失真,并降低線性和開關(guān)電源轉(zhuǎn)換器的噪聲。

TI 低噪聲和高精度技術(shù)的優(yōu)勢(shì)

● 減少 IC 誤差源

● 系統(tǒng)噪聲消減

減少 IC 誤差源

(1)利用 TI 高度優(yōu)化的低噪聲互補(bǔ)金屬氧化物半導(dǎo)體 (CMOS) 工藝來減少工藝的非理想因素

(2)利用先進(jìn)的電路和測(cè)試技術(shù)來降低工藝非理想因素的影響

o4YBAGB33Q-APcEmAAIBqcyWMjg032.png

圖 1. 噪聲與頻率曲線圖

(3)采用了陶瓷封裝和電路板應(yīng)力管理等先進(jìn)技術(shù)

pIYBAGB33SWAC3YKAAKodWpEu8w674.png

圖 2. 調(diào)節(jié)器件和電路板應(yīng)力

系統(tǒng)噪聲消減

(1)技術(shù)的進(jìn)步支持通過高電源抑制比 (PSRR) 低壓降穩(wěn)壓器 (LDO) 和片上濾波實(shí)現(xiàn)更高的系統(tǒng)級(jí)抗干擾和抗噪性能

pIYBAGB33TWAWvvrAAFzRbrHIRE619.png

圖 3. 高 PSRR 可實(shí)現(xiàn)更好的濾波

和更低的輸出噪聲

如何降低 LDO 噪聲?

LDO 中的主要噪聲源來自帶隙基準(zhǔn)源,可使用兩種方法來降低 LDO 中的噪聲。下面內(nèi)容詳細(xì)說明了這兩種方法。

降低噪聲的一種方法是降低 LDO 帶寬,這可以通過降低 LDO 內(nèi)部誤差放大器的帶寬來實(shí)現(xiàn)。但是,如果我們降低誤差放大器的帶寬,則會(huì)降低 LDO 瞬態(tài)響應(yīng)速度。

另一種方法是使用低通濾波器 (LPF)。我們知道,LDO 噪聲的最主要來源是內(nèi)部的帶隙基準(zhǔn)源。因此,我們可在帶隙輸出和誤差放大器輸入之間插入一個(gè) LPF,從而在誤差放大器將帶隙噪聲放大之前將其降低。通常,該 LPF由一個(gè)內(nèi)部大電阻器和一個(gè)外部電容器組成。此濾波器的截止頻率設(shè)置得越低越好,從而濾除幾乎所有的帶隙噪聲。

這里始終有一個(gè)問題:為什么占用大部分芯片面積的大功率導(dǎo)通元件(主要是 FET)不是主要噪聲源?答案是沒有增益。作為主要噪聲源的帶隙基準(zhǔn)源連接至誤差放大器的輸入端,因此會(huì)被誤差放大器的增益放大。我們知道,要研究輸出噪聲,首先要了解運(yùn)算放大器輸入的每個(gè)噪聲影響因素;所以,要研究導(dǎo)通 FET 的噪聲,需要先找到噪聲的影響因素,即導(dǎo)通 FET 和誤差放大器輸入之間的開環(huán)增益。開環(huán)增益非常大,因此,導(dǎo)通 FET 的其他噪聲影響因素通??梢院雎圆挥?jì)。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電動(dòng)汽車
    +關(guān)注

    關(guān)注

    155

    文章

    11804

    瀏覽量

    229100
  • ldo
    ldo
    +關(guān)注

    關(guān)注

    35

    文章

    1878

    瀏覽量

    152953
  • 信號(hào)完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1388

    瀏覽量

    95296
  • 誤差放大器
    +關(guān)注

    關(guān)注

    9

    文章

    97

    瀏覽量

    34849
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    信號(hào)完整性】地彈噪聲對(duì)信號(hào)完整性的影響

    本文結(jié)合某單板(下文中統(tǒng)一稱M單板)FPGA調(diào)試過程中發(fā)現(xiàn)地彈噪聲造成某重要時(shí)鐘信號(hào)劣化從而導(dǎo)致單板業(yè)務(wù)丟包的故障,來談下如何最大程度地降低地彈噪聲對(duì)單板信號(hào)
    的頭像 發(fā)表于 10-25 17:20 ?2019次閱讀
    【<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>】地彈<b class='flag-5'>噪聲</b>對(duì)<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>的影響

    信號(hào)完整性電源完整性的仿真分析與設(shè)計(jì)

    工藝中用相反圖形來表示;通孔用來進(jìn)行不同層之間的物理連接。目前的制造工藝中,芯片、封裝以及PCB板大多都是在類似結(jié)構(gòu)上實(shí)現(xiàn)的。 版圖完整性設(shè)計(jì)的目標(biāo)在于為系統(tǒng)提供足夠好的信號(hào)通路以及電源
    發(fā)表于 01-07 11:33

    信號(hào)完整性電源完整性的相關(guān)資料分享

    其實(shí)電源完整性可做的事情有很多,今天就來了解了解吧。信號(hào)完整性電源完整性分析
    發(fā)表于 11-15 07:37

    信號(hào)完整性為什么寫電源完整性?

    先說一下,信號(hào)完整性為什么寫電源完整性? SI 只是針對(duì)高速信號(hào)的部分,這樣的理解沒有問題。如果提高認(rèn)知,將SI 以大類來看,SI&PI&E
    發(fā)表于 11-15 06:32

    詳解信號(hào)完整性電源完整性

    信號(hào)完整性電源完整性分析信號(hào)完整性(SI)和電源
    發(fā)表于 11-15 06:31

    什么是電源信號(hào)完整性?

    首先我們定義下什么是電源信號(hào)完整性?信號(hào)完整性 信號(hào)完整性
    發(fā)表于 12-30 06:33

    信號(hào)完整性電源完整性仿真分析

    為了使設(shè)計(jì)人員對(duì)信號(hào)完整性電源完整性有個(gè)全面的了解,文中對(duì)信號(hào)完整性
    發(fā)表于 11-30 11:12 ?0次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>仿真分析

    信號(hào)完整性電源完整性的仿真分析與設(shè)計(jì)

    10129@52RD_信號(hào)完整性電源完整性的仿真分析與設(shè)計(jì)
    發(fā)表于 12-14 21:27 ?0次下載

    信號(hào)完整性電源完整性的仿真

    信號(hào)完整性電源完整性的仿真(5V40A開關(guān)電源技術(shù)參數(shù))-信號(hào)
    發(fā)表于 09-29 12:11 ?91次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的仿真

    電源信號(hào)完整性的分析與測(cè)試

    首先我們定義下什么是電源信號(hào)完整性?信號(hào)完整性 信號(hào)完整性
    發(fā)表于 01-07 15:34 ?24次下載
    <b class='flag-5'>電源</b>和<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>的分析與測(cè)試

    信號(hào)完整性電源完整性的分析

    現(xiàn)有產(chǎn)品設(shè)計(jì)對(duì)信號(hào)完整性很重視,但對(duì)于電源完整性的重視好像不夠,主要是因?yàn)?,?duì)于低頻應(yīng)用,開關(guān)電源的設(shè)計(jì)更多靠的是經(jīng)驗(yàn),或者功能級(jí)仿真來輔助
    的頭像 發(fā)表于 04-10 09:16 ?1971次閱讀

    信號(hào)完整性分析科普

    何為信號(hào)完整性的分析信號(hào)完整性包含:波形完整性(Waveformintegrity)時(shí)序完整性
    的頭像 發(fā)表于 08-17 09:29 ?5589次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析科普

    如何利用全新互連系統(tǒng)提高電源完整性信號(hào)完整性?

    一種新的連接器系統(tǒng)通過改善電源完整性來提高信號(hào)完整性。優(yōu)化電源完整性可提供更大的
    的頭像 發(fā)表于 08-30 10:37 ?1104次閱讀
    如何利用全新互連系統(tǒng)提高<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>和<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>?

    信號(hào)完整性電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號(hào)完整性電源完整性-電源完整性分析.pdf》資料免費(fèi)下載
    發(fā)表于 08-12 14:31 ?24次下載

    電源完整性分析參考解決方案

    縮短上市時(shí)間: · 對(duì)基本和高級(jí)功率測(cè)量進(jìn)行示波器分析 · 所有主要協(xié)議的串行協(xié)議解碼,包括 I2C、SPI、SMBus、SPMI 和 SVID 等用于注入信號(hào)的任意函數(shù)生成器 · 電源軌探頭具有低負(fù)載和低噪聲特性,可
    的頭像 發(fā)表于 10-11 10:52 ?83次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析參考解決方案