0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速串行協(xié)議系列之CEI-28G-VSR的通道損耗定義

454398 ? 來源:一博科技 ? 作者:周偉 ? 2021-04-01 11:55 ? 次閱讀

CEI-28G-VSR是OIF協(xié)議組織下面的通用電氣輸入輸出標(biāo)準(zhǔn),在前面的高速先生帶你看協(xié)議之10Gbps標(biāo)準(zhǔn)組織里有介紹過關(guān)于OIF組織,大家可以再了解下。

目前的25G、28G光模塊主要應(yīng)用的就是CEI-28G-VSR協(xié)議,所以這個協(xié)議應(yīng)用還是比較廣的,如下是這個協(xié)議的一個簡單特性。

o4YBAGBlQ6aAZTucAASMdEUzCvQ780.png

我們可以看到的比較明顯的是它不是一個特定的速率,而是從19.6Gsym/s到28.1Gsym/s的一個范圍,注意到這個單位不是Gbps而是Gsym/s,這個是波特率的單位,其實波特率也可以理解為速率,只是表達(dá)方式不一樣罷了,一般我們習(xí)慣把速率的單位用bps表示,而波特率喜歡用sym/s來表示,就是一個單位的區(qū)別而已。其次從上面還可以看到一個有用的信息是他可以支持最短4inch的主控板另加一個2inch的模塊板走線,這個線長只是參考,更靠譜的當(dāng)然還是要看它的通道損耗定義。如下為主控板及模塊板的測試點定義,另外還包含了夾具板的定義。

21-gscx-02.jpg

各測試點的要求如下所示。

21-gscx-03.jpg

21-gscx-04.jpg

21-gscx-05.jpg

21-gscx-06.jpg

上面幾個表最主要的特性就是對TP1(1a)和TP4(4a)進(jìn)行了定義,當(dāng)然共同點都提到了公式13-19,如下:

21-gscx-07.jpg

對應(yīng)的回?fù)p曲線如下圖所示。

21-gscx-08.jpg

看來看去好像都只有回?fù)p及模態(tài)轉(zhuǎn)換的指標(biāo),這些都不是重點,最關(guān)鍵的指標(biāo)在下面。

21-gscx-09.jpg

可以看出整個通道的插損建議在10dB內(nèi),如下為插損模板公式及曲線。

21-gscx-10.jpg

這個只是整個通道的一個建議插損值,通道只要符合這個損耗,從長度來考慮應(yīng)該問題就不大了,但同時還是需要滿足回?fù)p及模態(tài)轉(zhuǎn)換要求的。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 通道
    +關(guān)注

    關(guān)注

    0

    文章

    59

    瀏覽量

    20318
  • 串行協(xié)議
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    6954
收藏 人收藏

    評論

    相關(guān)推薦

    富士通半導(dǎo)體展示基于多級調(diào)制和高級ADC/DAC技術(shù)的 超高速短距離數(shù)據(jù)傳輸

    富士通半導(dǎo)體歐洲(FSEU)已經(jīng)證明可以通過CEI-28G-VSR接口進(jìn)行單信道大于100Gbps的數(shù)據(jù)傳輸,從而將光互聯(lián)論壇(OIF)定義的芯片間電接口數(shù)據(jù)傳輸速率提高到4倍
    發(fā)表于 10-22 16:10 ?1122次閱讀

    明明我說的是25G信號,你卻讓我看12.5G損耗

    高速先生成員--黃剛 關(guān)于高速信號損耗要看哪個頻點的問題,高速先生真的一年都要被咨詢幾十次!還是以我們比較熟悉的25G光模塊信號為例子來開始
    發(fā)表于 10-23 09:11

    基于FPGA的通用高速串行互連協(xié)議設(shè)計

    基于FPGA的通用高速串行互連協(xié)議設(shè)計基于FPGA的通用高速串行互連協(xié)議設(shè)計
    發(fā)表于 08-11 15:46

    4個高速串行通道的AHCC2001PCI/CPCI

    都可以通過軟件編程獨立支持各種通訊協(xié)議??商娲惖耐娇巴酵ㄐ趴?。 ? 4 個高速串行通道 ? 最大同步速率 10Mbit/ 秒,最大異步速率 2Mbit/ 秒 ? 支持異步、M
    發(fā)表于 04-25 09:40

    CEI-25G-LR高速串行協(xié)議的基本特點

    作者:周偉CEI-25G-LR是OIF協(xié)議組織下面的通用電氣輸入輸出標(biāo)準(zhǔn),LR是long reach的簡稱,可以作為CEI下面的長距離板上傳輸,所以目前用在背板上,某些點和802.3bj的100
    發(fā)表于 07-17 06:38

    CEI-28G-VSR協(xié)議是什么?

    CEI-28G-VSR是OIF協(xié)議組織下面的通用電氣輸入輸出標(biāo)準(zhǔn),在前面的高速先生帶你看協(xié)議10Gbps標(biāo)準(zhǔn)組織里有介紹過關(guān)于OIF組織,
    發(fā)表于 08-12 08:05

    基于RocketIO的高速串行協(xié)議設(shè)計與實現(xiàn)

    采用Xilinx 公司Virtex- II Pro 系列FPGA 內(nèi)嵌得SERDES 模塊———RocketIO 作為高速串行協(xié)議的物理層, 利用其8B/10B的編解碼和串化、解串功能
    發(fā)表于 09-22 08:44 ?28次下載

    Avago推出符合VSR標(biāo)準(zhǔn)的28G ASIC串行器/解串器

    Avago Technologies今日宣布其28Gbps串行器/解串器(SerDes)核心產(chǎn)品符合通用電氣接口(CEI)標(biāo)準(zhǔn),可用于28G VSR
    發(fā)表于 12-01 09:06 ?1387次閱讀

    泰克公司擴(kuò)充100G電測試產(chǎn)品系列

    和輸出調(diào)整和一種新型號的40Gbps誤差檢測器;以及使DSA8300采樣示波器實現(xiàn)CEI-28G-VSR一致性測試自動化的選項CEI-VSR。
    發(fā)表于 09-24 09:50 ?1128次閱讀

    基于FPGA的通用高速串行互連協(xié)議設(shè)計

    基于FPGA的通用高速串行互連協(xié)議設(shè)計。
    發(fā)表于 05-11 09:46 ?18次下載

    賽靈思全可編程器件參與的演示精華

    采用串行IO分析器IBERT設(shè)計的賽靈思 FPGA驅(qū)動CEI-28G-VSR到插入Finisar公司CFP4 ER4f模塊的一個主機(jī)卡。 一個JDSU CFP4100GBASE-LR4模塊則位于該鏈路的遠(yuǎn)端。
    發(fā)表于 02-08 09:56 ?889次閱讀

    高速串行協(xié)議系列SFP+信號解析

    SFF8431在前面的高速先生帶你看協(xié)議10Gbps標(biāo)準(zhǔn)組織里有介紹過,大家可以再了解下: 高速先生帶你看協(xié)議
    的頭像 發(fā)表于 04-01 11:58 ?7870次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>串行</b><b class='flag-5'>協(xié)議</b><b class='flag-5'>系列</b><b class='flag-5'>之</b>SFP+信號解析

    高速串行協(xié)議系列CEI-25G-LR應(yīng)用框架及特點

    CEI-25G-LR是OIF協(xié)議組織下面的通用電氣輸入輸出標(biāo)準(zhǔn),LR是long reach的簡稱,可以作為CEI下面的長距離板上傳輸,所以目前用在背板上,某些點和802.3bj
    的頭像 發(fā)表于 04-01 11:48 ?2947次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>串行</b><b class='flag-5'>協(xié)議</b><b class='flag-5'>系列</b><b class='flag-5'>之</b><b class='flag-5'>CEI-25G</b>-LR應(yīng)用框架及特點

    高速串行協(xié)議系列100GBASE-KR4對通道定義

    100GBASE-KR4確實對通道定義得比較清晰,包含了除發(fā)送和接收芯片以外的一切就是通道,如下圖所示。 這個協(xié)議里面的通道要求就沒有那么復(fù)
    的頭像 發(fā)表于 04-01 11:41 ?3168次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>串行</b><b class='flag-5'>協(xié)議</b><b class='flag-5'>系列</b><b class='flag-5'>之</b>100GBASE-KR4對<b class='flag-5'>通道</b>的<b class='flag-5'>定義</b>

    高速串行協(xié)議CEI-25G-LR

    首先,該協(xié)議通道定義的比較清楚,除了芯片外的都是通道。通道可以允許的PCB長度大致為27inch且還可以包含2個連接器。
    的頭像 發(fā)表于 04-07 16:04 ?1969次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>串行</b><b class='flag-5'>協(xié)議</b><b class='flag-5'>之</b><b class='flag-5'>CEI-25G</b>-LR