0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

【紫光同創(chuàng)國產FPGA教程】【第十九章】ADDA測試例程

FPGA技術專欄 ? 來源:芯驛電子科技 ? 作者:芯驛電子科技 ? 2021-03-08 13:28 ? 次閱讀

原創(chuàng)教程由芯驛電子科技(上海)有限公司(ALINX)創(chuàng)作,版權歸本公司所有,如需轉載,需授權并注明出處(alinx.com)。

適用于板卡型號:

PGL22G/PGL12G

1. 實驗簡介

本實驗練習使用ADCDAC,實驗中使用的ADDA模塊型號為AN108,ADC最大采樣率32Mhz,精度為8位,DAC最大采樣率125Mhz,精度為8位。實驗中用DAC輸出正弦波,然后使用ADC采集并把波形在HDMI顯示器顯示。

ADDA模塊實驗預期結果

2. 實驗原理

2.1 數模轉換(DA)電路

硬件結構圖所示,DA電路由高速DA芯片、7階巴特沃斯低通濾波器、幅度調節(jié)電路和信號輸出接口組成。

我們使用的高速DA芯片是AD公司推出的AD9708。AD9708是8位,125MSPS的DA轉換芯片,內置1.2V參考電壓,差分電流輸出。芯片內部結構圖如下圖所示

pIYBAGBAcBmAXZlpAAB-d_NCXNM437.jpg

AD9708芯片差分輸出以后,為了防止噪聲干擾,電路中接入了7階巴特沃斯低通濾波器,帶寬為40MHz,頻率響應如下圖所示

濾波器參數如下圖所示

pIYBAGBAcBqAK6j1AACLyvWQtKE984.jpg

濾波器之后,我們使用了2片高性能145MHz帶寬的運放AD8056,實現(xiàn)差分變單端,以及幅度調節(jié)等功能,使整個電路性能得到了最大限度的提升。幅度調節(jié),使用的是5K的電位器,最終的輸出范圍是-5V~5V(10Vpp)。

注:由于電路器的精度不是很精確,最終的輸出有一定誤差,有可能波形幅度不能達到10Vpp,也有可能出現(xiàn)波形削頂等問題,這些都屬正常情況。

模數轉換(AD)電路

如硬件結構圖中所示,AD電路由高速AD芯片、衰減電路和信號輸入接口組成。

我們使用的高速AD芯片是由AD公司推出的8位,最大采樣率32MSPS的AD9280芯片。內部結構圖如下圖所示

o4YBAGBAcBuAMhomAAC01MHUr0c971.jpg

根據下圖的配置,我們將AD電壓輸入范圍設置為:0V~2V

pIYBAGBAcBuAcrX6AACbLCwPbQU371.jpg

在信號進入AD芯片之前,我們用一片AD8056芯片構建了衰減電路,接口的輸入范圍是-5V~+5V(10Vpp)。衰減以后,輸入范圍滿足AD芯片的輸入范圍(0~2V)。轉換公式如下:

當輸入信號Vin=5(V)的時候,輸入到AD的信號Vad=2(V);

當輸入信號Vin=-5(V)的時候,輸入到AD的信號Vad=0(V);

3. 程序設計

本實驗顯示部分是基于前面的已有的實驗,在彩條上疊加網格線和波形。

timing_gen_xy模塊完成視頻圖像的坐標生成,x坐標,從左到右增大,y坐標從上到下增大。

信號名稱 方向 寬度(bit) 說明
clk in 1 系統(tǒng)時鐘
rst_n in 1 異步復位,低電平復位
i_hs in 1 視頻行同步輸入
i_vs in 1 視頻場同步輸入
i_de in 1 視頻數據有效輸入
i_data in 24 視頻數據輸入
o_hs out 1 視頻行同步輸出
o_vs out 1 視頻場同步輸出
o_de out 1 視頻數據有效輸出
o_data out 24 視頻數據輸出
x out 12 坐標x輸出
y out 12 坐標y輸出

timing_gen_xy模塊端口

grid_display模塊主要完成視頻的網格線疊加,本實驗將彩條視頻輸入,然后疊加一個網格后輸出,提供給后面的波形顯示模塊使用。

信號名稱 方向 寬度(bit) 說明
pclk in 1 像素時鐘
rst_n in 1 異步復位,低電平復位
i_hs in 1 視頻行同步輸入
i_vs in 1 視頻場同步輸入
i_de in 1 視頻數據有效輸入
i_data in 24 視頻數據輸入
o_hs out 1 帶網格視頻行同步輸出
o_vs out 1 帶網格視頻場同步輸出
o_de out 1 帶網格視頻數據有效輸出
o_data out 24 帶網格視頻數據輸出

grid_display模塊端口

wav_display顯示模塊主要是完成波形數據的疊加顯示,模塊內含有一個雙口ram,寫端口是由ADC采集模塊寫入,讀端口是顯示模塊。

信號名稱 方向 寬度(bit) 說明
pclk in 1 像素時鐘
rst_n in 1 異步復位,低電平復位
wave_color in 24 波形顏色,rgb
adc_clk in 1 adc模塊時鐘
adc_buf_wr in 1 adc數據寫使能
adc_buf_addr in 12 adc數據寫地址
adc_buf_data in 8 adc數據,無符號數
i_hs in 1 視頻行同步輸入
i_vs in 1 視頻場同步輸入
i_de in 1 視頻數據有效輸入
i_data in 24 視頻數據輸入
o_hs out 1 帶網格視頻行同步輸出
o_vs out 1 帶網格視頻場同步輸出
o_de out 1 帶網格視頻數據有效輸出
o_data out 24 帶網格視頻數據輸出

wav_display模塊端口

ad9226_sample模塊主要完成ad9226輸入數據順序調整,因為ad9226輸入的數據MSB在最低位。再把有符號數轉換為無符號數,最后位寬轉換到8bit。

信號名稱 方向 寬度(bit) 說明
adc_clk in 1 adc系統(tǒng)時鐘
rst in 1 異步復位,高復位
adc_data in 12 ADC數據輸入,MSB在最低位,需要倒序
adc_buf_wr out 1 ADC數據寫使能
adc_buf_addr out 12 ADC數據寫地址
adc_buf_data out 8 無符號8位ADC數據

ad9226_sample模塊端口

在本例程中僅介紹如何使用波形數據生成工具,在軟件工具及驅動文件夾下找到工具,其圖標如下所示:

1)雙擊.exe打開工具,打開界面如下:

2) 可以根據需要自選波形,本例程中選擇正弦波,數據長度和位寬保持默認

3)點擊保存按鈕,將生成的數據文件保存到工程目錄文件下(注意保存的文件類型.dat):

4) 保存后出現(xiàn)如下對話框表示保存成功,點擊確定后關閉工具

將 .coe文件保存到生成的Rom IP核中即可,這里不再重復介紹

4. 實驗現(xiàn)象

1)將AN108模塊插入開發(fā)板的擴展口J8,注意1腳對齊,不要插錯、插偏,不能帶電操作。

2)采用AN108的環(huán)路測試,連接AN108的DACOUT端到模塊的AD IN端,這里使用的是專用屏蔽線,如果使用其他線可能會有較大干擾。

AN108連接示意圖

3)連接HDMI顯示器,注意:連接的是顯示器,不是筆記本電腦HDMI接口

HDMI接口連接示意圖

4)下載程序,旋轉AN108模塊上的旋鈕,可以看到波形幅度在變化,波形如下圖所示,黃色網格最上面橫線代表5V,最下面橫線代表-5V,中間橫線代表0V,每個豎線間隔是10個采樣點。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1624

    文章

    21539

    瀏覽量

    600530
  • 測試
    +關注

    關注

    8

    文章

    5033

    瀏覽量

    126225
  • adc
    adc
    +關注

    關注

    97

    文章

    6347

    瀏覽量

    543371
  • ADDA
    +關注

    關注

    0

    文章

    23

    瀏覽量

    4470
  • 紫光同創(chuàng)

    關注

    5

    文章

    78

    瀏覽量

    27467
收藏 人收藏

    評論

    相關推薦

    2024新品|紫光同創(chuàng)盤古系列FPGA開發(fā)板套件,100%國產化方案

    專業(yè)廠商紫光同創(chuàng)生態(tài)合作伙伴,小眼睛科技一直深耕FPGA產品和解決方案,基于紫光同創(chuàng)器件,推出100%
    發(fā)表于 12-28 14:18

    國產FPGA介紹-紫光同創(chuàng)

    紫光同創(chuàng)紫光集團旗下紫光國微的子公司,成立于2013年,有十余年可編程邏輯器件研發(fā)經歷,布局覆蓋高中低端FPGA產品。 早在2015年,
    發(fā)表于 01-24 10:45

    紫光同創(chuàng)FPGA有哪些型號

    請問紫光同創(chuàng)FPGA有哪些型號?分別用于什么場景?
    發(fā)表于 01-24 10:48

    紫光同創(chuàng)PGL22G開發(fā)板|盤古22K開發(fā)板,國產FPGA開發(fā)板,接口豐富,高性價比

    盤古22K開發(fā)板是基于紫光同創(chuàng)Logos系列PGL22G芯片設計的一款FPGA開發(fā)板,全面實現(xiàn)國產化方案,板載資源豐富,高容量、高帶寬,外圍接口豐富,不僅適用于高校教學,還可以用于實驗
    發(fā)表于 05-23 10:04

    紫光同創(chuàng)簡介

    本帖最后由 DamonXZ 于 2018-5-26 23:56 編輯 紫光同創(chuàng)紫光集團旗下公司,注冊資金1.5億元,總投資5億元,是是國家高新技術企業(yè),已通過ISO9001-2015
    發(fā)表于 05-26 10:58

    紫光同創(chuàng)PGL22G開發(fā)板|盤古22K開發(fā)板,國產FPGA開發(fā)板,接口豐富,高性價比

    盤古22K開發(fā)板是基于紫光同創(chuàng)Logos系列PGL22G芯片設計的一款FPGA開發(fā)板,全面實現(xiàn)國產化方案,板載資源豐富,高容量、高帶寬,外圍接口豐富,不僅適用于高校教學,還可以用于實驗
    發(fā)表于 09-21 18:16

    基于紫光同創(chuàng)PGL50H-6IFBG484的光端機方案

    基于紫光同創(chuàng)PGL50H-6IFBG484的光端機方案展示#小眼睛FPGA#紫光同創(chuàng)#國產
    發(fā)表于 11-02 17:44

    基于紫光同創(chuàng)PGL25G的FPGA方案~

    基于紫光同創(chuàng)PGL25G的FPGA方案展示@小眼睛FPGA~
    發(fā)表于 11-02 18:00

    紫光同創(chuàng)FPGA開發(fā)套件,高性能國產FPGA方案

    紫光同創(chuàng)FPGA開發(fā)套件,高性能國產FPGA方案,100%國產化,全系列產品,方案可定制,滿足多
    發(fā)表于 11-16 17:25

    紫光同創(chuàng):面對國產FPGA的挑戰(zhàn),制定針對性的發(fā)展策略

    FPGA領域,國外幾家大廠一直占據明顯優(yōu)勢。我國集成電路產業(yè)的振興,國產FPGA的發(fā)展不可或缺。國產FPGA廠商發(fā)展如何?面臨哪些機遇和挑
    發(fā)表于 07-11 10:01 ?1.1w次閱讀

    第十九屆臺灣電路板展覽會即將開幕

    TPCA Show 2018 新產品發(fā)表,展現(xiàn)5G生態(tài)新鏈結,落實AI應用新思維第十九屆臺灣電路板展覽會
    的頭像 發(fā)表于 09-15 11:17 ?5142次閱讀

    紫光同創(chuàng)亮相ELEXCON 2019,引領國產FPGA邁入新高度!

    12月19日,ELEXCON2019深圳國際電子展在深圳會展中心盛大開幕。紫光同創(chuàng)旗下全系列FPGA產品、軟件及IP、開發(fā)板及應用解決方案悉數亮相,全面展現(xiàn)了國產
    發(fā)表于 12-20 16:39 ?2061次閱讀

    第十九屆中國半導體封裝測試技術與市場年會即將召開

    第十九屆中國半導體封裝測試技術與市場年會(CSPT 2021)將于3月15-16日召開。作為中國半導體協(xié)會封測分會當值理事長單位,長電科技將主承辦此次盛會。
    的頭像 發(fā)表于 03-14 10:20 ?1777次閱讀

    ALINX亮相2024紫光同創(chuàng)FPGA技術研討會

    “2024 紫光同創(chuàng) FPGA 技術研討會”系列活動在全國多地繼續(xù)開展,作為紫光同創(chuàng)官方合作伙伴,ALINX 亮相 6 月下旬深圳、廣州兩地
    的頭像 發(fā)表于 08-29 14:36 ?472次閱讀