0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用Model Integrity轉(zhuǎn)換IBIS模型

奈因PCB電路板設(shè)計(jì) ? 來(lái)源:PCB電路板設(shè)計(jì) ? 作者:PCB電路板設(shè)計(jì) ? 2021-03-04 16:38 ? 次閱讀

信號(hào)完整性仿真大多針對(duì)由芯片IO、傳輸線以及可能存在的接插件和分立元件所構(gòu)成的信號(hào)網(wǎng)絡(luò)系統(tǒng),為了實(shí)現(xiàn)精確的仿真,仿真模型的精確性是首先需要保證的。一般情況下,Allegro PCB SI會(huì)執(zhí)行傳輸線和分立元件的建模,而芯片IO和連接器的模型通常會(huì)由原廠提供。

當(dāng)前業(yè)內(nèi)常見的芯片IO模型有兩種格式,IBIS模型和HSPICE模型;常見的連接器模型也是兩種,SPICE(HSPICE)模型和S參數(shù)模型。Allegro PCB SI支持包括上述四種模型在內(nèi)業(yè)界流行的仿真模型,但一般都需要轉(zhuǎn)化為Cadence自己的DML(Device Modeling Library)后才能使用。

Allegro PCB SI在仿真時(shí)需要將仿真模型都轉(zhuǎn)變成DML模型格式這一做法,區(qū)別于大多數(shù)EDA軟件,這種做法可以說(shuō)是有利有弊有。

弊,很明顯,就是多一個(gè)額外的步驟,雖然這一步驟非常簡(jiǎn)便;利,則是有利于仿真庫(kù)的管理,做到仿真庫(kù)和原始模型文件的隔離,并且在文件格式轉(zhuǎn)換的同時(shí)也執(zhí)行了模型的校驗(yàn)。在大多數(shù)情況下,外部模型格式到Cadence DML模型格式的轉(zhuǎn)換還是非常方便的,只需要用Cadence SPB系列工具包中的Model Integrity軟件打開模型文件,然后點(diǎn)擊轉(zhuǎn)換到DML即可。

在本案例中,我們之前已經(jīng)從Micron下載寄存器和內(nèi)存芯片的IBIS模型,可以有兩種方法處理:

其一,在Model Integrity界面下或Allegro PCB SI界面下將IBIS模型轉(zhuǎn)換成DML格式,供之后的仿真調(diào)用;

其二,從Cadence SPB 16.5版本開始,Allegro PCB SI名義上也直接支持IBIS模型,所以可以保留現(xiàn)有的兩個(gè)IBIS文件不做轉(zhuǎn)換,然后在之后的仿真中直接調(diào)用。之所以說(shuō)是“名義上”,因?yàn)槭聦?shí)上Allegro PCB SI還是執(zhí)行了轉(zhuǎn)換,只是這個(gè)轉(zhuǎn)換的過程在分配模型的同時(shí)一起執(zhí)行了,沒有擺在明面上。
如何使用Model Integrity轉(zhuǎn)換IBIS模型。

1.在開始菜單找到Model Integrity,點(diǎn)擊即打開Model Integrity窗口。

2.點(diǎn)擊File->Open打開寄存器的IBIS模型文件EA32882_1p6.ibs;

3.右鍵點(diǎn)擊瀏覽欄中的EA32882_1p6,選擇IBIS to DML;

4.轉(zhuǎn)換得到的同名DML模型會(huì)顯示在Model Integrity窗口中,同名文件也出現(xiàn)在IBIS文件同一目錄下。
5.重復(fù)上述步驟將內(nèi)存芯片的IBIS模型v79d.ibs也轉(zhuǎn)換成DML格式。

怎么樣有效建立SI模型?
在建SI模型時(shí),由于有時(shí)候電容電阻用的是同一個(gè)封裝,比如0603 、0402,soic8等,
有時(shí)候在同一個(gè)封裝下建了同一個(gè)模型(也許是由于我自己的操作不對(duì)吧 )
如果不一個(gè)一個(gè)地建, 怎么樣才能有效地根據(jù)不同的阻值、不同的用途批量建立模型呢?

=================================================

解答:device.dml是庫(kù)文件,RN47K包含在庫(kù)文件里。電阻和電容一般情況下不要用同一個(gè)封裝,實(shí)在要用也關(guān)系不大,在賦模型的時(shí)候按照器件標(biāo)號(hào)去賦就可以了。另外模型不需要批量建,同種器件只需建一個(gè)即可。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 連接器
    +關(guān)注

    關(guān)注

    98

    文章

    14062

    瀏覽量

    135702
  • IBIS
    +關(guān)注

    關(guān)注

    1

    文章

    51

    瀏覽量

    19828
  • 模型
    +關(guān)注

    關(guān)注

    1

    文章

    3062

    瀏覽量

    48575

原文標(biāo)題:Allegro怎么樣有效建立SI模型

文章出處:【微信號(hào):pcbgood,微信公眾號(hào):奈因PCB電路板設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    使用IBIS模型進(jìn)行時(shí)序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進(jìn)行時(shí)序分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-21 10:00 ?0次下載
    使用<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>進(jìn)行時(shí)序分析

    DAC8568 IBIS模型轉(zhuǎn)換成spice模型無(wú)法顯示所有引腳是什么原因?qū)е碌??怎么解決?

    你好,下載的DAC8568 IBIS模型,在cadence中生成spice模型時(shí)無(wú)法顯示所有引腳,只有一個(gè)INPUT引腳,沒有其他引腳,導(dǎo)致無(wú)法進(jìn)行電路繪制和仿真,請(qǐng)問是什么原因,應(yīng)該怎么解決?
    發(fā)表于 09-09 06:14

    請(qǐng)問如何將HSPICE和 IBIS兩種模型怎么轉(zhuǎn)換成TINA軟件中用?

    TI網(wǎng)站里,給出了一些期間的HSPICE和IBIS模型,但是現(xiàn)有的仿真工具 只有TINA這種,請(qǐng)問如何將HSPICE和 IBIS兩種模型怎么轉(zhuǎn)換
    發(fā)表于 09-02 07:56

    使用esp-dl中的example量化我的YOLO模型時(shí),提示ValueError: current model is not supported by esp-dl錯(cuò)誤,為什么?

    使用esp-dl中的example量化我的YOLO模型時(shí),提示:ValueError: current model is not supported by esp-dl 錯(cuò)誤, 請(qǐng)看我的代碼和模型
    發(fā)表于 06-28 06:47

    什么是IBIS?為什么要使用IBIS模型IBIS模型的優(yōu)點(diǎn)

    IBIS(縮寫Input/Output Buffer Information Specification):輸入輸出緩沖器,對(duì)輸入輸出端口快速準(zhǔn)確建模,便于仿真。
    的頭像 發(fā)表于 05-11 09:09 ?2169次閱讀
    什么是<b class='flag-5'>IBIS</b>?為什么要使用<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>?<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>的優(yōu)點(diǎn)

    使用ml configurator進(jìn)行tflite網(wǎng)絡(luò)模型轉(zhuǎn)換不成功怎么解決?

    with tflm-qemu-model-mem-calc-cm4 [ERROR] [2J[;H****************** TFL-micro Inference Arena Measure ******************,詳細(xì)的錯(cuò)誤日志及待轉(zhuǎn)換
    發(fā)表于 01-31 06:56

    IBIS模型如何導(dǎo)入到LTspice中?

    IBIS模型如何導(dǎo)入到LTspice中
    發(fā)表于 01-03 06:23

    巧用SPICE與IBIS,為您的電路仿真選擇更合適的模型

    隨著電路仿真技術(shù)在原型設(shè)計(jì)行業(yè)的不斷普及,仿真模型可能成為廣大終端市場(chǎng)客戶的一項(xiàng)關(guān)鍵需求。SPICE 和 IBIS 模型是非常受歡迎的兩種仿真模型,有助于在電路板開發(fā)的原型設(shè)計(jì)階段節(jié)省
    的頭像 發(fā)表于 12-08 18:20 ?2639次閱讀
    巧用SPICE與<b class='flag-5'>IBIS</b>,為您的電路仿真選擇更合適的<b class='flag-5'>模型</b>

    如何在SaberRD中使用IBIS工具轉(zhuǎn)換3-state_ECL模型呢?

    IBIS(Input/Output Buffer Information Specification)輸入/輸出緩沖器信息規(guī)范
    的頭像 發(fā)表于 12-05 09:48 ?842次閱讀
    如何在SaberRD中使用<b class='flag-5'>IBIS</b>工具<b class='flag-5'>轉(zhuǎn)換</b>3-state_ECL<b class='flag-5'>模型</b>呢?

    不能把AD4003芯片的IBIS模型導(dǎo)入ADS怎么處理?

    我不能把AD4003芯片的 IBIS 模型導(dǎo)入ADS 提示了以下錯(cuò)誤 。 官方網(wǎng)站提供的 IBIS 模型是否有錯(cuò)誤,
    發(fā)表于 12-01 07:28

    能否利用器件的IBIS模型對(duì)器件的邏輯功能進(jìn)行仿真?

    能否利用器件的IBIS模型對(duì)器件的邏輯功能進(jìn)行仿真?如果不能,那么如何進(jìn)行電路的板級(jí)和系統(tǒng)級(jí)仿真? 可以利用器件的IBIS模型對(duì)器件的邏輯功能進(jìn)行仿真。
    的頭像 發(fā)表于 11-24 14:50 ?512次閱讀

    【愛芯派 Pro 開發(fā)板試用體驗(yàn)】yolov8模型轉(zhuǎn)換

    嘗試將最新的yolov8模型轉(zhuǎn)換為愛芯派的模型。 環(huán)境準(zhǔn)備 準(zhǔn)備Docker環(huán)境 首先自己在任意機(jī)器上準(zhǔn)備好docker環(huán)境,詳細(xì)步驟見官網(wǎng)。 Docker 鏡像文件 準(zhǔn)備 yolo8 模型
    發(fā)表于 11-20 12:19

    請(qǐng)問哪里可以找到ADA4817的IBIS模型呢?

    大家好,請(qǐng)問哪里可以找到ADA4817的IBIS模型呢?
    發(fā)表于 11-17 12:11

    TorchScript model與eager model的性能區(qū)別

    JIT Trace torch.jit.trace使用eager model和一個(gè)dummy input作為輸入,tracer會(huì)根據(jù)提供的model和input記錄數(shù)據(jù)在模型中的流動(dòng)過程,然后將整個(gè)
    的頭像 發(fā)表于 11-08 17:08 ?742次閱讀
    TorchScript <b class='flag-5'>model</b>與eager <b class='flag-5'>model</b>的性能區(qū)別

    如何使用IBIS模型進(jìn)行分析

    當(dāng)半導(dǎo)體廠商被索要SPICE模型時(shí),他們并不愿意提供,因?yàn)檫@些模型會(huì)包含有專有工藝和電路信息。這個(gè)問題已經(jīng)通過采用IBIS模型來(lái) (輸入/輸出緩沖器信息規(guī)范)解決,
    的頭像 發(fā)表于 10-31 09:44 ?4838次閱讀
    如何使用<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>進(jìn)行分析