0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence演示面向PCI Express 5.0系統(tǒng)的SoC硅芯片

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2021-05-14 10:33 ? 次閱讀

俗話說,一畫勝千言;由此推算,一段視頻足以洞若觀火。

Cadence 發(fā)布了面向 PCI Express (PCIe) 5.0 系統(tǒng)的 SoC 硅芯片演示視頻,這個視頻將向您介紹我們?nèi)绾伟炎钋把氐募夹g(shù)應(yīng)用到 TSMC 先進 FinFET 工藝上,為市場帶來一款極具競爭力的低功耗解決方案,并采用業(yè)界最新的測試方案進行測試。

這一 PCIe 系統(tǒng)解決方案由 Cadence PCIe 5.0 的 PHY 和雙模(支持 RC 和 EP)控制器組成,同時我們在硅芯片中實現(xiàn)和驗證了高達 8-lane 的鏈路寬度。

在過去的 PCIe 規(guī)范下,測試由 PHY 的硅芯片和基于 FPGA 的控制器組成的 PCIe 系統(tǒng)是可行的。

但是,隨著協(xié)議所需帶寬的增加,PHY 與控制器間的 PIPE 接口速度越來越快,以及控制器本身也需要以更高的速度運行,基于 FPGA 的多通道滿速運行解決方案變得越來越不切實際。

通過 SoC 硅芯片來驗證完整的 PCIe 協(xié)議棧充分展示出 Cadence 作為一家 IP 提供商值得信賴的交付能力。

迄今為止,Cadence 已經(jīng)為多代 PCIe 協(xié)議開發(fā)了完整的解決方案。

完整的片上子系統(tǒng)讓我們可以輕松地在現(xiàn)已問世的服務(wù)器平臺上進行測試,這一點對新標準的開發(fā)至關(guān)重要。

Cadence 正準備向客戶與合作伙伴開放這一平臺。

與業(yè)界合作伙伴共同展開硅片測試

測試服務(wù)供應(yīng)商正在基于我們的 SoC 芯片來積極評估新標準下的測試方案和產(chǎn)品。

同時我們已經(jīng)使用這一 SoC 平臺在目前已經(jīng)問世的先進平臺上成功測試了關(guān)鍵參數(shù)的合規(guī)性。

我們期待在更多的服務(wù)器平臺問世后,繼續(xù)進行更廣泛的互聯(lián)互通測試。面向 PCIe 5.0 的官方合規(guī)項目將在未來一年或稍晚啟動,讓我們拭目以待!

原文標題:首睹真容:面向PCIe 5.0的Cadence子系統(tǒng)SoC演示

文章出處:【微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    49938

    瀏覽量

    419620
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4065

    瀏覽量

    217550
  • Cadence
    +關(guān)注

    關(guān)注

    64

    文章

    907

    瀏覽量

    141667

原文標題:首睹真容:面向PCIe 5.0的Cadence子系統(tǒng)SoC演示

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    KeyStone設(shè)備的PCI Express (PCle)常見問題

    電子發(fā)燒友網(wǎng)站提供《KeyStone設(shè)備的PCI Express (PCle)常見問題.pdf》資料免費下載
    發(fā)表于 10-11 10:21 ?0次下載
    KeyStone設(shè)備的<b class='flag-5'>PCI</b> <b class='flag-5'>Express</b> (PCle)常見問題

    使用TI PCI-Express Gen5.0轉(zhuǎn)接驅(qū)動器進行眼圖掃描

    電子發(fā)燒友網(wǎng)站提供《使用TI PCI-Express Gen5.0轉(zhuǎn)接驅(qū)動器進行眼圖掃描.pdf》資料免費下載
    發(fā)表于 08-31 10:12 ?0次下載
    使用TI <b class='flag-5'>PCI-Express</b> Gen<b class='flag-5'>5.0</b>轉(zhuǎn)接驅(qū)動器進行眼圖掃描

    LMK6H PCI Express合規(guī)性報告

    電子發(fā)燒友網(wǎng)站提供《LMK6H PCI Express合規(guī)性報告.pdf》資料免費下載
    發(fā)表于 08-29 09:44 ?0次下載
    LMK6H <b class='flag-5'>PCI</b> <b class='flag-5'>Express</b>合規(guī)性報告

    LMKDB1xxx PCI Express合規(guī)性報告

    電子發(fā)燒友網(wǎng)站提供《LMKDB1xxx PCI Express合規(guī)性報告.pdf》資料免費下載
    發(fā)表于 08-29 09:44 ?0次下載
    LMKDB1xxx <b class='flag-5'>PCI</b> <b class='flag-5'>Express</b>合規(guī)性報告

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,Cadence 對 PCIe 技術(shù)的堅定承諾和支持,在業(yè)界有目共睹。我們深知強大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺。在 PCI-SIG 開發(fā)者大
    的頭像 發(fā)表于 08-29 09:14 ?313次閱讀
    <b class='flag-5'>Cadence</b>展示完整的PCIe 7.0 IP解決方案

    DS50PCI401 2.5 Gbps/5.0 Gbps 4通道PCI Express中繼器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS50PCI401 2.5 Gbps/5.0 Gbps 4通道PCI Express中繼器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-05 09:39 ?0次下載
    DS50<b class='flag-5'>PCI</b>401 2.5 Gbps/<b class='flag-5'>5.0</b> Gbps 4通道<b class='flag-5'>PCI</b> <b class='flag-5'>Express</b>中繼器數(shù)據(jù)表

    DS50PCI402 2.5 Gbps/5.0 Gbps 4通道PCI Express中繼器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS50PCI402 2.5 Gbps/5.0 Gbps 4通道PCI Express中繼器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-05 09:30 ?0次下載
    DS50<b class='flag-5'>PCI</b>402 2.5 Gbps/<b class='flag-5'>5.0</b> Gbps 4通道<b class='flag-5'>PCI</b> <b class='flag-5'>Express</b>中繼器數(shù)據(jù)表

    Cadence擴充系統(tǒng)IP產(chǎn)品組合,推出NoC以優(yōu)化電子系統(tǒng)連接性

    ,更大、更復雜的系統(tǒng)芯片SoC)和分解式多芯片系統(tǒng)在市場上迅速普及,組件內(nèi)部和
    發(fā)表于 07-01 12:01 ?258次閱讀

    DS80PCI402具有均衡和去加重功能的2.5Gbps/5.0Gbps/8.0Gbps 4通道PCI-Express中繼器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS80PCI402具有均衡和去加重功能的2.5Gbps/5.0Gbps/8.0Gbps 4通道PCI-Express中繼器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-25 11:01 ?0次下載
    DS80<b class='flag-5'>PCI</b>402具有均衡和去加重功能的2.5Gbps/<b class='flag-5'>5.0</b>Gbps/8.0Gbps 4通道<b class='flag-5'>PCI-Express</b>中繼器數(shù)據(jù)表

    XIO2001 PCI ExpressPCI總線轉(zhuǎn)換橋接器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《XIO2001 PCI ExpressPCI總線轉(zhuǎn)換橋接器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-19 14:17 ?0次下載
    XIO2001 <b class='flag-5'>PCI</b> <b class='flag-5'>Express</b>至<b class='flag-5'>PCI</b>總線轉(zhuǎn)換橋接器數(shù)據(jù)表

    Teledyne LeCroy擴展CrossSync PHY技術(shù)到PCI Express 6.0

    Teledyne LeCroy 宣布擴展其CrossSync PHY 技術(shù),以支持 PCI Express 6.0 規(guī)范。
    的頭像 發(fā)表于 02-23 14:39 ?468次閱讀

    PCI EXPRESS卡機電規(guī)范

    電子發(fā)燒友網(wǎng)站提供《PCI EXPRESS卡機電規(guī)范.pdf》資料免費下載
    發(fā)表于 12-28 09:33 ?0次下載

    PCI-Express總線接口的布線規(guī)則

    PCI-Express總線接口的布線規(guī)則
    的頭像 發(fā)表于 11-29 15:49 ?987次閱讀
    <b class='flag-5'>PCI-Express</b>總線接口的布線規(guī)則

    PCIe 5.0驗證實戰(zhàn),經(jīng)常遇到的那些問題?

    PCIe 5.0是當前最新的PCI Express規(guī)范,提供了更高的數(shù)據(jù)傳輸速率和更大的帶寬。
    的頭像 發(fā)表于 10-27 16:23 ?912次閱讀
    PCIe <b class='flag-5'>5.0</b>驗證實戰(zhàn),經(jīng)常遇到的那些問題?

    Cadence 與 Arm Total Design 合作,加速開發(fā)基于 Arm 的定制 SoC

    雙方的共同客戶可獲取 Cadence 的全流程系統(tǒng)級設(shè)計驗證和實現(xiàn)解決方案以及接口 IP,依托 Neoverse CSS 加速開發(fā)基于 Arm 的定制 SoC 中國上海,2023 年 10 月 25
    的頭像 發(fā)表于 10-25 10:40 ?371次閱讀
    <b class='flag-5'>Cadence</b> 與 Arm Total Design 合作,加速開發(fā)基于 Arm 的定制 <b class='flag-5'>SoC</b>