0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XILINX FPGA的硬件設(shè)計(jì)總結(jié)之PCIE硬件設(shè)計(jì)避坑指南

FPGA之家 ? 來(lái)源:硬件搬磚工 ? 作者:硬件搬磚工 ? 2021-06-27 11:20 ? 次閱讀

隨著FPGA的不斷發(fā)展,F(xiàn)PGA本身自帶的PCIE硬核的數(shù)量越來(lái)越多,本文以ZU11EG為例介紹,如何進(jìn)行對(duì)應(yīng)的硬件引腳分配。

設(shè)計(jì)目標(biāo):ZU11EG FFVC1760封裝,掛載4組NVME,接口為PCIE X4 ,

先我們先對(duì)ZU11EG的資源進(jìn)行分析,在UG1075中我們可以清楚的看到其包含4個(gè)PCIE塊,分別位于X0Y2,X0Y3,XIY1,XIY0.

在文檔PG213上我們可以看到如下:

9fb3d88e-d6f4-11eb-9e57-12bb97331649.png

總結(jié)上文:在硬件設(shè)計(jì)引腳分配的時(shí)候我們需要知道:

1、一個(gè)GT Quad由四個(gè)GT車道組成。為PCIe IP選擇GT Quads時(shí),Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時(shí),它將改善設(shè)計(jì)的位置,路線和時(shí)間。

2、需要注意PCIE lane 0的位置

3.根據(jù)些表格,這些表格根據(jù)以下內(nèi)容確定哪些GT庫(kù)可供選擇:IP自定義期間選擇的PCIe塊位置。

那如何驗(yàn)證自己的分配結(jié)果呢?最終在實(shí)際使用的時(shí)候我們會(huì)應(yīng)用到相關(guān)的IP核,最簡(jiǎn)單也是最靠譜的方法,是采用vivado新建工程,生成PCIE的IP核進(jìn)行驗(yàn)證,如下圖所示,可以清楚的知道對(duì)應(yīng)的那些可用。

在FPGA硬件設(shè)計(jì)中,引腳分配是最重要的一步,也是最關(guān)鍵的一步。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21538

    瀏覽量

    600459
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1174

    瀏覽量

    82247
  • GT
    GT
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    24629

原文標(biāo)題:基于XILINX FPGA的硬件設(shè)計(jì)總結(jié)之PCIE硬件設(shè)計(jì)避坑

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    KeyStone ll設(shè)備的硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《KeyStone ll設(shè)備的硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 10-12 14:27 ?0次下載
    KeyStone ll設(shè)備的<b class='flag-5'>硬件</b>設(shè)計(jì)<b class='flag-5'>指南</b>

    AM335x硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《AM335x硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 11:05 ?0次下載
    AM335x<b class='flag-5'>硬件</b>設(shè)計(jì)<b class='flag-5'>指南</b>

    AM65x器件硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《AM65x器件硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 11:31 ?0次下載
    AM65x器件<b class='flag-5'>硬件</b>設(shè)計(jì)<b class='flag-5'>指南</b>

    AM273x硬件設(shè)計(jì)指南

    電子發(fā)燒友網(wǎng)站提供《AM273x硬件設(shè)計(jì)指南.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 10:03 ?0次下載
    AM273x<b class='flag-5'>硬件</b>設(shè)計(jì)<b class='flag-5'>指南</b>

    FPGAPCIE接口應(yīng)用需要注意哪些問(wèn)題

    FPGA上的PCIe接口應(yīng)用是一個(gè)復(fù)雜的任務(wù),需要考慮多個(gè)方面的問(wèn)題以確保系統(tǒng)的穩(wěn)定性和性能。以下是在FPGAPCIe接口應(yīng)用中需要注意的關(guān)鍵問(wèn)題:
    發(fā)表于 05-27 16:17

    fpga硬件還是軟件

    FPGA(現(xiàn)場(chǎng)可編程門陣列)本質(zhì)上是一種硬件設(shè)備,但它在功能實(shí)現(xiàn)上結(jié)合了硬件和軟件的特性。
    的頭像 發(fā)表于 03-27 14:14 ?852次閱讀

    fpga硬件還是軟件

    FPGA(現(xiàn)場(chǎng)可編程門陣列)屬于硬件設(shè)備,而不是軟件。它是一種可編程的硬件設(shè)備,由大量的邏輯單元、存儲(chǔ)單元和互連資源組成,能夠?qū)崿F(xiàn)復(fù)雜的數(shù)字電路和系統(tǒng)設(shè)計(jì)。
    的頭像 發(fā)表于 03-14 17:08 ?1568次閱讀

    DA14535硬件指南應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《DA14535硬件指南應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 02-21 11:06 ?0次下載
    DA14535<b class='flag-5'>硬件</b><b class='flag-5'>指南</b>應(yīng)用說(shuō)明

    基于FPGA硬件引腳分配設(shè)計(jì)總結(jié)

    可以看到如下: 總結(jié)上文:在硬件設(shè)計(jì)引腳分配的時(shí)候我們需要知道: 1、一個(gè)GT Quad由四個(gè)GT車道組成。為PCIe IP選擇GT Quads時(shí),Xilinx建議您在最靠近
    的頭像 發(fā)表于 12-14 15:45 ?639次閱讀

    硬件電路設(shè)計(jì)有這么多,如何少走彎路?看大牛怎么說(shuō)

    硬件電路設(shè)計(jì)有這么多,如何少走彎路?看大牛怎么說(shuō)
    的頭像 發(fā)表于 11-27 17:34 ?567次閱讀

    指南】電容耐壓降額裕量不合理導(dǎo)致電容頻繁被擊穿

    指南】電容耐壓降額裕量不合理導(dǎo)致電容頻繁被擊穿
    的頭像 發(fā)表于 11-23 09:04 ?1417次閱讀
    【<b class='flag-5'>避</b><b class='flag-5'>坑</b><b class='flag-5'>指南</b>】電容耐壓降額裕量不合理導(dǎo)致電容頻繁被擊穿

    體驗(yàn)紫光PCIE使用WinDriver驅(qū)動(dòng)紫光PCIE

    example例程。紫光的PCIE IP雖然沒(méi)有像xilinx那樣可以直接使用Block Design設(shè)計(jì),但是仔細(xì)讀一遍官方例程的DMA模塊,進(jìn)而開發(fā)自己的東西,還是能夠很好用起來(lái)紫光的PCIE
    發(fā)表于 11-17 14:35

    Xilinx FPGA IPBlock Memory Generator功能概述

    Xilinx Block Memory Generator(BMG)是一個(gè)先進(jìn)的內(nèi)存構(gòu)造器,它使用Xilinx fpga中的嵌入式塊RAM資源生成面積和 性能優(yōu)化的內(nèi)存。
    的頭像 發(fā)表于 11-14 17:49 ?2239次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b> IP<b class='flag-5'>之</b>Block Memory Generator功能概述

    RX低功耗模式轉(zhuǎn)換應(yīng)用與硬件手冊(cè)指南

    RX低功耗模式轉(zhuǎn)換應(yīng)用與硬件手冊(cè)指南
    的頭像 發(fā)表于 10-24 18:13 ?465次閱讀
    RX低功耗模式轉(zhuǎn)換應(yīng)用與<b class='flag-5'>硬件</b>手冊(cè)<b class='flag-5'>指南</b>

    基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)的硬件實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)的硬件實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 10-23 10:21 ?0次下載
    基于<b class='flag-5'>FPGA</b>的RBF神經(jīng)網(wǎng)絡(luò)的<b class='flag-5'>硬件</b>實(shí)現(xiàn)