0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA電源設(shè)計有哪些規(guī)范設(shè)計

汽車玩家 ? 來源:與非網(wǎng) ? 作者:與非網(wǎng) ? 2021-07-05 14:56 ? 次閱讀

作為一種復(fù)雜的集成電路,FPGA 系統(tǒng)供電電源的設(shè)計與一般的電子系統(tǒng)相比,要求也更高,需要具備高精度、高密度、可控性、高效及小型化等的特點。本文系統(tǒng)介紹了 FPGA 電源的不同特性,同時會通過實例,讓工程師更深入地了解各特性的意義,以及 FPGA 規(guī)范約束及其對電源設(shè)計的影響,以便快速完成 FPGA 系統(tǒng)的電源設(shè)計。

前言

FPGA (Field Programmable Gate Arrays) 是現(xiàn)今最復(fù)雜的集成電路之一。它們采用先進的晶體管技術(shù)和芯片架構(gòu)實現(xiàn)高性能、小體積的高端產(chǎn)品,而為 FPGA 系統(tǒng)供電的電源與一般的電子系統(tǒng)相比,要求更高。

隨著市場上對 FPGA 系統(tǒng)應(yīng)用的普及,對其電源解決方案的需求也越來越旺盛,F(xiàn)PGA 電源系統(tǒng)除了需要滿足基本要求外,還需要具備高精度、高密度、可控性、高效及小型化等的特點。

現(xiàn)實中,工程師希望將大部分時間花在編程上,而不想花太多的時間和精力考慮如何設(shè)計合適的電源耗材。所以在本文中,我們會介紹 FPGA 電源的不同特性,同時會通過實例,讓工程師更深入地了解各特性的意義,以及 FPGA 規(guī)范約束及其對電源設(shè)計的影響。

電壓精度

內(nèi)核電源電壓 (Core Power Supply) 是平衡 FPGA 功耗和性能的最重要關(guān)鍵要素之一。規(guī)格書中一般會列出可接受的電壓范圍,但此范圍并不是完整的描述,對 FPGA 而言,電源電壓在滿足線路運作要求的同時,也需要權(quán)衡和優(yōu)化。下圖一是以 Intel 的 Arria 10 FPGA 內(nèi)核電壓要求為例,其也代表了其他 FPGA 內(nèi)核的電壓要求。一般會顯示容差范圍額定電壓,例如 Arria 10 FPGA 為±0.03V,F(xiàn)PGA 會在這個電壓窗口內(nèi)運行得很好,但實際情況比圖片顯示復(fù)雜很多。

事實上,F(xiàn)PGA 可以在不同電壓下工作,這具體取決于其特殊的制造公差以及所采用的特定邏輯設(shè)計。即使是同一電壓要求,一個 FPGA 所需的靜態(tài)電壓也可能是與另一個 FPGA 不同,所以在電源設(shè)計時必須要考慮對應(yīng) FPGA 的動態(tài)與靜態(tài)之間的變化而自行調(diào)控。

動態(tài)功率和靜態(tài)功率

設(shè)計合適的 FPGA 電源方案,目標是產(chǎn)生恰當?shù)男阅芩絹聿僮骶幊坦δ?,減少不必要的功耗。我們從半導(dǎo)體物理學(xué)的角度看,動態(tài)和靜態(tài)功率都隨著內(nèi)核 VDD 的增加而顯著增加,因此我們的目標是讓 FPGA 有足夠電壓來正常運行,以滿足其時間要求——因為過量功耗不但對提高性能沒有任何幫助,相反它會令晶體管漏電流隨著溫度的升溫,消耗更多的不必要的電力。由于這些原因,當務(wù)之急是優(yōu)化設(shè)計和工作點的電壓。

該優(yōu)化過程需要非常精確的電源才能獲得成功。如果內(nèi)核電壓低于要求,則 FPGA 可能由于時序錯誤而發(fā)生故障。如果內(nèi)核電壓漂移超過最大規(guī)格,可能會損壞 FPGA,或者可能會在邏輯中產(chǎn)生保持時間故障。所以,必須考慮電源容差范圍來防止所有這些情況,并且僅保證保持在規(guī)格限制內(nèi)的指令電壓。

問題是大多數(shù)電源調(diào)節(jié)器都不夠準確。調(diào)節(jié)電壓可以在被指令電壓附近的公差范圍內(nèi)的任何地方,并且它可以隨負載條件、溫度和老化而漂移。±2%容差的電源即表示可以在 4%的電壓范圍內(nèi)輸出任何值。為了補償電壓處于 2%過低的可能性,被指令電壓必須比滿足時序所需的電壓提高 2%。如果經(jīng)過調(diào)節(jié)器后電壓漂移到高于被指令電壓 2%處,它將比該工作點所需的最小電壓運行高 4%。這仍然符合規(guī)定的 FPGA 所需的電壓要求,卻浪費了大量功率。

解決這一問題的方案是選擇能夠以更嚴格的電壓容差運行的電源調(diào)節(jié)器。使用具有±0.5%容差的調(diào)節(jié)器,可以在所需的工作頻率下、更接近所需的最小規(guī)格內(nèi)工作,并且保證與所需的電壓相差小于 1%。這樣,好讓 FPGA 在最小功耗的情況下,正常工作。

高電量需求

FPGA 系統(tǒng)中的器件通常需要不同調(diào)節(jié)電壓,例如電壓的內(nèi)核電壓處理器,其要求電壓可以是 0.8V、1.0V、1.2V、1.5V 或 1.8V 等。雖然是低電壓供應(yīng),但其密集的晶體管結(jié)構(gòu)及長期保持高速運作的情況下,供電電源方案可能需要 10A 或以上,具體的處理器要求通常決定了其他電源要求,例如負載瞬態(tài)恢復(fù)、待機模式等,這需要負載點(Point-of-Load,或簡稱 PoL)穩(wěn)壓電源專為核心電壓設(shè)計。 PoL 穩(wěn)壓電源是一種高性能穩(wěn)壓器,其各 Vout 電壓軌獨立于各自的負載設(shè)置。這有助于解決高瞬態(tài)電流的要求以及諸如 FPGA 高性能半導(dǎo)體器件的低噪聲要求。例如 ADI 公司的 LTM4678 系列,包含兩組能夠同時提供高密度的電源供應(yīng)輸出,分別為 1V@25A 及 1.8V@25V。

可控性需求

FPGA 中含有大量而復(fù)雜編排的晶體管,一塊芯片包含數(shù)億個晶體管,當中被分割成可以設(shè)計并獨立管理的內(nèi)核段、模塊段和隔斷。這些特定的編排是的其具有許多不同電源域,在電壓、電流、紋波和噪聲以外,還包括啟動、關(guān)斷和故障條件期間的序列順序,故可控性的 FPGA 電源需要妥善管理輸出的次序及其電量


文章來源:與非網(wǎng)

編輯:ymf

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21539

    瀏覽量

    600496
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9582

    瀏覽量

    137467
  • 電源調(diào)節(jié)器

    關(guān)注

    0

    文章

    13

    瀏覽量

    7865
收藏 人收藏

    評論

    相關(guān)推薦

    FPGA電源設(shè)計有哪幾個步驟

    現(xiàn)場可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點是在開發(fā)過程中的靈活性,簡單的升級路徑,更快地將產(chǎn)品推向市場,并且成本相對較低。一個主要缺點是復(fù)雜,用FPGA往往結(jié)合了先進的系統(tǒng)級芯片
    發(fā)表于 02-25 14:22 ?939次閱讀

    FPGA電源保養(yǎng)和供電的電源解決方案

    的設(shè)計和實現(xiàn)中的某些折衷辦法。在電源方面,這比在任何地方都更加明顯。對于每一代新的FPGA,電源都必須更加準確,更加敏捷,更加可控,更小,更高效并且對故障有更多的了解。 在本文中,我們專門研究了Altera Arria 10
    的頭像 發(fā)表于 05-02 10:31 ?7693次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>電源</b>保養(yǎng)和供電的<b class='flag-5'>電源</b>解決方案

    cpld fpga設(shè)計時要注意的規(guī)范

    cpld fpga設(shè)計時要注意的規(guī)范cpld ,fpga 設(shè)計時大家要注意coding 規(guī)范 cpld ,fpga 設(shè)計時大家要注意codi
    發(fā)表于 08-10 18:51

    華為FPGA設(shè)計規(guī)范

    華為FPGA設(shè)計規(guī)范
    發(fā)表于 08-17 10:58

    華為FPGA設(shè)計規(guī)范

    華為FPGA設(shè)計規(guī)范
    發(fā)表于 08-20 23:35

    特別介紹Altera Arria 10 FPGA的一些約束規(guī)范,以及它們對電源設(shè)計的意義

    的一些約束規(guī)范,以及它們對電源設(shè)計的意義。然后,我們討論最佳電源傳輸解決方案,并制定計劃以成功滿足所有規(guī)范,并使用ADI公司的全套電源系統(tǒng)管
    發(fā)表于 09-10 10:38

    FPGA的代碼書寫規(guī)范

    代碼書寫規(guī)范本文節(jié)選自特權(quán)同學(xué)的圖書《FPGA設(shè)計實戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 雖然沒有“國際標準”級別的Verilog或
    發(fā)表于 04-16 04:08

    FPGA電源設(shè)計有哪些經(jīng)驗可以分享?

    FPGA 使用的電源類型有哪些?FPGA 配電結(jié)構(gòu)是如何?如何進行? FPGA 功耗分析?
    發(fā)表于 03-11 07:23

    請問FPGA在汽車娛樂電子中的參考設(shè)計有哪些?

    FPGA在汽車圖形應(yīng)用中為什么能替代ASIC和ASSP?FPGA參考設(shè)計是如何推動汽車圖形技術(shù)發(fā)展的?請問FPGA在汽車娛樂電子中的參考設(shè)計有哪些?
    發(fā)表于 04-14 06:20

    采用FPGA方案進行數(shù)字顯示系統(tǒng)設(shè)計有什么特性?

    SoC面臨的挑戰(zhàn)是什么采用FPGA方案進行數(shù)字顯示系統(tǒng)設(shè)計有什么特性?
    發(fā)表于 04-29 06:24

    電源規(guī)范

    電源規(guī)范              ATX規(guī)范是1995
    發(fā)表于 12-26 14:47 ?340次閱讀

    FPGA創(chuàng)建一個程序生成規(guī)范

    編譯FPGA VI至FPGA應(yīng)用前必須創(chuàng)建一個程序生成規(guī)范。
    發(fā)表于 11-18 02:46 ?788次閱讀

    Xilinx FPGA底層資源架構(gòu)與設(shè)計規(guī)范

    這一次給大家分享的內(nèi)容主要涉及Xilinx FPGA內(nèi)的CLBs,SelectIO和Clocking資源,適合對FPGA設(shè)計有時序要求,卻還沒有足夠了解的朋友。
    發(fā)表于 03-21 14:48 ?4952次閱讀
    Xilinx <b class='flag-5'>FPGA</b>底層資源架構(gòu)與設(shè)計<b class='flag-5'>規(guī)范</b>

    FPGA設(shè)計有哪些良好的設(shè)計方法及誤區(qū)

    本文檔的詳細介紹的是FPGA設(shè)計有哪些良好的設(shè)計方法及誤區(qū)內(nèi)容包括了:1.FPGA的適用領(lǐng)域及選型,2.FPGA系統(tǒng)設(shè)計典型流程,3.FPGA
    發(fā)表于 04-18 17:30 ?23次下載
    <b class='flag-5'>FPGA</b>設(shè)<b class='flag-5'>計有</b>哪些良好的設(shè)計方法及誤區(qū)

    CompactPCI電源接口規(guī)范

    CompactPCI電源接口規(guī)范(現(xiàn)代電源技術(shù)基礎(chǔ)課后答案第三章)-CPCI板卡開發(fā)合集→【CompactPCI電源接口規(guī)范-CN】
    發(fā)表于 09-29 17:12 ?48次下載
    CompactPCI<b class='flag-5'>電源</b>接口<b class='flag-5'>規(guī)范</b>