0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

嵌入式開發(fā)中JTAG接口詳解

開源嵌入式 ? 來源:開源嵌入式 ? 作者:富貴人 ? 2021-09-12 16:11 ? 次閱讀

通常所說的JTAG大致分兩類,一類用于測(cè)試芯片電氣特性,檢測(cè)芯片是否有問題;一類用于Debug;一般支持JTAG的CPU內(nèi)都包含了這兩個(gè)模塊。

一個(gè)含有JTAG Debug接口模塊的CPU,只要時(shí)鐘正常,就可以通過JTAG接口訪問CPU的內(nèi)部寄存器和掛在CPU總線上的設(shè)備,如FLASH,RAM,SOC(比如4510B,44Box,AT91M系列)內(nèi)置模塊的寄存器,象UARTTimers,GPIO等等的寄存器。

上面說的只是JTAG接口所具備的能力,要使用這些功能,還需要軟件的配合,具體實(shí)現(xiàn)的功能則由具體的軟件決定。例如下載程序到RAM功能。了解SOC的都知道,要使用外接的RAM,需要參照SOCDataSheet的寄存器說明,設(shè)置RAM的基地址,總線寬度,訪問速度等等。

有的SOC則還需要Remap,才能正常工作。運(yùn)行Firmware時(shí),這些設(shè)置由Firmware的初始化程序完成。但如果使用JTAG接口,相關(guān)的寄存器可能還處在上電值,甚至?xí)r錯(cuò)誤值,RAM不能正常工作,所以下載必然要失敗。要正常使用,先要想辦法設(shè)置RAM。在ADW中,可以在Console窗口通過Let 命令設(shè)置,在AXD中可以在Console窗口通過Set命令設(shè)置。

下面是一個(gè)設(shè)置AT91M40800的命令序列,關(guān)閉中斷,設(shè)置CS0-CS3, 并進(jìn)行Remap,適用于AXD(ADS帶的Debug)

setmem 0xfffff124,0xFFFFFFFF,32 ---關(guān)閉所有中斷

setmem 0xffe00000,0x0100253d,32 ---設(shè)置CS0 0xffe00004,0x02002021,32 ---設(shè)置CS1

setmem 0xffe00008,0x0300253d,32 ---設(shè)置CS2

setmem 0xffe0000C,0x0400253d,32 ---設(shè)置CS3

setmem 0xffe00020,1,32 ---Remap

如果要在ADW(SDT帶的DEBUG)中使用,則要改為:

let 0xfffff124=0xFFFFFFFF ---關(guān)閉所有中斷

let 0xffe00000=0x0100253d ---設(shè)置CS0

let 0xffe00004=0x02002021 ---設(shè)置CS1

let 0xffe00008=0x0300253d ---設(shè)置CS2

let 0xffe0000C=0x0400253d ---設(shè)置CS3

let 0xffe00020=1 ---Remap

為了方便使用,可以將上述命令保存為一個(gè)文件config.ini, 在Console窗口輸入 ob config.ini 即可執(zhí)行。

使用其他debug,大體類似,只是命令和命令的格式不同。

設(shè)置RAM時(shí),設(shè)置的寄存器以及寄存器的值必須和要運(yùn)行程序的設(shè)置一致。一般編譯生成的目標(biāo)文件是ELF格式,或類似的格式,包含有目標(biāo)碼運(yùn)行地址,運(yùn)行地址在Link時(shí)候確定。Debug下載程序時(shí)根據(jù)ELF文件中的地址信息下載程序到指定的地址。如果在把RAM的基地址設(shè)置為0x10000000, 而在編譯的時(shí)候指定Firmware的開始地址在0x02000000, 下載的時(shí)候,目標(biāo)碼將被下載到0x02000000,顯然下載會(huì)失敗。

通過JTAG下載程序前應(yīng)關(guān)閉所有中斷,這一點(diǎn)和Firmware初始化時(shí)關(guān)閉中斷的原因相同。在使用JTAG接口的時(shí)候,各中斷的使能未知,尤其是FLASH里有可執(zhí)行碼的情況,可能會(huì)有一些中斷被使能。

使用JTAG下載完代碼,要執(zhí)行時(shí),有可能因?yàn)槲赐瓿沙跏蓟彤a(chǎn)生了中斷,導(dǎo)致程序異常。所以,需要先關(guān)閉中斷,一般通過設(shè)置SOC的中斷控制寄存器完成。使用JTAG寫Flash。在理論上,通過JTAG可以訪問CPU總線上的所有設(shè)備,所以應(yīng)該可以寫FLASH,但是FLASH寫入方式和RAM大不相同,需要特殊的命令,而且不同的FLASH擦除,編程命令不同,而且塊的大小,數(shù)量也不同,很難提供這一項(xiàng)功能。所以一般Debug不提供寫Flash功能,或者僅支持少量幾種Flash。目前就我知道的,針對(duì)arm,只有FlashPGM這個(gè)軟件提供寫FLASH功能,但使用也非常麻煩。AXD,ADW都不提供寫FLASH功能。

我寫Flash的方法時(shí)是,自己寫一個(gè)簡(jiǎn)單的程序,專門用于寫目標(biāo)板的FLASH,利用JTAG接口,下載到目標(biāo)板,再把要燒寫的目標(biāo)碼裝成BIN格式,也下到目標(biāo)板(地址和燒FLASH的程序的地址不同),然后運(yùn)行已經(jīng)下載的燒FLASH的程序。使用這種方式,比起FlashPGM的寫Flash,速度似乎要快一些。

關(guān)于簡(jiǎn)單JTAG電纜。

目前有各種各樣簡(jiǎn)單JTAG電纜,其實(shí)只是一個(gè)電平轉(zhuǎn)換電路,同時(shí)還起到保護(hù)作用。JTAG的邏輯則由運(yùn)行在PC上的軟件實(shí)現(xiàn),所以在理論上,任何一個(gè)簡(jiǎn)單JTAG電纜,都可以支持各種應(yīng)用軟件,如Debug等。我就曾使用同一個(gè)JTAG電纜寫Xilinx

CPLD,AXD/ADW調(diào)試程序。關(guān)鍵再于軟件的支持,大多數(shù)軟件都不提供設(shè)定功能,因而只能支持某種JTAG電纜。

關(guān)于簡(jiǎn)單JTAG電纜的速度。JTAG是串行接口,使用打印口的簡(jiǎn)單JTAG電纜,利用的是打印口的輸出帶鎖存的特點(diǎn),使用軟件通過I/O產(chǎn)生JTAG時(shí)序。由JTAG標(biāo)準(zhǔn)決定,通過JTAG寫/讀一個(gè)字節(jié)要一系列的操作,根據(jù)我的分析,使用簡(jiǎn)單JTAG電纜,利用打印口,通過JTAG輸出一個(gè)字節(jié)到目標(biāo)板,平均需要43個(gè)打印口I/O, 在我機(jī)器上(P4 1.7G),每秒大約可進(jìn)行660K次 I/O 操作,所以下載速度大約在660K/43, 約等于15K Byte/S. 對(duì)于其他機(jī)器,I/O速度大致相同,一般在600K ~ 800K.

關(guān)于如何提高JTAG下載速度。

很明顯,使用簡(jiǎn)單JTAG電纜無法提高速度。要提高速度,大致有兩種辦法,

1。使用嵌入式系統(tǒng)提供JTAG接口,嵌入式系統(tǒng)和微機(jī)之間通過USB/Ethernet相連,這要求使用MCU。

2。使用CPLD/FPGA提供JTAG接口,CPLD/FPGA和微機(jī)之間使用EPP接口(一般微機(jī)打印口都支持EPP模式),EPP接口完成微機(jī)和CPLD/FPGA之間的數(shù)據(jù)傳輸,CPLD/FPGA完成JTAG時(shí)序。

這兩種方法本人都實(shí)現(xiàn)過。第一個(gè)方法可以達(dá)到比較高的速度,實(shí)測(cè)超過了200KByte/S(注意:是Byte,不是Bit);但是相對(duì)來說,硬件復(fù)雜,制造相對(duì)復(fù)雜。第二種相對(duì)來說,下載速度要慢一些,最快時(shí)達(dá)到96KByte/S,但電路簡(jiǎn)單,制造方便,而且速度可以滿足需要。第二種方案還有一個(gè)缺點(diǎn),由于進(jìn)行I/O操作時(shí),CPU不會(huì)被釋放,因此在下載程序時(shí),微機(jī)CPU顯得很繁忙。

總的來說,本人認(rèn)為,對(duì)于個(gè)人愛好者來說,第二種方法更可取。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9008

    瀏覽量

    366055
  • 嵌入式
    +關(guān)注

    關(guān)注

    5052

    文章

    18912

    瀏覽量

    300787
  • JTAG
    +關(guān)注

    關(guān)注

    6

    文章

    394

    瀏覽量

    71520

原文標(biāo)題:【嵌入式經(jīng)典開發(fā)】嵌入式開發(fā)arm技術(shù)JTAG接口解讀

文章出處:【微信號(hào):KY_QRS,微信公眾號(hào):開源嵌入式】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    嵌入式開發(fā)常見問題排查

    嵌入式開發(fā)問題排查很多人認(rèn)為嵌入式開發(fā)很難,主要是因?yàn)樵谶@個(gè)過程中常常會(huì)遇到各式各樣的問題。這些問題的復(fù)雜性和多樣性使得許多人感到困惑和無所適從。然而,如果將這些問題逐一拆解,實(shí)際上大部分都可以
    的頭像 發(fā)表于 09-22 08:04 ?163次閱讀
    <b class='flag-5'>嵌入式開發(fā)</b>常見問題排查

    聚焦嵌入式開發(fā)的合規(guī)性工具、項(xiàng)目管理工具、版本迭代工具應(yīng)用

    ,就嵌入式開發(fā)與管理領(lǐng)域的最新趨勢(shì)、工具選擇以及DevSecOps實(shí)踐應(yīng)用等方面展開了深入探討。 本期對(duì)話龍智資深DevSecOps顧問徐晨暉, 分享嵌入式開發(fā)的合規(guī)性工具、項(xiàng)目管理和版本管理的工具選擇,以及DevSecOps
    的頭像 發(fā)表于 07-29 15:15 ?368次閱讀

    嵌入式開發(fā)前景怎么樣?

    嵌入式開發(fā)前景非常廣闊,這主要得益于物聯(lián)網(wǎng)、人工智能、大數(shù)據(jù)等技術(shù)的快速發(fā)展,以及嵌入式系統(tǒng)在各個(gè)領(lǐng)域的廣泛應(yīng)用。以下是對(duì)嵌入式開發(fā)前景的詳細(xì)分析
    的頭像 發(fā)表于 07-10 09:00 ?2063次閱讀
    <b class='flag-5'>嵌入式開發(fā)</b>前景怎么樣?

    嵌入式開發(fā)就業(yè)前景怎么樣?

    嵌入式開發(fā)就業(yè)前景怎么樣?隨著科技的飛速發(fā)展,嵌入式開發(fā)在各個(gè)領(lǐng)域的應(yīng)用越來越廣泛,因此嵌入式開發(fā)的就業(yè)前景也備受關(guān)注。今天將從智能家居、醫(yī)療設(shè)備、工業(yè)控制、汽車電子、航空航天等方面,探討嵌入
    發(fā)表于 06-07 14:51

    fpga是嵌入式開發(fā)

    FPGA(現(xiàn)場(chǎng)可編程門陣列)與嵌入式開發(fā)之間確實(shí)存在一定的關(guān)聯(lián),但它們?cè)诒举|(zhì)上是兩個(gè)不同的領(lǐng)域。
    的頭像 發(fā)表于 03-15 14:18 ?873次閱讀

    嵌入式C開發(fā)JTAG接口定義及主要特點(diǎn)

    JTAG(聯(lián)合測(cè)試行動(dòng)組)是測(cè)試和調(diào)試集成電路的標(biāo)準(zhǔn),廣泛用于嵌入式系統(tǒng)開發(fā)。
    的頭像 發(fā)表于 12-12 11:08 ?1478次閱讀
    <b class='flag-5'>嵌入式</b>C<b class='flag-5'>開發(fā)</b><b class='flag-5'>中</b>的<b class='flag-5'>JTAG</b><b class='flag-5'>接口</b>定義及主要特點(diǎn)

    jtag接口和swd接口區(qū)別

    jtag接口和swd接口區(qū)別 JTAG (Joint Test Action Group) 接口和 SWD (Serial Wire Deb
    的頭像 發(fā)表于 12-07 15:29 ?5741次閱讀

    嵌入式開發(fā)的交叉編譯詳解

    嵌入式開發(fā),經(jīng)常會(huì)遇到目標(biāo)平臺(tái)資源貧乏,無法運(yùn)行需要的編譯器。亦或是目標(biāo)平臺(tái)上不允許或不能夠安裝需要的編譯器。這時(shí)候就需要使用交叉編譯了。
    的頭像 發(fā)表于 12-01 13:24 ?1054次閱讀
    <b class='flag-5'>嵌入式開發(fā)</b><b class='flag-5'>中</b>的交叉編譯<b class='flag-5'>詳解</b>

    嵌入式開發(fā)測(cè)試秘訣

    嵌入式軟件開發(fā)過程中,花在測(cè)試和花在編碼的時(shí)間比通常在3:1左右(實(shí)際上可能更多)。這個(gè)比例會(huì)隨著工程師編程、測(cè)試水平的提高而不斷下降,但無論如何,軟件測(cè)試都是嵌入式軟件開發(fā)
    的頭像 發(fā)表于 11-24 16:18 ?464次閱讀

    c語(yǔ)言嵌入式開發(fā)

    電子發(fā)燒友網(wǎng)站提供《c語(yǔ)言嵌入式開發(fā).zip》資料免費(fèi)下載
    發(fā)表于 11-17 14:11 ?2次下載
    c語(yǔ)言<b class='flag-5'>嵌入式開發(fā)</b>

    嵌入式開發(fā)系統(tǒng)基礎(chǔ)知識(shí)

    電子發(fā)燒友網(wǎng)站提供《嵌入式開發(fā)系統(tǒng)基礎(chǔ)知識(shí).pdf》資料免費(fèi)下載
    發(fā)表于 11-17 10:59 ?11次下載
    <b class='flag-5'>嵌入式開發(fā)</b>系統(tǒng)基礎(chǔ)知識(shí)

    嵌入式開發(fā)學(xué)習(xí)路線

    電子發(fā)燒友網(wǎng)站提供《嵌入式開發(fā)學(xué)習(xí)路線.doc》資料免費(fèi)下載
    發(fā)表于 11-17 10:13 ?13次下載
    <b class='flag-5'>嵌入式開發(fā)</b>學(xué)習(xí)路線

    嵌入式開發(fā)學(xué)習(xí)路線分享

    的實(shí)際應(yīng)用范疇,可以說目前市場(chǎng)上對(duì)嵌入式開發(fā)人才的需求越來越大,很多小伙伴都想通過培訓(xùn)學(xué)習(xí)的方式走向嵌入式開發(fā)相關(guān)的崗位。下面,小編就給各位小伙伴介紹一個(gè)簡(jiǎn)單易懂的學(xué)
    的頭像 發(fā)表于 11-15 11:51 ?1233次閱讀
    <b class='flag-5'>嵌入式開發(fā)</b>學(xué)習(xí)路線分享

    windows ce嵌入式開發(fā)入門-基本Xscale架構(gòu)

    電子發(fā)燒友網(wǎng)站提供《windows ce嵌入式開發(fā)入門-基本Xscale架構(gòu).pdf》資料免費(fèi)下載
    發(fā)表于 11-10 11:18 ?0次下載
    windows ce<b class='flag-5'>嵌入式開發(fā)</b>入門-基本Xscale架構(gòu)

    嵌入式開發(fā)入門學(xué)習(xí)

    電子發(fā)燒友網(wǎng)站提供《嵌入式開發(fā)入門學(xué)習(xí).doc》資料免費(fèi)下載
    發(fā)表于 10-26 09:37 ?1次下載
    <b class='flag-5'>嵌入式開發(fā)</b>入門學(xué)習(xí)