0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

emc電磁兼容測(cè)試設(shè)計(jì)要點(diǎn)分析 設(shè)計(jì)電路必備

STM32嵌入式開發(fā) ? 2021-10-08 16:08 ? 次閱讀
電磁干擾的三要素是干擾源、干擾傳輸途徑、敏感設(shè)備。EMC就圍繞這些問題進(jìn)行研究。最基本的干擾抑制技術(shù)是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術(shù)包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,但已延伸到其他學(xué)科領(lǐng)域。
本規(guī)范重點(diǎn)在單板的EMC設(shè)計(jì)上,附帶一些必須的EMC知識(shí)及法則。在印制電路板設(shè)計(jì)階段對(duì)電磁兼容考慮將減少電路在樣機(jī)中發(fā)生電磁干擾。問題的種類包括公共阻抗耦合、串?dāng)_、高頻載流導(dǎo)線產(chǎn)生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。在高速邏輯電路里,這類問題特別脆弱,原因很多:1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;2、信號(hào)頻率較高,通過寄生電容耦合到步線較有效,串?dāng)_發(fā)生更容易;3、信號(hào)回路尺寸與時(shí)鐘頻率及其諧波的波長(zhǎng)相比擬,輻射更加顯著。4、引起信號(hào)線路反射的阻抗不匹配問題。…… 1總體概念及考慮 1、五一五規(guī)則,即時(shí)鐘頻率到5MHz或脈沖上升時(shí)間小于5ns,則PCB板須采用多層板。2、不同電源平面不能重疊。3、公共阻抗耦合問題。
模型:

c13a3f7e-2150-11ec-82a8-dac502259ad0.png

VN1=I2ZG為電源I2流經(jīng)地平面阻抗ZG而在1號(hào)電路感應(yīng)的噪聲電壓。
由于地平面電流可能由多個(gè)源產(chǎn)生,感應(yīng)噪聲可能高過模擬電路的靈敏度或數(shù)字電路的抗擾度。
解決辦法:①模擬與數(shù)字電路應(yīng)有各自的回路,最后單點(diǎn)接地;②電源線與回線越寬越好;③縮短印制線長(zhǎng)度;④電源分配系統(tǒng)去耦。
4、減小環(huán)路面積及兩環(huán)路的交鏈面積。
5、一個(gè)重要思想是:PCB上的EMC主要取決于直流電源線的Zc1ad842a-2150-11ec-82a8-dac502259ad0.jpg ?2布局 下面是電路板布局準(zhǔn)則:c221301e-2150-11ec-82a8-dac502259ad0.jpg1、 晶振盡可能靠近處理器2、 模擬電路與數(shù)字電路占不同的區(qū)域3、 高頻放在PCB板的邊緣,并逐層排列4、 用地填充空著的區(qū)域 3布線 1、電源線與回線盡可能靠近,最好的方法各走一面。2、為模擬電路提供一條零伏回線,信號(hào)線與回程線小于5:1。3、針對(duì)長(zhǎng)平行走線的串?dāng)_,增加其間距或在走線之間加一根零伏線。4、手工時(shí)鐘布線,遠(yuǎn)離I/O電路,可考慮加專用信號(hào)回程線。5、關(guān)鍵線路如復(fù)位線等接近地回線。6、為使串?dāng)_減至最小,采用雙面#字型布線。7、高速線避免走直角。8、強(qiáng)弱信號(hào)線分開。 4屏蔽 1、屏蔽 > 模型:

c28ba732-2150-11ec-82a8-dac502259ad0.png

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)高頻射頻屏蔽的關(guān)鍵是反射,吸收是低頻磁場(chǎng)屏蔽的關(guān)鍵機(jī)理。
2、工作頻率低于1MHz時(shí),噪聲一般由電場(chǎng)或磁場(chǎng)引起,(磁場(chǎng)引起時(shí)干擾,一般在幾百赫茲以內(nèi)),1MHz以上,考慮電磁干擾。單板上的屏蔽實(shí)體包括變壓器、傳感器、放大器、DC/DC模塊等。更大的涉及單板間、子架、機(jī)架的屏蔽。
3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導(dǎo)率材料和接地兩點(diǎn)。電磁屏蔽不要求接地,但要求感應(yīng)電流在上有通路,故必須閉合。磁屏蔽要求高磁導(dǎo)率的材料做 封閉的屏蔽體,為了讓渦流產(chǎn)生的磁通和干擾產(chǎn)生的磁通相消達(dá)到吸收的目的,對(duì)材料有厚度的要求。高頻情況下,三者可以統(tǒng)一,即用高電導(dǎo)率材料(如銅)封閉并接地。
4、對(duì)低頻,高電導(dǎo)率的材料吸收衰減少,對(duì)磁場(chǎng)屏蔽效果不好,需采用高磁導(dǎo)率的材料(如鍍鋅鐵)。
5、磁場(chǎng)屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。
6、磁耦合感應(yīng)的噪聲電壓UN=j(luò)wB.A.coso=j(luò)wM.I1,(A為電路2閉合環(huán)路時(shí)面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個(gè)途徑,對(duì)接收電路而言,B、A和COS0必須減??;對(duì)干擾源而言,M和I1必須減小。雙絞線是個(gè)很好例子。它大大減小電路的環(huán)路面積,并同時(shí)在絞合的另一根芯線上產(chǎn)生相反的電動(dòng)勢(shì)。
7、防止電磁泄露的經(jīng)驗(yàn)公式:縫隙尺寸 < λmin/20。好的電纜屏蔽層覆視率應(yīng)為70%以上。 5 接地 1、300KHz以下一般單點(diǎn)接地,以上多點(diǎn)接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:< 0.05λ單點(diǎn)接地;< 0.05λ多點(diǎn)接地。
2、好的接地方式:樹形接地

c31c255a-2150-11ec-82a8-dac502259ad0.png


3、信號(hào)電路屏蔽罩的接地。

c394d9dc-2150-11ec-82a8-dac502259ad0.png

接地點(diǎn)選在放大器等輸出端的地線上。
4、對(duì)電纜屏蔽層,L < 0.15λ時(shí),一般均在輸出端單點(diǎn)接地。L<0.15λ時(shí),則采用多點(diǎn)接地,一般屏蔽層按0.05λ或0.1λ間隔接地?;旌辖拥貢r(shí),一端屏蔽層接地,一端通過電容接地。
5、對(duì)于射頻電路接地,要求接地線盡量要短或者根本不用接線而實(shí)現(xiàn)接地。最好的接地線是扁平銅編織帶。當(dāng)?shù)鼐€長(zhǎng)度是λ/4波長(zhǎng)的奇數(shù)倍時(shí),阻抗會(huì)很高,同時(shí)相當(dāng)λ/4天線,向外輻射干擾信號(hào)。
6、單板內(nèi)數(shù)字地、模擬地有多個(gè),只允許提供一個(gè)共地點(diǎn)。
7、接地還包括當(dāng)用導(dǎo)線作電源回線、搭接等內(nèi)容。 6濾波 1、選擇EMI信號(hào)濾波器濾除導(dǎo)線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號(hào)質(zhì)量。
一個(gè)典型信號(hào)的頻譜:c3ef5894-2150-11ec-82a8-dac502259ad0.jpgc46f5fa8-2150-11ec-82a8-dac502259ad0.jpg2、選擇交直流電源濾波器抑制內(nèi)外電源線上的傳導(dǎo)和輻射干擾,既防止EMI進(jìn)入電網(wǎng),危害其它電路,又保護(hù)設(shè)備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1MHz時(shí)占主導(dǎo)地位。CM在 > 1MHz時(shí),占主導(dǎo)地位。
3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。
4、盡可能對(duì)芯片的電源去耦(1-100nF),對(duì)進(jìn)入板極的直流電源及穩(wěn)壓器和DC/DC轉(zhuǎn)換器的輸出進(jìn)行濾波(uF)。

c4e94d54-2150-11ec-82a8-dac502259ad0.png

其中Cmin≈ΔIΔt/ΔVmax,ΔVmax一般取2%的干擾電平。注意減小電容引線電感,提高諧振頻率,高頻應(yīng)用時(shí)甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。 7其它 單板的干擾抑制涉及的面很廣,從傳輸線的阻抗匹配到元器件的EMC控制,從生產(chǎn)工藝到扎線方法,從編碼技術(shù)到軟件抗干擾等。 一個(gè)機(jī)器的孕育及誕生實(shí)際上是EMC工程。最主要需要工程師們?cè)O(shè)計(jì)中注入EMC意識(shí)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    172

    文章

    5817

    瀏覽量

    171612
  • emc
    emc
    +關(guān)注

    關(guān)注

    167

    文章

    3824

    瀏覽量

    182556
  • EMC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    5

    文章

    256

    瀏覽量

    39359
  • EMC測(cè)試
    +關(guān)注

    關(guān)注

    10

    文章

    141

    瀏覽量

    26936

原文標(biāo)題:你設(shè)計(jì)電路時(shí),有考慮這些EMC的設(shè)計(jì)要點(diǎn)嗎

文章出處:【微信號(hào):c-stm32,微信公眾號(hào):STM32嵌入式開發(fā)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析

    `EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析,這是一本書!我用好壓軟件壓縮的,不知道論壇說是20M以內(nèi),就是傳不上去!`
    發(fā)表于 11-21 11:15

    EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析

    分享與學(xué)習(xí) EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析相關(guān)課程:http://t.elecfans.com/topic/45.html
    發(fā)表于 12-09 10:47

    【下載】《EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析(第2版)》

    技術(shù)等各個(gè)方面?!  ?b class='flag-5'>EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析(第2版)》是以實(shí)用為目的,以具有代表性的案例來說明復(fù)雜的原理,并盡量避免拖沓冗長(zhǎng)的理論,可作為電子產(chǎn)品設(shè)計(jì)部門
    發(fā)表于 09-25 17:19

    【下載】《 EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析(第2版)》

    相關(guān)推薦:http://t.elecfans.com/topic/45.html?elecfans_trackid=bbs_toptxt內(nèi)容簡(jiǎn)介  《EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析
    發(fā)表于 01-16 18:02

    分享:EMC(電磁兼容)設(shè)計(jì)與測(cè)試案例分析

    非常不錯(cuò)的EMC(電磁兼容)設(shè)計(jì)與測(cè)試案例分析資料資料來自網(wǎng)絡(luò)
    發(fā)表于 11-08 22:54

    電磁兼容標(biāo)準(zhǔn)知識(shí)匯總,39份EMC、EMI文檔資料合集

    分析電磁兼容故障的一般性處理意見.pdfEMC電子工程師必備.pdfPCB design techniques for lowest-cost EMC.pdfEMC&EMIEMC
    發(fā)表于 03-11 16:37

    EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析(第二版)

    EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析(第2版)》以EMC:案例分析為主線,通過案例描述、
    發(fā)表于 09-07 11:20 ?0次下載

    EMC電磁兼容測(cè)試及其電路設(shè)計(jì)

    本專題為你詳細(xì)講述EMC電磁兼容的含義、EMI原理、電磁兼容測(cè)試、電磁兼容電路設(shè)計(jì)、
    發(fā)表于 07-19 18:02
    <b class='flag-5'>EMC</b><b class='flag-5'>電磁兼容</b><b class='flag-5'>測(cè)試</b>及其<b class='flag-5'>電路</b>設(shè)計(jì)

    EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析(第二版)

    電子發(fā)燒友網(wǎng)站提供《EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析(第二版).txt》資料免費(fèi)下載
    發(fā)表于 07-20 14:10 ?0次下載

    EMC電磁兼容設(shè)計(jì)與測(cè)試桉例分析

    EMC電磁兼容設(shè)計(jì)與測(cè)試桉例分析!資料來源網(wǎng)絡(luò),如有侵權(quán),敬請(qǐng)見諒
    發(fā)表于 11-30 14:09 ?0次下載

    EMC電磁兼容的詳細(xì)介紹與案例分析資料說明

    1.基礎(chǔ)知識(shí)要點(diǎn),2. 電磁兼容息息相關(guān)性,2.測(cè)試部分項(xiàng)目要點(diǎn)分析員水印,4.電磁兼容思考
    的頭像 發(fā)表于 03-03 10:55 ?8817次閱讀

    醫(yī)療機(jī)械電磁兼容EMC整改的要點(diǎn)有哪些

    醫(yī)療機(jī)械電磁兼容EMC整改的要點(diǎn);系統(tǒng)功能測(cè)試,滿足現(xiàn)場(chǎng)功能需要后,進(jìn)行電磁兼容測(cè)試,
    發(fā)表于 05-31 10:09 ?1417次閱讀

    EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析

    EMC電磁兼容設(shè)計(jì)與測(cè)試案例分析
    發(fā)表于 08-28 14:58 ?97次下載

    鄭軍琦EMC(電磁兼容)設(shè)計(jì)與測(cè)試案例分析.zip

    鄭軍琦EMC(電磁兼容)設(shè)計(jì)與測(cè)試案例分析
    發(fā)表于 12-30 09:22 ?118次下載

    電磁兼容EMC測(cè)試是什么?

    摘要: 電磁兼容(Electromagnetic Compatibility,EMC測(cè)試是一種評(píng)估電子設(shè)備在其使用環(huán)境中對(duì)電磁干擾(Electromagnetic Interfere
    的頭像 發(fā)表于 12-12 09:23 ?829次閱讀
    <b class='flag-5'>電磁兼容</b><b class='flag-5'>EMC</b><b class='flag-5'>測(cè)試</b>是什么?