0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

優(yōu)秀的 Verilog/FPGA開源項目之 USB通信

OpenFPGA ? 來源:OpenFPGA ? 作者:碎碎思 ? 2021-11-02 14:54 ? 次閱讀

優(yōu)秀的 Verilog/FPGA開源項目介紹(五)- USB通信

USB是我們生活中非常非常常見的接口,鼠標、鍵盤以及常見的U 盤等,可以說現(xiàn)在的USB設備已經滲透到生活中的方方面面,下面就介紹幾個開源的USB IP,供大家學習。

0-官方網站

https://www.usb.org/?

很多人花各種XX幣下載各種標準,其實太浪費時間和精力了,這里介紹一個網站--usb.org。

USB Implementers Forum, Inc. 是一家非營利性公司,由開發(fā)通用串行總線規(guī)范的公司集團創(chuàng)立。USB-IF 的成立是為了為通用串行總線技術的進步和采用提供支持組織和論壇。該論壇促進了高質量兼容 USB 外圍設備(設備)的開發(fā),并促進了 USB 的優(yōu)勢和通過一致性測試的產品質量。

1-usbcorev

項目地址

https://github.com/avakar/usbcorev?

項目簡介

該IP可以將全速 (12Mbps) USB 2.0 設備內核嵌入到 FPGA 設計中。

接口部分

我們知道USB接口使用了差分結構,所以接口部分還是很復雜的。

980b5e2c-3b8a-11ec-82a9-dac502259ad0.png

由于 USB 在其半雙工差分線上使用了一些奇怪的信號,因此需要做一些工作才能將其連接到核心。以下五個信號連接到USB 信號的 D+ 和 D- 。

  • input rx_j -- D+/D-線上的微分值

  • input rx_se0 -- 單端零檢測:應在 D+ 和 D- 線均為零時設置

  • output tx_se0-- 在兩條 USB 線上傳輸零;優(yōu)先于tx_j

  • output tx_j-- 傳輸tx_j到 D+ 和~tx_jD-

  • output tx_en -- 啟用發(fā)射器

如果使用的 FPGA 沒有差分接收器,那么可以簡單地使用兩個引腳并按如下方式連接它們。但是,如果沒有差分接收器,這將超出 USB 規(guī)范。

inoutusb_dp;
inoutusb_dn;

//...

wireusb_tx_se0,usb_tx_j,usb_tx_en;
usbusb0(
.rx_j(usb_dp),
.rx_se0(!usb_dp&&!usb_dn),

.tx_se0(usb_tx_se0),
.tx_j(usb_tx_j),
.tx_en(usb_tx_en));

assignusb_dp=usb_tx_en?(usb_tx_se0?1'b0:usb_tx_j):1'bz;
assignusb_dn=usb_tx_en?(usb_tx_se0?1'b0:!usb_tx_j):1'bz;

對于 Xilinx Spartan 6 系列,使用四個物理引腳如下。

//Thesepinsareconfiguredasdifferentialinputs.Unfortunately,
//youcan'tusesingle-endedreceiversnortransmittersonthesepins.
inputusb_sp;
inputusb_sn;

//Thesepinsaresingle-endedinouts.
inoutusb_dp;
inoutusb_dn'

//...

IBUFDSusb_j_buf(.I(usb_sp),.IB(usb_sn),.O(usb_rx_j_presync));
synchusb_j_synch(clk_48,usb_rx_j_presync,usb_rx_j);
synchusb_se0_synch(clk_48,!usb_dp&&!usb_dn,usb_rx_se0);

wireusb_tx_se0,usb_tx_j,usb_tx_en;
usbusb0(
.rx_j(usb_rx_j),
.rx_se0(usb_rx_se0),

.tx_se0(usb_tx_se0),
.tx_j(usb_tx_j),
.tx_en(usb_tx_en));

assignusb_dp=usb_tx_en?(usb_tx_se0?1'b0:usb_tx_j):1'bz;
assignusb_dn=usb_tx_en?(usb_tx_se0?1'b0:!usb_tx_j):1'bz;

注意接收器之后的同步。

無論在哪個引腳上傳輸,都需要在線路上增加串阻,通常大約 27 歐姆就可以了。

還需要將 D+ 線增加1.5K的 3.3V 上拉。如果您想動態(tài)連接/分離到總線,可以直接或通過 FPGA 上的引腳拉動它。確保永遠不要下拉線路,上拉引腳的唯一有效輸出是1'b1和1'bz。

2-no2usb

https://github.com/no2fpga/no2usb?

該項目是Lattice眾多擁簇的一員的項目,平臺也是運行在ice40中,之前我也做了一個開發(fā)板(),奈何國內對這個感興趣的不過,也就沒怎么推廣。

下面簡單介紹一下這個項目。

概述

該 fpga 內核僅使用普通 FPGA CMOS IO 實現(xiàn) USB 全速 SIU(Server Interface Unit)。

  • 小巧高效(最初針對 ice40)
  • 靈活,動態(tài) EP 配置
  • 時鐘

該項目目前只運行在ice40芯片(Apple曾使用的)上,目前在適配ecp5(lattice)。

說明

?

https://github.com/smunaut/ice40-playground/tree/master/cores

?

3-tinyfpga_bx_usbserial(USB轉串口 SPI)

?

https://github.com/davidthings/tinyfpga_bx_usbserial

?

這個項目的起源也很有意思,ice40系列FPGA是使用SPI接口燒寫程序的(類似JTAG),使用時需要一個USB轉SPI芯片作為“JTAG”,常用的就是FT232/FT2232等,但是FTDI的芯片價格普遍比較貴(差不多和ICE40一樣價格甚至更貴),本項目的起源就是為了節(jié)省這一芯片,使用FPGA本身實現(xiàn)USB-SPI。

項目起源地址

?

https://github.com/tinyfpga/TinyFPGA-Bootloader

?

簡介

Lawrie Griffiths 深入研究了這段代碼的"暗盒",并做了大量工作將其更改為 USB - SERIAL 橋接器,將用戶視為串行端口,而不是 SPI 主機。他還創(chuàng)造了一些很好的例子,他的工作在這里:

?

https://github.com/lawrie/tiny_usb_examples

?

本項目針對以上兩個項目做了一些改善。并且做了很多改善,不僅使用ICE40系列FPGA還適配了XIlinx A7 FPGA,同時ECP5(Lattice)也可以使用。

項目資源使用如下:

Info:Deviceutilisation:
Info:ICESTORM_LC:1093/768014%
Info:ICESTORM_RAM:2/326%
Info:SB_IO:9/2563%
Info:SB_GB:8/8100%
Info:ICESTORM_PLL:1/250%
Info:SB_WARMBOOT:0/10%

項目的README中有詳細的介紹及使用教程,這里就介紹的這里,畢竟不是完整的USB通信。

4-眾多IP核

?

https://github.com/ultraembedded/cores

?

這個項目不僅不包括了USB(主要是USB1.1),還包括很多常見的低速接口-SPI UART I2S等等

每個IP都有完整的說明,自己去看吧,非常適合新手調試接口。

5-usb_cdc(設備類)

?

https://github.com/ultraembedded/core_usb_cdc

?

USB的CDC類是USB通信設備類 (Communication Device Class)的簡稱。CDC類是USB組織定義的一類專門給各種通信設備(電信通信設備和中速網絡通信設備)使用的USB子類。

簡介

該項目是一個簡單的 USB 外設接口(設備)實現(xiàn),可枚舉為高速 (480Mbit/s) 或全速 (12Mbit/s) CDC-ACM 設備。

該 IP 具有用于輸入和輸出數據的簡單 FIFO 接口(有效、數據、接受),以及用于連接到 USB PHY 的 UTMI 接口。

特征

  • 高速或全速 USB CDC 設備。
  • 硬件枚舉 - 無需軟件干預。
  • UTMI PHY 接口
  • 具有握手功能的簡單 8 位數據輸入/輸出接口(符合 8 位寬 AXI4-Stream 接口)。
  • 配置/要求(全速(12Mbit/s))

文件說明

Configuration/Requirements(FullSpeed(12Mbit/s))

Top:usb_cdc_core
Clock:clk_i-48MHzor60MHz
Reset:rst_i-Asynchronous,activehigh
VID/PIDcanbechangedinusb_desc_rom.v
Param:USB_SPEED_HS="False"
Configuration/Requirements(HighSpeed(480Mbit/s))

Top:usb_cdc_core
Clock:clk_i-60MHz
Reset:rst_i-Asynchronous,activehigh
VID/PIDcanbechangedinusb_desc_rom.v
Param:USB_SPEED_HS="True"

該項目在仿真下驗證,在 FPGA 上針對 Linux、Windows 和 MAC OS-X 進行了測試。

6-www-asics-ws的項目

?

https://github.com/www-asics-ws

?

www-asics-ws項目中包含了USB1.1和USB2.0設備類USB IP。
usb1_device

  • USB 1.1 兼容功能
  • 支持硬件枚舉
  • 無需微控制器/CPU
  • 基于 FIFO 的接口
  • 用 Verilog 編寫
  • 完全可合成
  • 仿真及硬件測試

usb2_dev

這是一個符合 USB 2.0 標準的內核。由于接口速度高,此內核需要外部 PHY。已開發(fā)出用于 USB 的行業(yè)標準 PHY 接口。該接口稱為USB Transceiver Macrocell Interface或簡稱UTMI。USB 內核的主機接口符合 WISHBONE SoC 標準。有關 USB 標準和完整規(guī)范的更多信息,請訪問www.usb.org。有關 WISHBONE SoC 的更多信息和完整規(guī)范,請訪問www.opencores.org。UTMI 規(guī)范(以及其他各種有用的 USB 文件)可以從這里下載:https : //www.intel.com/content/www/us/en/io/universal-serial-bus/universal-serial-bus-specifications .html

參考意義不大,不能直接在FPGA中使用,需要搭配PHY使用。

7-usbhostslave

?

https://github.com/freecores/usbhostslave

?

該項目已使用 Quartus 6.0 成功編譯并且USBHostSlave 已經在 SystemC 和 Altera Nios 開發(fā)套件 Cyclone 版中進行了測試。

整個項目文檔說明很少,但是看提交記錄該項目完成度很高,還是適合入坑。

優(yōu)秀的 Verilog/FPGA開源項目介紹(四)- Ethernet

9-core_usb_sniffer

?

https://github.com/ultraembedded/core_usb_sniffer

?

這個內核是一個 HS/FS USB2.0 分析器(USB 總線嗅探器)。

內核監(jiān)控 UTMI 接口,并通過 AXI-4 總線主接口將看到的流量記錄到內存緩沖區(qū)。

可以連續(xù)提取日志格式(連續(xù)捕獲模式),也可以在內存緩沖區(qū)已滿時內核停止捕獲(一次性模式)。

IP 的配置是使用 AXI4-Lite 從接口執(zhí)行的。

該內核已用于生產USB 2.0 捕獲設備(https://github.com/ultraembedded/usb2sniffer)這是實現(xiàn)的案例。

10-商業(yè)IP

?

https://www.synopsys.com/designware-ip/interface-ip/usb.html

?

商業(yè)IP肯定首推來自老牌大廠新思,新思科技在2018年推出基于HAPS-80 FPGA的硬件原型驗證平臺上部署了USB 3.2設備IP和主機IP。這些FPGA硬件原型驗證平臺在FinFET工藝節(jié)點的FPGA中使用了USB PHY。解決方案如下:

有需要的可以去上面的網站了解,需要money的IP,所以我就不過多介紹了,個人也不會選用,大公司自然有銷售對接。

以上就是今天推薦的項目,這里建議第一個和第五個項目可以入坑,其他看自己需求。

最后,還是感謝各個大佬開源的項目,讓我們受益匪淺。后面有什么感興趣方面的項目,大家可以在后臺留言或者加微信留言,今天就到這,我是爆肝的碎碎思,期待下期文章與你相見。

編輯:jq
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1624

    文章

    21539

    瀏覽量

    600514
  • USB 2.0
    +關注

    關注

    1

    文章

    23

    瀏覽量

    17390
  • IP
    IP
    +關注

    關注

    5

    文章

    1579

    瀏覽量

    149144
  • PHY
    PHY
    +關注

    關注

    2

    文章

    299

    瀏覽量

    51617

原文標題:優(yōu)秀的 Verilog/FPGA開源項目介紹(五)- USB通信

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    怎么樣提高verilog代碼編寫水平?

    優(yōu)秀代碼:在網上查找開源的、經過驗證的高質量 Verilog 代碼,學習他人的編程風格、代碼結構和設計思路。 實踐項目:嘗試自己設計和實現(xiàn)一些較為復雜的
    發(fā)表于 09-25 20:05

    FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL

    崗位職責 1.負責FPGA的架構設計、代碼編寫、仿真等; 2.協(xié)同軟、硬件工程師完成系統(tǒng)聯(lián)調和測試; 3.負責項目FPGA設計的相關文檔編寫及維護; 任職要求 1.碩士及以上學歷,電子、通信
    發(fā)表于 09-15 15:23

    如何用FPGA實現(xiàn)一個通信系統(tǒng)的發(fā)射端接收機?

    基礎(略懂verilog語法和通信原理)的人該怎么一步步學習? A:對于這個問題,分兩部分回答,一部分是如何設計以及思路,另一部分是規(guī)劃學習路線。拙見,僅供參考。 如何設計以及思路如下: 以下是使用 FPGA
    發(fā)表于 09-10 19:15

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構及應用,熟悉圖像算法的FPGA實現(xiàn)。 2.熟悉verilog vhdl,熟悉Xilinx或Intel等開發(fā)工具。 3.有AI算法 fpga實現(xiàn)經驗優(yōu)先。 4.本科及
    發(fā)表于 09-02 15:50

    FPGA開源項目Verilog常用可綜合IP模塊庫

    所有代碼在典型的 FPGA 和主流 FPGA 供應商中都具有高度可重用性。 可以出于任何目的對文件進行重新混合、轉換和構建,甚至是商業(yè)用途。
    發(fā)表于 03-29 11:31 ?766次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>開源</b><b class='flag-5'>項目</b>:<b class='flag-5'>Verilog</b>常用可綜合IP模塊庫

    fpga是用c語言還是verilog

    FPGA(現(xiàn)場可編程邏輯門陣列)開發(fā)主要使用的編程語言是硬件描述語言(HDL),其中Verilog是最常用的編程語言之一。而C語言通常用于傳統(tǒng)的軟件編程,與FPGA的硬件編程有所區(qū)別。
    的頭像 發(fā)表于 03-27 14:38 ?1518次閱讀

    如何排查FPGAUSB之間的芯片通信問題?

    ”,而在SBBulkSourceSink固件中沒有顯示這個錯誤,可不可以證明我的FPGAUSB之間通信成功?另外,我該如何排查FPGAUSB
    發(fā)表于 02-27 06:46

    優(yōu)秀Verilog/FPGA開源項目開發(fā)-CAN通信

    CAN總線有兩個ISO國際標準:ISO11898 和 ISO11519。
    的頭像 發(fā)表于 02-22 09:32 ?1699次閱讀
    <b class='flag-5'>優(yōu)秀</b>的<b class='flag-5'>Verilog</b>/<b class='flag-5'>FPGA</b><b class='flag-5'>開源</b><b class='flag-5'>項目</b>開發(fā)-CAN<b class='flag-5'>通信</b>篇

    FPGA? 開搞!

    。 該工具鏈使用 Yosys 和 OpenFPGALoader 等開源工具,并與 Cologne Chip 合作開發(fā)實施和比特流生成工具。在設計輸入方面,工程師可以使用 Verilog、VHDL(通過
    發(fā)表于 01-11 00:52

    關于FPGA開源項目介紹

    Hello,大家好,之前給大家分享了大約一百多個關于FPGA開源項目,涉及PCIe、網絡、RISC-V、視頻編碼等等,這次給大家?guī)淼氖遣豢菰锏膴蕵?b class='flag-5'>項目,主要偏向老的游戲內核使用
    的頭像 發(fā)表于 01-10 10:54 ?1273次閱讀
    關于<b class='flag-5'>FPGA</b>的<b class='flag-5'>開源</b><b class='flag-5'>項目</b>介紹

    開源FPGA項目有哪些

    請問開源FPGA項目有哪些?
    發(fā)表于 12-26 12:09

    書寫開源魂|2023 年活力開源貢獻者、開源項目揭曉

    ,共同構筑可持續(xù)發(fā)展的開源生態(tài)。 11 月 9 日,2023 年貢獻者與開源項目評選正式啟動。為感謝廣大貢獻者堅持不懈的努力和貢獻,2023 年活力開源貢獻者、
    的頭像 發(fā)表于 12-22 09:26 ?569次閱讀
    書寫<b class='flag-5'>開源</b><b class='flag-5'>之</b>魂|2023 年活力<b class='flag-5'>開源</b>貢獻者、<b class='flag-5'>開源</b><b class='flag-5'>項目</b>揭曉

    書寫開源魂|2023年活力開源貢獻者、開源項目揭曉

    ,共同構筑可持續(xù)發(fā)展的開源生態(tài)。 11月9日,2023年貢獻者與開源項目評選正式啟動。為感謝廣大貢獻者堅持不懈的努力和貢獻,2023年活力開源貢獻者、
    的頭像 發(fā)表于 12-18 15:55 ?435次閱讀

    FPGA優(yōu)質開源模塊-SRIO IP核的使用

    本文介紹一個FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協(xié)議是一種高速串行通信協(xié)議,在我參與的項目中主要是用于FPGA和DSP之間的高速
    的頭像 發(fā)表于 12-12 09:19 ?1922次閱讀
    <b class='flag-5'>FPGA</b>優(yōu)質<b class='flag-5'>開源</b>模塊-SRIO IP核的使用

    為你的FPGA設計加加速,NIC、Router、Switch任意實現(xiàn)

    為你的FPGA設計加加速,NIC、Router、Switch任意實現(xiàn) 優(yōu)秀的IC/FPGA開源項目(二)-Net
    發(fā)表于 11-01 16:27