0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

模擬電路基礎(chǔ)知識(shí)總結(jié)

multisim ? 來(lái)源:multisim ? 作者:multisim ? 2022-02-14 19:26 ? 次閱讀

1、HC為COMS電平,HCT為T(mén)TL電平

2、LS輸入開(kāi)路為高電平,HC輸入不允許開(kāi)路,HC一般都要求有上下拉電阻來(lái)確定輸入端無(wú)效時(shí)的電平。LS卻沒(méi)有這個(gè)要求

3、LS輸出下拉強(qiáng)上拉弱,HC上拉下拉相同

4、工作電壓:LS只能用5V,而HC一般為2V到6V

5、CMOS可以驅(qū)動(dòng)TTL,但反過(guò)來(lái)是不行的。TTL電路驅(qū)動(dòng)COMS電路時(shí)需要加上拉電阻,將2.4V~3.6V之間的電壓上拉起來(lái),讓CMOS檢測(cè)到高電平輸入

6、驅(qū)動(dòng)能力不同,LS一般高電平的驅(qū)動(dòng)能力為5mA,低電平為20mA;而CMOS的高低電平均為5mA

7、RS232電平為+12V為邏輯負(fù),-12為邏輯正

8、74系列為商用,54為軍用

9、TTL高電平>2.4V,TTL低電平<0.4V,噪聲容限0.4V

10、OC門(mén),即集電極開(kāi)路門(mén)電路(為什么會(huì)有OC門(mén)?因?yàn)橐獙?shí)現(xiàn)“線與”邏輯),OD門(mén),即漏極開(kāi)路門(mén)電路,必須外界上拉電阻和電源才能將開(kāi)關(guān)電平作為高低電平用。否則它一般只作為開(kāi)關(guān)大電壓和大電流負(fù)載,所以又叫做驅(qū)動(dòng)門(mén)電路。并且只能吸收電流,必須外界上拉電阻和電源才才能對(duì)外輸出電流

11、COMS的輸入電流超過(guò)1mA,就有可能燒壞COMS

12、當(dāng)接長(zhǎng)信號(hào)傳輸線時(shí),在COMS電路端接匹配電阻

13、在門(mén)電路輸入端串聯(lián)10K電阻后再輸入低電平,輸入端出呈現(xiàn)的是高電平而不是低電平

14、如果電路中出現(xiàn)3.3V的COMS電路去驅(qū)動(dòng)5VCMOS電路的情況,如3.3V單片機(jī)去驅(qū)動(dòng)74HC,這種情況有以下幾種方法解決,最簡(jiǎn)單的就是直接將74HC換成74HCT的芯片,因?yàn)?.3VCMOS可以直接驅(qū)動(dòng)5V的TTL電路;或者加電壓轉(zhuǎn)換芯片;還有就是把單片機(jī)的I/O口設(shè)為開(kāi)漏,然后加上拉電阻到5V,這種情況下得根據(jù)實(shí)際情況調(diào)整電阻的大小,以保證信號(hào)的上升沿時(shí)間。

15、邏輯門(mén)輸出為高電平時(shí)的負(fù)載電流(為拉電流),邏輯門(mén)輸出為低電平時(shí)的負(fù)載電流(為灌電流)

16、由于漏級(jí)開(kāi)路,所以后級(jí)電路必須接一上拉電阻,上拉電阻的電源電壓就可以決定輸出電平。這樣漏極開(kāi)路形式就可以連接不同電平的器件,用于電平轉(zhuǎn)換。需要注意的一點(diǎn):在上升沿的時(shí)候通過(guò)外部上拉無(wú)源電阻對(duì)負(fù)載進(jìn)行充電,所以上升沿的時(shí)間可能不夠迅速,盡量使用下降沿

17、幾種電平轉(zhuǎn)換方法:

(1)晶體管+上拉電阻法

就是一個(gè)雙極型三極管或MOSFET,C/D極接一個(gè)上拉電阻到正電源,輸入電平很靈活,輸出電平大致就是正電源電平。

(2)OC/OD器件+上拉電阻法

跟1)類似。適用于器件輸出剛好為OC/OD的場(chǎng)合。

(3)74xHCT系列芯片升壓(3.3V→5V)

凡是輸入與5VTTL電平兼容的5VCMOS器件都可以用作3.3V→5V電平轉(zhuǎn)換。

——這是由于3.3VCMOS的電平剛好和5VTTL電平兼容(巧合),而CMOS的輸出電平總是接近電源電平的。

廉價(jià)的選擇如74xHCT(HCT/AHCT/VHCT/AHCT1G/VHCT1G/...)系列(那個(gè)字母T就表示TTL兼容)。

(4)超限輸入降壓法(5V→3.3V,3.3V→1.8V,...)

凡是允許輸入電平超過(guò)電源的邏輯器件,都可以用作降低電平。

這里的"超限"是指超過(guò)電源,許多較古老的器件都不允許輸入電壓超過(guò)電源,但越來(lái)越多的新器件取消了這個(gè)限制(改變了輸入級(jí)保護(hù)電路)。

例如,74AHC/VHC系列芯片,其datasheets明確注明"輸入電壓范圍為0~5.5V",如果采用3.3V供電,就可以實(shí)現(xiàn)5V→3.3V電平轉(zhuǎn)換。

(5)專用電平轉(zhuǎn)換芯片

最著名的就是164245,不僅可以用作升壓/降壓,而且允許兩邊電源不同步。這是最通用的電平轉(zhuǎn)換方案,但是也是很昂貴的(俺前不久買(mǎi)還是¥45/片,雖是零售,也貴的嚇人),因此若非必要,最好用前兩個(gè)方案。

(6)電阻分壓法

最簡(jiǎn)單的降低電平的方法。5V電平,經(jīng)1.6k+3.3k電阻分壓,就是3.3V。

(7)限流電阻法

18、無(wú)極性電容和有極性電容:前者的封裝基本為0805,0603。后者用的最多為鋁電解電容,好一點(diǎn)的鉭電容

19、PQFP(PlasticQuadFlatPackage,塑料四邊引出扁平封裝),

BGA(BallGridArrayPackage,

球柵陣列封裝),

PGA(PinGridArrayPackage,針柵陣列封裝),

PLCC(PlasticLeadedChipCarrier,塑料有引線芯片載體),

SOP(SmallOutlinePackage,小尺寸封裝),

TOSP(ThinSmallOutlinePackage,薄小外形封裝),

SOIC(SmallOutlineIntegratedCircuitPackage,小外形集成電路封裝)

集成電路常見(jiàn)的封裝形式:

QFP(quadflatpackage)四面有鷗翼型腳(封裝)

BGA(ballgridarray)球柵陣列(封裝)

PLCC(plasticleadedchipcarrier)四邊有內(nèi)勾型腳(封裝)

SOJ(smalloutlinejunction)兩邊有內(nèi)勾型腳(封裝)

SOIC(smalloutlineintegratedcircuit)兩面有鷗翼型腳(封裝)

20、屏蔽線對(duì)靜電有很強(qiáng)的抑制作用,雙絞線對(duì)電磁感應(yīng)也有一定的抑制效果

21、模擬信號(hào)采樣抗干擾技術(shù):可以采用具有差動(dòng)輸入的測(cè)量放大器,采用屏蔽雙膠線傳輸測(cè)量信號(hào),或?qū)㈦妷盒盘?hào)改變?yōu)殡娏餍盘?hào),以及采用阻容濾波等技術(shù)

22、閑置不用的IC管腳不要懸空以避免干擾引入。不用的運(yùn)算放大器正輸入端接地,負(fù)輸入端接輸出。單片機(jī)不用的I/O口定義成輸出。單片機(jī)上有一個(gè)以上電源、接地端,每個(gè)都要接上,不要懸空

23、電阻阻值色環(huán)表示法:普通的色環(huán)電阻器用4環(huán)表示,精密電阻器用5環(huán)表示

24、電阻的作用為分流、限流、分壓、偏置、濾波(與電容器組合使用)和阻抗匹配等

25、電容的作用:隔直流,旁路,耦合,濾波,補(bǔ)償,充放電,儲(chǔ)能等

26、一般電容的數(shù)字表示法單位為pF,電解電容一般為uF

27、電容器的主要性能指標(biāo):電容器的容量(即儲(chǔ)存電荷的容量),耐壓值(指在額定溫度范圍內(nèi)電容能長(zhǎng)時(shí)間可靠工作的最大直流電壓或最大交流電壓的有效值)耐溫值(表示電容所能承受的最高工作溫度。)

28、電感器的作用:濾波,陷波,振蕩,儲(chǔ)存磁能等

29、電感器的分類:空芯電感和磁芯電感.磁芯電感又可稱為鐵芯電感和銅芯電感等

30、半導(dǎo)體二極管的分類a按材質(zhì)分:硅二極管和鍺二極管;b按用途分:整流二極管,檢波二極管,穩(wěn)壓二極管,發(fā)光二極管,光電二極管,變?nèi)荻O管。

31、場(chǎng)效應(yīng)管是電壓控制元件,而晶體管是電流控制元件。在只允許從信號(hào)源取較少電流的情況下,應(yīng)選用場(chǎng)效應(yīng)管;而在信號(hào)電壓較低,又允許從信號(hào)源取較多電流的條件下,應(yīng)選用晶體管

32、Socket是一種插座封裝形式,是一種矩型的插座;Slot是一種插槽封裝形式,是一種長(zhǎng)方形的插槽

33、晶振的測(cè)量方法:用萬(wàn)用表RX10K檔測(cè)量石英晶體振蕩器的正,反向電阻值.正常時(shí)應(yīng)為無(wú)窮大.若測(cè)得石英晶體振蕩器有一定的阻值或?yàn)榱?則說(shuō)明該石英晶體振蕩器已漏電或擊穿損壞

34、IO口輸出高電平時(shí),驅(qū)動(dòng)能力最低,對(duì)外顯示為推電流;IO口輸出低電平時(shí),驅(qū)動(dòng)能力最大,對(duì)外顯示為拉電流

35、外圍集成數(shù)字驅(qū)動(dòng)電路如果驅(qū)動(dòng)的是感性負(fù)載,必須加限流電阻或鉗住二極管

36、9013提供的驅(qū)動(dòng)電流有300mA

37、輸出數(shù)據(jù)應(yīng)該鎖存(外圍速度跟不上,所以需要鎖存),輸入數(shù)據(jù)應(yīng)該有三態(tài)緩沖(加入了高阻狀態(tài),不至于對(duì)內(nèi)部的數(shù)據(jù)總線產(chǎn)生影響)

38、8位并行輸出口(必須帶有鎖存功能):74LS377,74LS273.8位并行輸入口(必須是三態(tài)門(mén)):74LS373,74LS244

39、串行口擴(kuò)展并行口,并行輸入口:74LS165。并行輸出口:74LS164

40、鍵盤(pán)工作方式有三種:1、編程掃描方式2、定時(shí)掃描方式3、中斷方式。還可以專門(mén)設(shè)計(jì)一個(gè)IO口用來(lái)進(jìn)行雙功能鍵的設(shè)計(jì)(上檔鍵和下檔鍵)

41、對(duì)于TTL負(fù)載,主要應(yīng)考慮直流負(fù)載特性,因?yàn)門(mén)TL的電流大,分布電容小。對(duì)于MOS型負(fù)載,主要應(yīng)考慮交流負(fù)載特性,因?yàn)镸OS型負(fù)載的輸入電流小,主要考慮分布電容

42、特別注意總線負(fù)載平衡的概念!

43、上拉電阻的好處:

1、提高信號(hào)電平

2、提高總線的抗電磁干擾能力(電磁信號(hào)通過(guò)DB進(jìn)入CPU)

3、抑制靜電干擾(CMOS芯片)4、反射波干擾(長(zhǎng)遠(yuǎn)距離傳輸)

44、穩(wěn)壓時(shí),采用兩級(jí)集成穩(wěn)壓芯片穩(wěn)壓效果更好

45、傳輸線的阻抗匹配:

1、終端并聯(lián)阻抗匹配(高電平下降)

2、始端串聯(lián)匹配(低電平抬高)

3、終端并聯(lián)隔直流匹配(RC串聯(lián)接地)

4、終端接鉗位二極管

46、接地分兩種:外殼接地(真正的接地)和工作接地(浮地)

47、在單片機(jī)中地的種類:數(shù)字地,模擬地,功率地(電流大,地線粗),信號(hào)地,交流地,屏蔽地

48、一點(diǎn)接地:低頻電路(1MHZ以下)。多點(diǎn)接地:高頻電路(10MHZ以上)

49、交流地與信號(hào)地不能公用,數(shù)字地和模擬地最好分開(kāi),然后在一點(diǎn)相連

50、揩振回路:可以選用云母、高頻陶瓷電容,隔直流:可以選用紙介、滌綸、云母、電解、陶瓷等電容,濾波:可以選用電解電容,旁路:可以選用滌綸、紙介、陶瓷、電解等電容

51、二極管應(yīng)用電路

(1)限幅電路---利用二極管單向?qū)щ娦院蛯?dǎo)通后兩端電壓基本不變的特點(diǎn)組成,將信號(hào)限定在某一范圍中變化,分為單限幅和雙限幅電路。多用于信號(hào)處理電路中。

(2)箝位電路---將輸出電壓箝位在一定數(shù)值上。

(3)開(kāi)關(guān)電路---利用二極管單向?qū)щ娦砸越油ê蛿嚅_(kāi)電路,廣泛用于數(shù)字電路中。

(4)整流電路---利用二極管單向?qū)щ娦?,將交流信?hào)變?yōu)橹绷餍盘?hào),廣泛用于直流穩(wěn)壓電源中。

(5)低電壓穩(wěn)壓電路---利用二極管導(dǎo)通后兩端電壓基本不變的特點(diǎn),采用幾只二極管串聯(lián),獲得3V以下輸出電壓

52、高頻旁路電容一般比較小,根據(jù)諧振頻率一般是0.1u,0.01u等,而去耦合電容一般比較大,是10uF或者更大

53、上拉電阻總結(jié):

1、當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門(mén)電路必須加上拉電阻,才能使用。

3、為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。

4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。

5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。

6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。

從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠小;電阻小,電流大。

54、上拉就是將不確定的信號(hào)通過(guò)一個(gè)電阻嵌位在高電平!電阻同時(shí)起限流作用!下拉同理!

55、旁路電容:產(chǎn)生一個(gè)交流分路,從而消去進(jìn)入易感區(qū)的那些不需要的能量。去耦電容:提供一個(gè)局部的直流電源給有源器件,以減少開(kāi)關(guān)噪聲在板上的傳播和將噪聲引導(dǎo)到地(他的取值大約為旁路電容的1/100到1/1000

原文標(biāo)題:55條模擬電路知識(shí)

文章出處:【微信公眾號(hào):multisim】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 模擬電路
    +關(guān)注

    關(guān)注

    125

    文章

    1551

    瀏覽量

    102559
  • 電流
    +關(guān)注

    關(guān)注

    40

    文章

    6682

    瀏覽量

    131478
  • HCT
    HCT
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    10015

原文標(biāo)題:55條模擬電路知識(shí)

文章出處:【微信號(hào):A1411464185,微信公眾號(hào):multisim】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    傳感器常見(jiàn)模擬電路基礎(chǔ)知識(shí)總結(jié)

    傳感器的輸入部分用到很多模擬電路,因此作為一個(gè)傳感器人,這些模擬電路基礎(chǔ)知識(shí)你必須懂!
    發(fā)表于 12-30 09:26 ?1920次閱讀

    常見(jiàn)模擬電路基礎(chǔ)知識(shí)總結(jié)

    基爾霍夫電流定律:在電路任一節(jié)點(diǎn),流入、流出該節(jié)點(diǎn)電流的代數(shù)和為零。
    發(fā)表于 05-08 15:40 ?967次閱讀
    常見(jiàn)<b class='flag-5'>模擬</b><b class='flag-5'>電路基礎(chǔ)知識(shí)</b><b class='flag-5'>總結(jié)</b>

    電路基礎(chǔ)知識(shí)講解 電路基本元件知識(shí)電路元件的伏安特性和功率特性

    電路基礎(chǔ)知識(shí)講解,電路基礎(chǔ)知識(shí)總結(jié);真的很全! 還包括電路基本元件知識(shí)電路元件的伏安特性和功率
    的頭像 發(fā)表于 07-31 11:56 ?4439次閱讀
    <b class='flag-5'>電路基礎(chǔ)知識(shí)</b>講解 <b class='flag-5'>電路基</b>本元件<b class='flag-5'>知識(shí)</b>與<b class='flag-5'>電路</b>元件的伏安特性和功率特性

    模擬電路基礎(chǔ)知識(shí)教程

    `<strong>模擬電路基礎(chǔ)知識(shí)教程</strong><br/><br/>初學(xué)者必讀
    發(fā)表于 12-04 11:06

    【好文分享】10個(gè)模擬電路基礎(chǔ)知識(shí)總結(jié)

    本帖最后由 松山歸人 于 2021-3-17 17:34 編輯 01 基爾霍夫定理的內(nèi)容是什么?基爾霍夫電流定律:在電路任一節(jié)點(diǎn),流入、流出該節(jié)點(diǎn)電流的代數(shù)和為零?;鶢柣舴螂妷憾桑涸?b class='flag-5'>電路中
    發(fā)表于 03-17 17:33

    電子電路基礎(chǔ)知識(shí)

    電子電路基礎(chǔ)知識(shí) 電路基礎(chǔ)知識(shí)(一)電路基礎(chǔ)知識(shí)(1
    發(fā)表于 01-15 09:47 ?22.8w次閱讀

    模擬電路基礎(chǔ)問(wèn)答題總結(jié)

    模擬電子的相關(guān)知識(shí)學(xué)習(xí)教材資料——模擬電路基礎(chǔ)問(wèn)答題總結(jié)
    發(fā)表于 09-20 16:10 ?0次下載

    磁路和電路基礎(chǔ)知識(shí)

    磁路和電路基礎(chǔ)知識(shí)
    發(fā)表于 04-07 08:59 ?0次下載

    數(shù)字電路基礎(chǔ)知識(shí)與要點(diǎn)

    數(shù)字電路基礎(chǔ)知識(shí)與要點(diǎn)
    發(fā)表于 09-19 09:00 ?62次下載
    數(shù)字<b class='flag-5'>電路基礎(chǔ)知識(shí)</b>與要點(diǎn)

    直流電路基礎(chǔ)知識(shí)

    直流電路基礎(chǔ)知識(shí)(電源技術(shù)雜志小木蟲(chóng))-直流電路基礎(chǔ)知識(shí),有需要的可以參考!
    發(fā)表于 09-15 19:06 ?92次下載
    直流<b class='flag-5'>電路基礎(chǔ)知識(shí)</b>

    電路基礎(chǔ)知識(shí)分享

    電路基礎(chǔ)知識(shí)分享。
    發(fā)表于 03-10 14:38 ?120次下載

    數(shù)字電路基礎(chǔ)知識(shí)

    數(shù)字電路基礎(chǔ)知識(shí)
    發(fā)表于 11-15 17:12 ?0次下載

    電路基礎(chǔ)知識(shí)總結(jié)PPT

    通俗易懂的電路基礎(chǔ)知識(shí)及原理分析.電路是電流的通路,是為了某種需要由電工設(shè)備或電路元件按一定方式組合而成。
    發(fā)表于 05-15 09:13 ?22次下載

    講解電路基礎(chǔ)知識(shí)

    下文總結(jié)電路基礎(chǔ)知識(shí)點(diǎn)。
    的頭像 發(fā)表于 06-27 17:12 ?1539次閱讀
    講解<b class='flag-5'>電路</b>的<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    電路基礎(chǔ)知識(shí)總結(jié)

    電路基礎(chǔ)知識(shí)介紹
    的頭像 發(fā)表于 08-30 09:49 ?4560次閱讀
    <b class='flag-5'>電路基礎(chǔ)知識(shí)</b><b class='flag-5'>總結(jié)</b>