0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx SelectIO IP的GUI參數(shù)詳細(xì)解釋

FPGA之家 ? 來(lái)源:FPGA之家 ? 作者:FPGA之家 ? 2022-06-06 09:46 ? 次閱讀

Xilinx SelectIO IP使用說(shuō)明

引言

雷達(dá)信號(hào)處理離不開(kāi)高速ADC/DAC的使用,而高速ADC/DAC的信號(hào)處理對(duì)時(shí)序的要求非??量獭ilinx SelectIO IP的出現(xiàn)滿足了大多數(shù)芯片對(duì)于時(shí)序的處理需求,開(kāi)發(fā)者可以高效的完成ADC/DAC驅(qū)動(dòng)設(shè)計(jì)。

本文主要針對(duì)Xilinx SelectIO IP的GUI(圖形用戶界面),對(duì)每個(gè)參數(shù)進(jìn)行詳細(xì)解釋,理解其中的內(nèi)涵,快速完成驅(qū)動(dòng)設(shè)計(jì)。下文詳細(xì)講述各個(gè)參數(shù)含義,內(nèi)容上有些枯燥,后續(xù)進(jìn)行FPGA設(shè)計(jì)實(shí)戰(zhàn),理論與實(shí)際相結(jié)合。

介紹

Xilinx SelectI IP是一個(gè)VHDL/Veilog封裝文件,根據(jù)用戶配置生成實(shí)例化的I/O邏輯,滿足了輸入SERDES、輸出SERDES和延遲模塊的應(yīng)用要求。另外,它也可以例化生成所需的I/O時(shí)鐘原語(yǔ),將它連接到I/O引腳。

特色

支持輸入、輸出或雙向總線,數(shù)據(jù)總線寬達(dá)16位,滿足絕大多數(shù)器件的設(shè)計(jì)要求;

創(chuàng)建驅(qū)動(dòng)I/O所需的時(shí)鐘電路邏輯,分為內(nèi)部時(shí)鐘或外部時(shí)鐘電路邏輯;

可選數(shù)據(jù)或時(shí)鐘延遲插入,對(duì)數(shù)據(jù)信號(hào)進(jìn)行同步或數(shù)據(jù)信號(hào)與時(shí)鐘信號(hào)之間進(jìn)行同步;

支持單、雙數(shù)據(jù)速率,實(shí)現(xiàn)信號(hào)與數(shù)據(jù)的相互轉(zhuǎn)換;

支持多種數(shù)據(jù)總線標(biāo)準(zhǔn):芯片對(duì)芯片、相機(jī)接收器、相機(jī)發(fā)射器、數(shù)字視覺(jué)接口(DVI)接收接口、發(fā)送接口和串行千兆媒體獨(dú)立接口(SGMII);

產(chǎn)品說(shuō)明書(shū)

SelectIO接口提供了源代碼HDL,包括輸入、輸出或雙向總線I/O電路,緩沖區(qū),任何所需的延遲元件,ISERDES和OSERDES、寄存器和I/O時(shí)鐘驅(qū)動(dòng)的實(shí)現(xiàn)。電路設(shè)計(jì)包含兩個(gè)主要組件:時(shí)鐘緩沖和處理,以及數(shù)據(jù)路徑。

9186addc-e52a-11ec-ba43-dac502259ad0.png

SelectIO內(nèi)部框圖

時(shí)鐘緩沖和處理

SelectIO向?qū)еС謱?duì)時(shí)鐘I/O邏輯使用BUFG或BUFIO2。一個(gè)帶有BUFIO2原語(yǔ)的輸入數(shù)據(jù)如下圖所示。可以為輸入時(shí)鐘添加插入延遲。

91bbb2b6-e52a-11ec-ba43-dac502259ad0.png

I/O網(wǎng)絡(luò)時(shí)鐘連接

數(shù)據(jù)路徑

SelectIO向?qū)椭贗/O中實(shí)例化和配置組件互連。你可以選擇:

使用或繞過(guò)延遲功能。

通過(guò)使用輸入SERDES或輸出SERDES來(lái)使用串并轉(zhuǎn)換/并串轉(zhuǎn)換功能。

支持雙數(shù)據(jù)速率(DDR)數(shù)據(jù)。

為單速率數(shù)據(jù)使用I/O寄存器。

91f1d6f2-e52a-11ec-ba43-dac502259ad0.png

數(shù)據(jù)流細(xì)節(jié)

標(biāo)準(zhǔn)

該接口支持下列I/O標(biāo)準(zhǔn)。

單端信號(hào):??HSTL_I, HSTL_II, HSTL_III, HSTL_I_18, HSTL_II_18, HSTL_III_18, HSTL_I_12, LVCMOS33, LVCMOS25, LVCMOS18, LVCMOS15, LVCMOS12, SSTL15SSTL18_I, SSTL18_II

差分信號(hào):??DIFF HSTL I, DIFF HSTL I 18, DIFF HSTL II, DIFF HSTL II 18, DIFFSSTL15, DIFF SSTL18 I, DIFF SSTL18 II, LVDS25, TMDS_33, MINI_LVDS_25, PPDS_25,BLVDS_25、LVDS RSDS_25

92609f7e-e52a-11ec-ba43-dac502259ad0.png

SelectIO單端輸入輸出電平

92a4172c-e52a-11ec-ba43-dac502259ad0.png

SelectIO差分輸入輸出電平

更多關(guān)于Select IO邏輯資源的詳細(xì)介紹(比如LOGIC、DELAY、DELAYCTRL、SERDES等),請(qǐng)閱讀ug471_7Series_SelectIO.pdf

設(shè)計(jì)流程

本章描述了定制和生成核、約束核和的仿真、合成和實(shí)現(xiàn)步驟。

Data Bus Setup

92de0798-e52a-11ec-ba43-dac502259ad0.png

Data Bus Setup界面

Interface Template

選擇向?qū)еС諷GMII, DVI接收器,DVI發(fā)射器,Camera link接收器數(shù)據(jù)總線格式,攝像頭連接發(fā)射器和芯片對(duì)芯片接口。SelectIO接口向?qū)H為上面提到的所有接口配置數(shù)據(jù)引腳。一般選擇Custom或者Chip to Chip來(lái)完成高速ADC、DAC芯片或者AD/DA芯片的時(shí)序設(shè)計(jì)。

Data Bus Direction

總線的方向可以選擇。選擇向?qū)еС州斎耄敵?,雙向和單獨(dú)的I/O總線。單獨(dú)的輸入和輸出選項(xiàng)創(chuàng)建獨(dú)立的輸入和輸出引腳。開(kāi)發(fā)者根據(jù)所用芯片的引腳實(shí)際方向進(jìn)行選擇。

Data Rate

如果數(shù)據(jù)在上升沿觸發(fā)時(shí),請(qǐng)選擇SDR。如果上升沿與下降沿都觸發(fā),選擇DDR。數(shù)據(jù)速率的選擇影響序列化因子限制。

Serialization Factor

如果選擇了序列化因子,將實(shí)例化ISERDESE2(串并轉(zhuǎn)換器)和/或OSERDESE2(并串轉(zhuǎn)換器)。所有數(shù)據(jù)由時(shí)間片,然后從右到左連接。例如,假設(shè)輸出數(shù)據(jù)總線是8位寬的,序列化因子為4。如果數(shù)據(jù)在引腳上顯示為:00,01、02、03時(shí),呈現(xiàn)給設(shè)備的數(shù)據(jù)將為03020100。如果選擇了10或14的序列化因子,那么每個(gè)I/O將實(shí)例化兩個(gè)SERDES塊因?yàn)槊總€(gè)SERDES的最大序列化能力是8:1。當(dāng)數(shù)據(jù)速率為SDR時(shí),序列化因子的可能值為2-8。當(dāng)數(shù)據(jù)速率為DDR時(shí),序列化因子可設(shè)置為4、6、8、10或14。Bitslip對(duì)于網(wǎng)絡(luò)模式總是啟用功能。如果不是,則將此引腳綁定到邏輯0。

如果所用ADC/DAC芯片為串行數(shù)據(jù)輸入輸出,選擇序列化因子,可以方便的實(shí)現(xiàn)串并、并串?dāng)?shù)據(jù)之間的轉(zhuǎn)換。

9315d222-e52a-11ec-ba43-dac502259ad0.png

串行數(shù)據(jù)時(shí)序

如果選擇了序列化因子,IP自動(dòng)生成ISERDESE2或者OSERDESE2,IP引腳會(huì)多出Bitslip,其用來(lái)實(shí)現(xiàn)并行數(shù)據(jù)的邊界對(duì)齊。比如串行輸入的8bit的數(shù)據(jù),經(jīng)過(guò)ISERDESE2后,得到8bit的并行數(shù)據(jù),但這并行數(shù)據(jù)可能存在前后8bit數(shù)據(jù)之間的錯(cuò)位,也即無(wú)法正確判斷最高位、最低位, Bitslip就是用來(lái)找到并行數(shù)據(jù)的邊界。

下圖展示了Bitslip是如何確定并行數(shù)據(jù)的邊界:對(duì)于SDR模式,Bitslip使能1次,則數(shù)據(jù)會(huì)左移1次,對(duì)于8bit并行數(shù)據(jù),移動(dòng)8次完成一個(gè)循環(huán),可以這樣無(wú)止境的循環(huán)。對(duì)于DDR模式,Bitslip工作方式不同,Bitslip使能1次,數(shù)據(jù)會(huì)右移1次或者左移3次,兩者交替進(jìn)行,同樣移動(dòng)8次完成一個(gè)循環(huán)。

936ae6ae-e52a-11ec-ba43-dac502259ad0.png

不同模式Bitslip操作

External Data Width

芯片的并行輸入、輸出引腳的數(shù)目,比如:并行16位ADC芯片,數(shù)據(jù)寬度填寫16。

I/O Signaling

所有的I/O信號(hào)標(biāo)準(zhǔn)都顯示為所選擇的I/O信號(hào)類型。根據(jù)實(shí)際外部芯片ADC/DAC引腳的實(shí)際信號(hào)類型進(jìn)行設(shè)置。

Input DDR Data Alignment

OPPOSITE_EDGE

上升沿觸發(fā)的數(shù)據(jù)通過(guò)輸出端Q1呈現(xiàn),下降沿觸發(fā)的數(shù)據(jù)通過(guò)輸出端Q2呈現(xiàn)。

939cc94e-e52a-11ec-ba43-dac502259ad0.png

OPPOSITE_EDGE模式

SAME_EDGE

在時(shí)序圖中,同一時(shí)刻輸出對(duì)Q1和Q2不再是D0A和D1A,而是第一對(duì)呈現(xiàn)的是一對(duì)D0A和(不關(guān)心),然后下一個(gè)時(shí)鐘輸出一對(duì)D2A和D1A。

93c766e0-e52a-11ec-ba43-dac502259ad0.png

SAME_EDGE模式

SAME_EDGE_PIPELINED

輸出對(duì)Q1和Q2在同一時(shí)刻輸出。

93ef4250-e52a-11ec-ba43-dac502259ad0.png

SAME_EDGE_PIPELINED模式

Clock Setup

941b79b0-e52a-11ec-ba43-dac502259ad0.png

Clock Setup界面

External Clock

如果在輸出數(shù)據(jù)路徑上設(shè)置了任何延遲,則將同樣的延遲分配給時(shí)鐘,使數(shù)據(jù)和時(shí)鐘保持同步。

Internal Clock

如果你的時(shí)鐘來(lái)自時(shí)鐘輸出模塊,你會(huì)想要選擇內(nèi)部時(shí)鐘,但是需要確保實(shí)例化一個(gè)MMCM來(lái)驅(qū)動(dòng)時(shí)鐘。

Clocking Signaling

您可以為輸入時(shí)鐘指定信令類型和標(biāo)準(zhǔn)。I / O信號(hào)標(biāo)準(zhǔn)將嵌入所提供的HDL源代碼。

Data And Clock Delay

945cea94-e52a-11ec-ba43-dac502259ad0.png

Data And Clock Delay界面

Delay Type

FIXED

在固定延遲模式下,延遲值由屬性IDELAY_VALUE確定。一旦設(shè)置,該值不能為改變了。在此模式下使用時(shí),必須實(shí)例化IDELAYCTRL原語(yǔ)。

VARIABLE

在可變延遲模式下,延遲值可以通過(guò)控制信號(hào)CE和INC配置。在此模式下使用,IDELAYCTRL原語(yǔ)必須實(shí)例化。

948f3a12-e52a-11ec-ba43-dac502259ad0.png

VARIABLE模式延時(shí)控制

VAR_LOAD

IDELAY tap可以通過(guò)5輸入位CNTVALUEIN[4:0]設(shè)置。當(dāng)LD脈沖時(shí),CNTVALUEIN[4:0]的值將是新值。作為這個(gè)功能的結(jié)果,IDELAY_VALUE屬性是忽略了。在此模式下使用時(shí),必須實(shí)例化IDELAYCTRL原語(yǔ)。

94bb5de0-e52a-11ec-ba43-dac502259ad0.png

VAR_LOAD模式延時(shí)控制

Include DELAYCTRL

只適用于固定/可變的延遲。如果選中,則包含IODELAYCTRL在設(shè)計(jì)中實(shí)例化。

Include Global Buffer

如果選中,則在設(shè)計(jì)中實(shí)例化BUFG。當(dāng)未選擇包含DELAYCTRL時(shí),沒(méi)有啟用BUFG以供選擇。

Enable DELAY High Performance

如果啟用,則設(shè)置IDELAY塊的HIGH_PERFORMANCE_MODE屬性為true,否則設(shè)置值為false。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2148

    瀏覽量

    120719
  • 參數(shù)
    +關(guān)注

    關(guān)注

    11

    文章

    1736

    瀏覽量

    31986
  • GUI
    GUI
    +關(guān)注

    關(guān)注

    3

    文章

    632

    瀏覽量

    39441

原文標(biāo)題:Xilinx SelectIO IP使用說(shuō)明

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    深入了解 Windows 系統(tǒng) TCP/IP 參數(shù)配置

    ?Windows系統(tǒng)作為廣泛使用的操作系統(tǒng),正確地配置TCP/IP參數(shù)可以優(yōu)化網(wǎng)絡(luò)通信、提高數(shù)據(jù)傳輸效率、增強(qiáng)系統(tǒng)安全性,而錯(cuò)誤的配置則可能導(dǎo)致網(wǎng)絡(luò)故障、性能下降甚至安全漏洞。 ? TCP/IP協(xié)議
    的頭像 發(fā)表于 09-04 17:24 ?242次閱讀

    FPGA | Xilinx ISE14.7 LVDS應(yīng)用

    。 同時(shí),Xilinx器件內(nèi)部信號(hào)內(nèi)部還提供了100歐姆電阻匹配,可參考Spartan-6 FPGA SelectIO Resources(UG381) 補(bǔ)充: 若要實(shí)現(xiàn)高速通信的場(chǎng)合,可以
    發(fā)表于 06-13 16:28

    FPGA開(kāi)發(fā)如何降低成本,比如利用免費(fèi)的IP內(nèi)核

    FPGA設(shè)計(jì)工具中(如Xilinx的Vivado、Intel的Quartus等),通過(guò)IP核管理器或類似的功能,將所選的IP內(nèi)核添加到設(shè)計(jì)中。這通常涉及設(shè)置內(nèi)核的參數(shù)、配置接口以及將其
    發(fā)表于 04-28 09:41

    Xilinx SelectIO資源內(nèi)部的IDELAYE2應(yīng)用介紹

    本文我們介紹下Xilinx SelectIO資源內(nèi)部IDELAYE2資源應(yīng)用。IDELAYE2原句配合IDELAYCTRL原句主要用于在信號(hào)通過(guò)引腳進(jìn)入芯片內(nèi)部之前,進(jìn)行延時(shí)調(diào)節(jié),一般高速端口信號(hào)由于走線延時(shí)等原因,需要通過(guò)IDELAYE2原語(yǔ)對(duì)數(shù)據(jù)做微調(diào),實(shí)現(xiàn)時(shí)鐘與數(shù)據(jù)
    的頭像 發(fā)表于 04-26 11:33 ?1684次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>SelectIO</b>資源內(nèi)部的IDELAYE2應(yīng)用介紹

    分享幾個(gè)嵌入式中常用的GUI

    一、什么是GUIGUI是圖形用戶界面(GraphicalUserInterface,簡(jiǎn)稱GUI,又稱圖形用戶接口)是指采用圖形方式顯示的計(jì)算機(jī)操作用戶界面。通過(guò)GUI框架,用戶可直接
    的頭像 發(fā)表于 04-06 08:09 ?1277次閱讀
    分享幾個(gè)嵌入式中常用的<b class='flag-5'>GUI</b>

    開(kāi)啟了dhcp但獲取不到ip

    IP地址時(shí),可能會(huì)遇到一些問(wèn)題。下面我將詳細(xì)解釋為何會(huì)出現(xiàn)這種情況,并提供相應(yīng)的解決辦法。 首先,讓我們快速回顧一下DHCP的工作原理。當(dāng)我們的設(shè)備連接到網(wǎng)絡(luò)時(shí),它會(huì)通過(guò)DHCP服務(wù)器請(qǐng)求分配一個(gè)
    的頭像 發(fā)表于 11-27 14:47 ?6902次閱讀

    XILINX FPGA IP之AXI Traffic Generator

    AXI Traffic Generator IP 用于在AXI4和AXI4-Stream互連以及其他AXI4系統(tǒng)外設(shè)上生成特定序列(流量)。它根據(jù)IP的編程和選擇的操作模式生成各種類型的AXI事務(wù)。是一個(gè)比較好用的AXI4協(xié)議測(cè)試源或者AXI外設(shè)的初始化配置接口。
    的頭像 發(fā)表于 11-23 16:03 ?2156次閱讀
    <b class='flag-5'>XILINX</b> FPGA <b class='flag-5'>IP</b>之AXI Traffic Generator

    python如何打開(kāi)gui界面

    在Python中打開(kāi)GUI界面,可以使用多種庫(kù)或框架,如Tkinter、PyQt、wxPython等。下面將詳細(xì)介紹如何使用Tkinter創(chuàng)建一個(gè)GUI界面。在寫文章時(shí),建議參考以下提綱,將文章分成
    的頭像 發(fā)表于 11-22 14:12 ?880次閱讀

    FPGA新IP核學(xué)習(xí)的正確打開(kāi)方式

    步驟,您可以更好地理解和使用XilinxIP核。 二、其它方式 可以通過(guò)百度或google搜索這個(gè)IP的相關(guān)博客,看看網(wǎng)上大牛們是怎么用和理解這個(gè)IP的,一般都會(huì)有
    發(fā)表于 11-17 11:09

    linux配置網(wǎng)卡的ip及相關(guān)網(wǎng)絡(luò)參數(shù)

    在Linux系統(tǒng)中,配置網(wǎng)絡(luò)參數(shù)包括配置網(wǎng)卡的IP地址、子網(wǎng)掩碼、網(wǎng)關(guān)、DNS等。本文將以詳盡、詳實(shí)、細(xì)致的方式介紹Linux系統(tǒng)中配置網(wǎng)卡的IP及相關(guān)網(wǎng)絡(luò)參數(shù)的方法。 在Linux系
    的頭像 發(fā)表于 11-17 10:55 ?2112次閱讀

    Xilinx FPGA IP之Block Memory Generator功能概述

    Xilinx Block Memory Generator(BMG)是一個(gè)先進(jìn)的內(nèi)存構(gòu)造器,它使用Xilinx fpga中的嵌入式塊RAM資源生成面積和 性能優(yōu)化的內(nèi)存。
    的頭像 發(fā)表于 11-14 17:49 ?2265次閱讀
    <b class='flag-5'>Xilinx</b> FPGA <b class='flag-5'>IP</b>之Block Memory Generator功能概述

    LVGL結(jié)合RT-thread快速開(kāi)發(fā)出漂亮GUI的利器GUI-Guider

    GUI-Guider是一種功能強(qiáng)大的軟件,它為用戶提供了一種簡(jiǎn)單直觀的方式來(lái)創(chuàng)建和設(shè)計(jì)圖形用戶界面(GUI)。
    的頭像 發(fā)表于 11-14 12:38 ?3251次閱讀
    LVGL結(jié)合RT-thread快速開(kāi)發(fā)出漂亮<b class='flag-5'>GUI</b>的利器<b class='flag-5'>GUI</b>-Guider

    linux系統(tǒng)查看ip地址命令

    在Linux系統(tǒng)中,可以使用ifconfig命令來(lái)查看IP地址。ifconfig命令被用于配置和顯示網(wǎng)絡(luò)接口的網(wǎng)絡(luò)參數(shù),包括IP地址。執(zhí)行以下命令可以查看IP地址: ifconfig
    的頭像 發(fā)表于 11-08 15:09 ?2465次閱讀

    有關(guān)MOST總線的詳細(xì)解釋

    MOST總線(Media Oriented Systems Transport)是一種用于車載多媒體系統(tǒng)的通信標(biāo)準(zhǔn),旨在提供高質(zhì)量音頻和視頻傳輸。以下是有關(guān)MOST總線的詳細(xì)解釋。
    的頭像 發(fā)表于 10-28 09:22 ?3634次閱讀

    STM32GUI_使用 STLINK+stm32gui-pydfb 工具來(lái)實(shí)時(shí)查看圖形緩存的圖片

    STM32GUI_使用 STLINK+stm32gui-pydfb 工具來(lái)實(shí)時(shí)查看圖形緩存的圖片
    的頭像 發(fā)表于 10-27 10:28 ?837次閱讀
    STM32<b class='flag-5'>GUI</b>_使用 STLINK+stm32<b class='flag-5'>gui</b>-pydfb 工具來(lái)實(shí)時(shí)查看圖形緩存的圖片