0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電容對(duì)信號(hào)上升沿的影響

GReq_mcu168 ? 來(lái)源:CSDN ? 作者:AirCity123 ? 2022-06-06 14:39 ? 次閱讀

負(fù)載電容(IO電容)Cin對(duì)信號(hào)上升沿的影響

任何芯片IO都有輸入電容,通常為2pf左右,加上寄生電容,大約3ps。這個(gè)電容相當(dāng)于負(fù)載電容,高速信號(hào)在這個(gè)電容上建立電壓,相當(dāng)于給電容充電,電容的充電公式是:

5ac4eee4-e561-11ec-ba43-dac502259ad0.png

V0是電容初始電壓,Vu充滿后的電壓值,假設(shè)V0=0V。那么上面公式簡(jiǎn)化為:

5af0e152-e561-11ec-ba43-dac502259ad0.png

當(dāng)t = RC時(shí),Vt = 0.63Vu;

當(dāng)t = 2RC時(shí),Vt = 0.86Vu;

當(dāng)t = 3RC時(shí),Vt = 0.95Vu;

當(dāng)t = 4RC時(shí),Vt = 0.98Vu;

當(dāng)t = 5RC時(shí),Vt = 0.99Vu;

我們平時(shí)用的時(shí)間常數(shù)τe指電容兩端電壓從0V上升到1-1/e=1-37%=63%所需的時(shí)間(e=2.71828);

5b1affdc-e561-11ec-ba43-dac502259ad0.png

利用上述公式,計(jì)算出上升時(shí)間10%~90%所需要的時(shí)間是:

5b3a3b0e-e561-11ec-ba43-dac502259ad0.png

如果傳輸線阻抗50Ω,Cin=3pf,則τ10-90=0.33ns。如果信號(hào)的上升時(shí)間小于0.33ns,電容的充放電效應(yīng)將會(huì)影響信號(hào)的上升時(shí)間。如果信號(hào)的上升時(shí)間大于0.33ns,這個(gè)電容將使信號(hào)上升時(shí)間增加越0.33ns

負(fù)載電容對(duì)信號(hào)上升沿的直接影響就是延長(zhǎng)了上升時(shí)間,如下圖:

5b5b862e-e561-11ec-ba43-dac502259ad0.png

線路中途容性負(fù)載對(duì)信號(hào)的影響

測(cè)試焊盤(pán),過(guò)孔,封裝引線或者連接到互連線中途的短樁線,都有寄生電容,相當(dāng)于容性負(fù)載。這些容性負(fù)載通常是pf級(jí)別。

假設(shè)這些容性負(fù)載導(dǎo)致阻抗突變?yōu)?5Ω,這導(dǎo)致信號(hào)傳輸?shù)竭@里,有負(fù)的信號(hào)被反射,然后入射信號(hào)降低。當(dāng)信號(hào)到達(dá)負(fù)載端后返回,在這個(gè)點(diǎn),又有負(fù)的信號(hào)返回到負(fù)載端。從波形上看就是信號(hào)幅度下降,下沖,振鈴,上升時(shí)間增加。

5b915a10-e561-11ec-ba43-dac502259ad0.png

下面計(jì)算一下線路中途負(fù)載電容的阻抗:

5bc380da-e561-11ec-ba43-dac502259ad0.png

假設(shè)上升沿是線性的dV/dt=V/Tr;

如果C很小,則Zcap很大,如果遠(yuǎn)遠(yuǎn)大于50Ω,那么與傳輸線的阻抗并聯(lián),幾乎不影響整個(gè)傳輸線阻抗。如果Zcap的值與傳輸線相當(dāng),它與傳輸線50Ω并聯(lián),形成比50Ω小的阻抗,就會(huì)引起信號(hào)完整性問(wèn)題。

經(jīng)驗(yàn)法則是Zcap>5x50Ω,就不會(huì)引起信號(hào)完整性問(wèn)題。帶入上述公式:

5bee9a90-e561-11ec-ba43-dac502259ad0.png

也即是:

5c03f642-e561-11ec-ba43-dac502259ad0.png

假設(shè)上升時(shí)間是1nf,則允許的電容量為4pf;如果上升時(shí)間是0.25ns,則允許的電容量是1pf。

容性突變對(duì)信號(hào)上升時(shí)間的影響有一個(gè)經(jīng)驗(yàn)公式:

50Ω?jìng)鬏斁€,對(duì)于2pf容性突變,傳輸信號(hào)的10-90%上升時(shí)間增加約50x2pf=100ps。50%門(mén)限的延遲累加約為0.5x50x2pf=50ps。

50%門(mén)限的延遲成為延遲累加,用這個(gè)衡量電容突變對(duì)延遲的影響比較準(zhǔn)確。上面的經(jīng)驗(yàn)公式比較準(zhǔn)確,下面是仿真結(jié)果,基本能吻合:

5c452ec8-e561-11ec-ba43-dac502259ad0.png

要想降低電容突變對(duì)信號(hào)上升沿的影響,如果電容降低不了,就只能降低傳輸線阻抗了。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    49980

    瀏覽量

    419643
  • 電容
    +關(guān)注

    關(guān)注

    99

    文章

    5933

    瀏覽量

    149547
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    934

    瀏覽量

    45760

原文標(biāo)題:電容對(duì)信號(hào)上升沿的影響

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    有辦法能改善波形的上升沿和下降沿嗎?

    你好!如下左圖所示,用一個(gè)CT(變比3000:1,直流電阻610Ω)對(duì)變壓器的初級(jí)電流信號(hào)(開(kāi)關(guān)頻率是20KHz)進(jìn)行采集。I/V轉(zhuǎn)換如下右圖所示 轉(zhuǎn)換后的電壓波形(電容C1沒(méi)焊接)如下圖所示(黃色)。有辦法能改善波形的上升
    發(fā)表于 09-30 07:37

    lm224放大后得到方波信號(hào)上升沿時(shí)間和下降沿時(shí)間不一樣怎么回事?

    我輸入的是50hz正弦信號(hào) 放大后得到方波信號(hào)上升沿時(shí)間和下降沿時(shí)間不一樣怎么回事?上升
    發(fā)表于 09-25 07:24

    用兩級(jí)OPA657放大PIN接收信號(hào),發(fā)現(xiàn)接收信號(hào)上升沿和下降沿時(shí)間都很長(zhǎng),怎么處理可使接收信號(hào)陡峭一些?

    我用兩級(jí)OPA657放大PIN接收信號(hào),發(fā)現(xiàn)接收信號(hào)上升沿和下降沿時(shí)間都很長(zhǎng),該怎么處理可使接收信號(hào)
    發(fā)表于 08-28 07:34

    jk觸發(fā)器有圈是上升沿還是下降沿

    。在邊沿觸發(fā)模式下,JK觸發(fā)器可以根據(jù)輸入信號(hào)上升沿或下降沿來(lái)改變輸出狀態(tài)。 在JK觸發(fā)器中,是否有圈(通常是一個(gè)小圓圈標(biāo)記)在CP(時(shí)鐘脈沖)
    的頭像 發(fā)表于 08-22 10:20 ?620次閱讀

    OPA847做一個(gè)前置放大,怎樣使輸出光脈沖信號(hào)上升下降沿時(shí)間變???

    想做一個(gè)前置放大,芯片用的OPA847,現(xiàn)在出來(lái)的光脈沖上升下降沿時(shí)間有點(diǎn)大(5ns),怎樣使輸出光脈沖信號(hào)上升下降沿時(shí)間變???
    發(fā)表于 08-21 07:13

    jk觸發(fā)器上升沿和下降沿怎么判斷

    JK觸發(fā)器是一種二進(jìn)制觸發(fā)器,它在數(shù)字電路中具有廣泛的應(yīng)用。了解JK觸發(fā)器的上升沿和下降沿對(duì)于設(shè)計(jì)和分析數(shù)字電路至關(guān)重要。 1. 引言 在數(shù)字電路中,觸發(fā)器是存儲(chǔ)一位二進(jìn)制信息的基本單元。JK觸發(fā)器
    的頭像 發(fā)表于 07-23 11:19 ?850次閱讀

    按鍵KEY1作為外部中斷,分別測(cè)試上升沿和下降沿,發(fā)現(xiàn)觸發(fā)方式和程序設(shè)置的方式對(duì)不上是為什么?

    按鍵KEY1作為外部中斷,分別測(cè)試上升沿和下降沿,發(fā)現(xiàn)觸發(fā)方式和程序設(shè)置的方式 對(duì)不上?學(xué)習(xí)了中斷后,想用PROTEUS8.8仿真,結(jié)果仿真的時(shí)候,LED燈能正常閃爍,按鍵也能控制LED_G反轉(zhuǎn)
    發(fā)表于 04-22 06:25

    stm32外部中斷的邊沿檢測(cè)時(shí),對(duì)上升沿或者下降沿是否有要求?

    請(qǐng)問(wèn)各位大佬,stm32外部中斷的邊沿檢測(cè)時(shí),對(duì)上升沿或者下降沿是否有要求,必須小于或者大于多少時(shí)間,或者在多少時(shí)間內(nèi)必須上升或者下降多少V才算觸發(fā)。在spec中只看到了最小是10ns
    發(fā)表于 03-20 08:31

    STM32H750如何采集2MHZ的波形是上升沿,并且在采集到上升沿的時(shí)候進(jìn)行AD采樣?

    STM32H750,如何采集2MHZ的波形是上升沿,并且在采集到上升沿的時(shí)候進(jìn)行AD采樣 ETR可以讀取脈沖個(gè)數(shù),但是只是總數(shù),不能獲取上升
    發(fā)表于 03-20 07:55

    上升沿和下降沿是什么意思 上升沿和下降沿有何作用

    上升沿和下降沿是什么意思 上升沿和下降沿有何作用? 上升
    的頭像 發(fā)表于 02-06 14:50 ?1.4w次閱讀

    為什么脈沖數(shù)字信號(hào)的波形中其上升沿和下降沿展開(kāi)后會(huì)有邊沿震蕩

    為什么脈沖數(shù)字信號(hào)的波形中,其上升沿和下降沿展開(kāi)后會(huì)有邊沿震蕩,求解釋 脈沖數(shù)字信號(hào)的波形中,上升
    的頭像 發(fā)表于 02-06 14:49 ?1530次閱讀

    jk觸發(fā)器是上升沿還是下降沿觸發(fā)

    JK觸發(fā)器可以根據(jù)觸發(fā)方式分為兩種類(lèi)型:上升沿觸發(fā)和下降沿觸發(fā)。這兩種觸發(fā)方式在數(shù)字電路設(shè)計(jì)中常常被使用,具有重要的作用。下面將詳細(xì)介紹JK觸發(fā)器的工作原理、上升
    的頭像 發(fā)表于 01-11 15:47 ?7067次閱讀

    EMC抗擾度之慢上升沿信號(hào)

    EMC抗擾度之慢上升沿信號(hào)
    的頭像 發(fā)表于 12-08 18:20 ?517次閱讀
    EMC抗擾度之慢<b class='flag-5'>上升</b><b class='flag-5'>沿</b><b class='flag-5'>信號(hào)</b>

    使用AD8331,Vgain電壓上升沿的時(shí)候無(wú)信號(hào)輸入的原因?

    你好,我在使用AD8331的時(shí)候發(fā)現(xiàn),Vgain電壓上升沿的時(shí)候,無(wú)信號(hào)輸入,輸出端也會(huì)產(chǎn)生一個(gè)100mV左右的波形,如果把Vgain上升邊沿放緩,則輸出端的波形變小,,是否因?yàn)槠骷?/div>
    發(fā)表于 11-15 08:16

    SPI的MISO管腳的波形上升沿和下降沿都有很大的弧度是什么原因?

    示波器測(cè)量SPI通訊的CS,CLKMOSIMISO四顆線的信號(hào),發(fā)現(xiàn)其他都很好,只有MISO的信號(hào)上升沿和下降沿都是有很大弧度的,是什么原因
    發(fā)表于 11-08 06:19