0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何構建峰值檢測電路和解決方案

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:嵌入式計算設計 ? 2022-06-20 15:20 ? 次閱讀

頻率監(jiān)測電路有多種解決方案?!斑^零檢測器”被認為是最常見的方法之一,因為它對周期性和規(guī)則信號的設計簡單。但是,如果信號是非周期性的或不規(guī)則的(包含脈沖之間的非瞬時零周期),則不能使用過零。在這種情況下,峰峰值頻率監(jiān)視器是一種理想的替代方案。

峰峰值方法用于現(xiàn)實世界的模擬信號,通常來自模擬傳感器。本文中描述的設計使用SLG46620V GreenPAK? 來計算 0.5 Hz 至 200 Hz 范圍內且波形寬度在 100 - 1000 ms 之間的信號的低端頻率。有了對這個應用的基本了解,就可以設計其他模擬寬度和周期的峰峰值測量。

該電路包括峰峰值設計的所有部分。因此,IC 負責接收模擬信號樣本并將識別的峰值存儲在內部緩沖器中。它還負責將兩個峰值之間的測量時間段與內部閾值進行比較,以便在超過這些閾值時發(fā)出信號。

該設計由 1 個模擬信號輸入和 4 個輸出組成:

PD:檢測到峰值時發(fā)出脈沖。

高 PPM:如果信號頻率超過上限閾值,則為 HIGH。

低 PPM:如果信號頻率超過下限閾值,則為 HIGH。

正常:如果頻率在兩個閾值之內,則為 HIGH。

IC 的模數轉換器ADC) 宏單元適合峰值信號檢測。所選擇的電路是低功耗且具有成本效益的。它是此應用程序所需的小型設備。IC 可以替代分立 IC 和無源器件的系統(tǒng)。

對通用電路進行了解釋,期望它將被增強以適應特定的實際應用。設計結果利用GreenPAK Designer軟件信號發(fā)生器來測試各種信號并顯示相應的輸出。信號以高于和低于 IC 中存儲的值的頻率生成,并顯示每種情況的相應輸出,以向閱讀器確認正確的操作。

此應用程序的完整設計文件可在此處找到。

設計概述

檢測過程使用 ADC 模塊對模擬信號進行采樣,然后將其存儲在內部緩沖器中。然后接收模擬信號的新樣本并將其與存儲的樣本進行比較。

如果新樣本的值大于當前存儲的值,則模擬電壓正在增加。新樣本存儲在緩沖區(qū)中,接收并比較下一個信號樣本。但是,如果接收到的樣本等于緩沖區(qū)中存儲的樣本,則信號是恒定的。此時要么達到一個短暫的常數值但未達到峰值,要么已達到峰值,因此只有在信號開始下降時才考慮峰值狀態(tài)。

如果下一個樣本小于 ADC 緩沖區(qū)中存儲的前一個樣本,則記錄峰值狀態(tài)。在另一個循環(huán)中重復該過程以找到下一個峰值。

為了計算頻率,我們計算兩個連續(xù)峰值之間的時間,并將該時間與預先存儲在 IC 內部寄存器中的某些閾值進行比較。如果此時間大于較高的閾值,則頻率小于允許的限制。如果這個時間小于下閾值,則頻率大于允許的限制。

由于該設計適用于頻率相對較低的信號,因此它們通常以每分鐘脈沖數計算,在本文中縮寫為 PPM。閾值標記為高 PPM 和低 PPM。

為確保所有記錄的峰值都是所需的,每個峰值都將與預先存儲的電壓閾值進行比較,以便僅在其幅度大于所選閾值時才考慮峰值,而忽略短幅度信號。圖 1 顯示了工作過程。

poYBAGKwH--ANjnlAAD51hXYp-o257.png

(圖一:系統(tǒng)工作流程)

GreenPAK 設計

該設計由兩部分組成:峰值檢測器電路和頻率監(jiān)控器電路,其中包含定時器和閾值比較器。圖 2 顯示了該設計的框圖。

pYYBAGKwH_aAXsecAAFljuQVuag001.png

(圖2:電路框圖)

峰值檢測器

IC 通過引腳 8 接收外部信號,該引腳配置為模擬輸入/輸出。然后,信號通過設置增益的可編程增益放大器或 PGA。ADC 的工作模式為單端,并設置了 x1 增益。然后,信號進入 ADC 模塊。

在這個設計中,輸入信號是低頻的,因此通過將時鐘周期除以 16 來降低采樣率。采樣率變?yōu)橄喈斢?97,6563 sps 以減少誤差值和尖峰。

采樣率 = PWM 和 ADC 時鐘 / 256 = 25k / 16 / 256

要指示峰值,必須給出一個信號來指示模擬輸入是上升還是下降。為此,必須比較來自 ADC 輸出的兩個連續(xù)值。SLG46620V SPI 模塊配置為作為 ADC 緩沖器運行。

根據數據表中的 ADC 屬性,在 ADC INT 輸出激活之前,PAR 數據已準備好使用幾個時鐘周期。利用此屬性,ADC INT 輸出通過 DLY5 連接到 SPI 模塊的 SCLK 輸入,該 DLY5 配置為作為上升沿延遲運行。因此,在 ADC INT 輸出信號的上升沿對新的 ADC 值和舊的 ADC 值進行比較。延遲后,DLY5 輸出觸發(fā) SPI 將新值存儲在緩沖區(qū)中。工作時序圖如圖 3 所示。

pYYBAGKwH_6AUEMIAAF7lL5my2A512.png

(圖 3. ADC、SPI 和 DFF 時序圖)

poYBAGKwIAWAHANkAAGT5n2rX7I944.png

(圖 4. GreenPAK 設計矩陣 0)

ADC 值通過 DCMP0 與緩沖值進行比較,其中 IN+ 輸入從 ADC [7:0] 獲取其值,IN- 輸入從 SPI [7:0] 獲取其值。EQ 和 OUT+ 輸出分別連接到 DFF8 和 DFF9。

如果 ADC 值大于 SPI 值,則 OUT+ = 1,且 EQ = 0。

如果 ADC 值小于 SPI 值,則 OUT+ = 0,且 EQ = 0。

如果 ADC 值等于 SPI 值,則 OUT+ = 0,且 EQ = 1。

EQ 和 OUT+ 輸出在 ADC INT 輸出信號的上升沿保持。為確保每次比較不記錄相等狀態(tài),SPI 將通過 DLY5 輸出觸發(fā)。因此,僅在兩個連續(xù)值之間進行比較,如圖 3 所示。

通過在系統(tǒng)運行期間監(jiān)控 EQ 和 OUT+ 輸出的狀態(tài),會引入間歇性脈沖,如果不加以考慮會導致毛刺。為防止這種情況并保持穩(wěn)定的信號 CNT3、CNT7 和 CNT8 作為延遲器運行以對系統(tǒng)進行去抖動。因此可以防止尖峰對輸出狀態(tài)的影響。

3 位 LUT8 用作 SR 鎖存器,其中來自 OUT+ 輸出的信號表示設置,表示信號正在上升。復位來自 3 位 LUT9,這意味著信號正在下降。

如果 OUT+ = 0、EQ = 0 且 ACMP1 輸出為高電平,則 3L9 配置為提供高電平信號。

優(yōu)先考慮上升狀態(tài),因為系統(tǒng)的目的是檢測幅度的最高值。

一旦信號在上升狀態(tài)后開始下降,3L8 輸出將由高電平變?yōu)榈碗娖?,并通過 P DLY1 檢測下降沿。P DLY1 輸出指示峰值 (PD) 的檢測。PD 信號通過 DLY9 以增加脈沖寬度傳遞到 Pin10,以適應任何外部設備的靈敏度。它也用于重置計數器。

ACMP1 用于將 PGA 輸出與固定閾值進行比較,在本設計中選擇為 200 mv。因此,如果其幅度小于邊際值,則該峰值將被忽略。

poYBAGKwIA6ARaqvAAMBwXBm1mE205.png

(圖 5. GreenPAK 設計矩陣 1)

峰峰值頻率監(jiān)視器設計

在構建了峰值檢測器設計之后,我們將使用從上述設計中產生的 PD 信號來構建頻率監(jiān)視器。

FSM1 用作計數器來計算兩個峰值之間的時間。由于預期信號為低頻,F(xiàn)MS1 的時鐘源選擇為 LF OSC,除以 16。因此,測量時間可以在 19 ms 和 2.35 s 之間,步長約為 10 ms。通過使用低頻振蕩器,有源電流消耗被最小化。

DCMP1 和 DCMP2 將 FSM1 值與頻率上限和下限進行比較。DCMP1 將 FSM1 值與 (1:1) 寄存器值進行比較,在本設計中設置為 500 ms,表示閾值下限。DCMP2 將 FSM1 值與寄存器 2 值進行比較,在本設計中設置為 897 ms。

比較值與 PD 信號的上升沿一起存儲在 DFF10 和 DFF11 中。Q 輸出極性已配置為要反轉的 DFF11。

FSM1 數據 《 Register0 值 ---》 DCMP1 OUT+ = HIGH ---》 DFF10 out = HIGH ---》 高 PPM

FSM1 數據 》 Register2 值 ---》 DCMP2 OUT+ = HIGH ---》 DFF11 out = HIGH ---》 低 PPM

Register0 《 FSM1 data 《 Register2 ---》 3L10 out = HIGH ---》 正常

FSM1 在 PD 信號的下降沿通過 3L11 反相器復位。如果周期超過 FSM1 工作范圍 2.35 s,F(xiàn)SM1 輸出向 3L10 和 2L6 提供高電平信號以關閉所有輸出。這種情況表明測量周期大于預期。此功能可用于指示輸入中沒有脈沖或特定應用處于危險的低周期??梢愿?FSM 的時鐘源以適應要實現(xiàn)的應用。

pYYBAGKwIBaAEMigAATIntB6aMw262.png

(圖 6. LUT 屬性)

poYBAGKwIB6ATtwbAANvGvRPECU022.png

(圖 7. CNT5 和 CNT9 屬性)

結果

GreenPAK Designer 程序中包含的信號向導已用于檢查設計并確保其按預期工作。

Signal Wizard 非常方便設計檢查,無需使用外部信號發(fā)生器即可生成不同形狀的信號。信號頻率和幅度可以很容易地控制。也可以生成自定義信號。

產生了幾個信號。PD 信號如下圖所示。

pYYBAGKwICaAWxqMAAVx-HHOUtk500.png

(圖 8. CNT5 和 CNT9 屬性)

poYBAGKwIC6AENzwAADEFocglOI681.png

(圖 9. 藍色信號為輸入,紅色信號為 PD 輸出信號)

生成具有短的不良峰值的自定義信號。

poYBAGKwIDWAJB79AAU9q4vuim8897.png

(圖 10. 生成自定義信號)

poYBAGKwID2ACWkoAADaVXWIst0008.png

(圖 11. 藍色信號為輸入,紅色信號為 PD 輸出信號)

已將不同的周期應用于輸入。對應的輸出狀態(tài)如表1所示。

表 1:不同時期的輸出狀態(tài)

輸入峰峰值周期Pin18 輸出

(高 PPM)Pin19 輸出

(普通的)Pin20 輸出

(低 PPM)輸入峰峰值周期

400 毫秒高的低的低的400 毫秒

1000 毫秒低的低的高的1000 毫秒

800 毫秒低的高的低的800 毫秒

沒信號低的低的低的沒信號

本文概述了如何構建峰值檢測電路,其中包括一個基于輸入信號峰峰值時間計算的頻率監(jiān)控電路。該 IC 展示了集成多種功能的高效率,因為該項目需要這樣的功能。此外,所選電路的低成本和小面積特別適用于本應用描述中針對的便攜式和可穿戴解決方案。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 傳感器
    +關注

    關注

    2542

    文章

    50260

    瀏覽量

    750149
  • 轉換器
    +關注

    關注

    27

    文章

    8576

    瀏覽量

    146542
  • adc
    adc
    +關注

    關注

    97

    文章

    6347

    瀏覽量

    543367
收藏 人收藏

    評論

    相關推薦

    峰值檢測電路的基本組成

    峰值檢測電路(Peak Detection Circuit),又稱為峰值檢測器(Peak Detector),是一種用于測量信號波形中最大值(正峰值)或最小值(負
    的頭像 發(fā)表于 10-10 16:10 ?273次閱讀

    為什么峰值檢測電路不穩(wěn)定

    峰值檢測電路是一種電子電路,用于檢測信號的峰值,即信號的最大值。這種電路在許多應用中都非常有用,
    的頭像 發(fā)表于 10-10 15:20 ?144次閱讀

    MCT8316A-設計挑戰(zhàn)和解決方案應用說明

    電子發(fā)燒友網站提供《MCT8316A-設計挑戰(zhàn)和解決方案應用說明.pdf》資料免費下載
    發(fā)表于 09-13 09:52 ?0次下載
    MCT8316A-設計挑戰(zhàn)<b class='flag-5'>和解決方案</b>應用說明

    MCF8316A-設計挑戰(zhàn)和解決方案應用說明

    電子發(fā)燒友網站提供《MCF8316A-設計挑戰(zhàn)和解決方案應用說明.pdf》資料免費下載
    發(fā)表于 09-13 09:51 ?0次下載
    MCF8316A-設計挑戰(zhàn)<b class='flag-5'>和解決方案</b>應用說明

    一般的峰值檢測電路電容是只能充電,需要用MOS加個放電回路的,OPA615電路需要加嗎?

    幾個問題: 一般的峰值檢測電路電容是只能充電,需要用MOS加個放電回路的,OPA615電路需要加嗎?可能前一個脈沖幅度比較高,后一個比較低 OTA的輸入偏置電流最大為1.7uA,也就是說在保持階段后級
    發(fā)表于 09-12 07:51

    做一個基于OPA615的峰值檢測模塊,在HOLD腳高電平時為采樣時保持的峰值不對,為什么?

    最近在做一個基于OPA615的峰值檢測模塊,用的是數據手冊上的電路圖,但是調試過后,發(fā)現(xiàn)有問題:輸出的波形形式是正確的,就是在HOLD腳高電平時為采樣,低電平時為保持,頻率也是和七腳脈沖頻率相同
    發(fā)表于 09-12 07:36

    LM311里面的峰值檢測電路檢測峰值及頻率范圍是多少?

    最近小弟在做峰值檢測的試驗,發(fā)現(xiàn)手頭上有的LM311的datasheet里面有峰值檢測電路圖,不知道它能檢測的波形頻率和幅度是多少,我的目標是達到10M左右,
    發(fā)表于 09-12 06:19

    用于控制和保護的HVDC架構和解決方案簡介

    電子發(fā)燒友網站提供《用于控制和保護的HVDC架構和解決方案簡介.pdf》資料免費下載
    發(fā)表于 09-04 09:24 ?0次下載
    用于控制和保護的HVDC架構<b class='flag-5'>和解決方案</b>簡介

    OPA615是怎么用在峰值檢測上的?

    請問OPA615是怎么用在峰值檢測上的,七腳控制腳應該輸入脈沖嗎?要檢測信號是不是從十腳輸入待檢測信號?輸出波形應該是什么樣的?真心求指教,謝謝
    發(fā)表于 08-16 14:40

    OP07做峰峰值檢測,輸出直接飽和,為什么?

    OP07做峰峰值檢測,輸出直接飽和,用NE5532卻可以,這是為什么?求大神解答,電路圖如下
    發(fā)表于 08-14 08:29

    請問OPA350峰值檢測電路如何響應信號峰值變化?

    在器件手冊中看到的一個推薦電路。但是這個電路是不是有點問題,電容C1只能充電不能放電,信號峰值變大可以響應,信號峰值變小的時候輸出不會響應的,怎么才能實現(xiàn)第二圖中的輸出跟隨信
    發(fā)表于 07-26 07:32

    交流電壓峰值檢測電路相位滯后補償方法探究

    峰值檢測電路在AGC(自動增益控制)電路和傳感器最值求取電路中廣泛應用,自己平時一般作為程控增益放大器倍數選擇的判斷依據。
    發(fā)表于 04-19 10:59 ?507次閱讀
    交流電壓<b class='flag-5'>峰值檢測</b><b class='flag-5'>電路</b>相位滯后補償方法探究

    PCB金手指設計的常見問題和解決方案

    PCB金手指設計的常見問題和解決方案
    的頭像 發(fā)表于 12-25 10:09 ?1815次閱讀

    信號峰值檢波電路工作原理

    、工作過程、性能指標等方面。 一、信號峰值檢波電路的組成 信號峰值檢波電路主要由輸入濾波器、峰值檢測器、輸出濾波器等部分組成。 輸入濾波器:
    的頭像 發(fā)表于 12-13 11:21 ?2941次閱讀

    物聯(lián)網的構建模塊:構建物聯(lián)網的技術和解決方案

    電子發(fā)燒友網站提供《物聯(lián)網的構建模塊:構建物聯(lián)網的技術和解決方案.pdf》資料免費下載
    發(fā)表于 11-22 10:39 ?0次下載
    物聯(lián)網的<b class='flag-5'>構建</b>模塊:<b class='flag-5'>構建</b>物聯(lián)網的技術<b class='flag-5'>和解決方案</b>