0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可用的SRIO RapidIO (SRIO)驗(yàn)證平臺(tái)

xines ? 來源:xines ? 作者:xines ? 2022-11-08 17:22 ? 次閱讀

一、SRIO協(xié)議與PCIe的區(qū)別

典型的PCIe結(jié)構(gòu)定義了一個(gè)以單個(gè)中央處理器為核心的計(jì)算機(jī)系統(tǒng),如常見的工控機(jī)、PXIe機(jī)箱控制器、服務(wù)器內(nèi)的IO設(shè)備。從系統(tǒng)架構(gòu)來看,這個(gè)結(jié)構(gòu)的優(yōu)勢(shì)在于可有統(tǒng)一的軟件驅(qū)動(dòng),軟件模型,設(shè)備間具備優(yōu)異的兼容性。兼容性才是王道,廠商就可以用一個(gè)標(biāo)準(zhǔn)包打天下。

pYYBAGNqHOaANbsFAADJTAREzZQ575.png

圖1 PCIe 互聯(lián)架構(gòu)

PCIe 的幀格式如下圖所示。

幀由 1 字節(jié)的幀起始、2 字節(jié)的序列號(hào)、16 或 20 字節(jié)的報(bào)頭、0 到 4096 字節(jié)的數(shù)據(jù)字段、0 到 4 字節(jié)的 ECRC 字段、4 字節(jié)的 LCRC、和 1 字節(jié)的幀結(jié)束。

數(shù)據(jù)字段中傳輸?shù)奈粩?shù)越少,開銷就越大。零字節(jié)數(shù)據(jù)字段會(huì)導(dǎo)致 100% 的開銷,因?yàn)闆]有傳輸數(shù)據(jù)。

poYBAGNqHTmAB0z7AAAPFVJZjxk002.png

圖 2 PCIe 的幀格式

二、RapidIO

RapidIO定義了一種高性能、分組交換互連技術(shù),用于在微處理器、DSP通信網(wǎng)絡(luò)處理器、系統(tǒng)內(nèi)存和外圍設(shè)備之間傳遞數(shù)據(jù)和控制信息。

RapidIO 適用于點(diǎn)對(duì)點(diǎn)的設(shè)備間通訊,不需要經(jīng)過一個(gè)中央處理器進(jìn)行調(diào)度,就可以完成設(shè)備間的通訊,并且包長(zhǎng)度簡(jiǎn)單,效率相對(duì)于PCIe要更高,有效數(shù)據(jù)傳輸速度更快。

但是RapidIO沒有定義標(biāo)準(zhǔn)的軟件模型,這就導(dǎo)致廠家之間的設(shè)備大概率無法兼容,從而只能在某些領(lǐng)域進(jìn)行部署,不易推廣。 RapidIO 由于比PCIe更簡(jiǎn)單、更高效、延遲更低等特點(diǎn),已經(jīng)在嵌入式領(lǐng)域、圖像處理、通訊系統(tǒng)、軍工航天有了大量的應(yīng)用。

在實(shí)際的應(yīng)用場(chǎng)景中,例如醫(yī)學(xué)影像等圖像處理領(lǐng)域,經(jīng)常需要擴(kuò)展單塊DSP、FPGA的計(jì)算能力,這時(shí)候需要將多個(gè)DSP或者FPGA通過高速串口進(jìn)行互聯(lián),此時(shí)RapidIO就是當(dāng)前互換性最好的一個(gè)最佳選擇,因?yàn)镻CIe太過復(fù)雜,Xilinx的Auraro效率也不滿足要求,并且互換性不好。

三、可用的SRIO驗(yàn)證硬件

目前具備SRIO接口的硬件不多,

推薦廣州星嵌電子科技有限公司開發(fā)的DSP+FPGA+RAM開發(fā)板

也可用于評(píng)估EMIF等接口。

XQ6657Z35/45-EVM評(píng)估板,由廣州星嵌電子科技有限公司采用核心板+底板架構(gòu)設(shè)計(jì)。

DSP選用TI TMS320C6657 雙核C66x 定點(diǎn)/浮點(diǎn),主頻 1.25GHz/核;

FPGA選用Xilinx Zynq SoC處理器采用的XC7Z035-2FFG676I 或 XC7Z045-2FFG676I。

poYBAGNqHg2ATmDvAAPamnUvFcU706.png

SRIO測(cè)試截圖

pYYBAGNqHjOAd4DHAAgitosBb4U589.png

多核DSP C6657+ZYNQ7035工業(yè)核心板

poYBAGNiGESAadT0AArRXCUXsNg939.png

多核DSP C6657+ZYNQ7035評(píng)估板正面俯視圖

poYBAGNiGEyAPavgAAPXGB9YXYY304.png

多核DSP C6657+ZYNQ7035評(píng)估板側(cè)面圖1

pYYBAGNiGFeAXJ1vAAQ5Sub8Uaw242.png

多核DSP C6657+ZYNQ7035評(píng)估板側(cè)面圖2

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • sRIO
    +關(guān)注

    關(guān)注

    1

    文章

    30

    瀏覽量

    20955
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1175

    瀏覽量

    82257
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA的SRIO接口使用應(yīng)注意的事項(xiàng)

    FPGA的SRIO(Serial RapidIO)接口使用時(shí),需要注意以下幾個(gè)方面以確保數(shù)據(jù)交換和通信的順利進(jìn)行: 接口連接與配置 : 確保FPGA和與其通信的設(shè)備(如DSP)上都配備了SRIO接口
    發(fā)表于 06-27 08:33

    怎么建設(shè)高性能多核DSP+FPGA實(shí)驗(yàn)室?一起來河北工程大學(xué)看看

    DSP+FPGA教學(xué)平臺(tái),在機(jī)械與裝備工程學(xué)院-精密測(cè)量實(shí)驗(yàn)室,針對(duì)DSP+FPGA課程,探討了該課程的應(yīng)用方向,制定學(xué)生課程學(xué)習(xí)的培養(yǎng)計(jì)劃。 ? 參與交流的黃老師,孫老師等和學(xué)生們
    發(fā)表于 06-07 14:11

    便攜式手提設(shè)備設(shè)計(jì)方案:475-便攜式手提RapidIO協(xié)議光纖發(fā)包測(cè)試儀

    便攜式手提RapidIO 協(xié)議光纖發(fā)包儀,以RapidIO收發(fā)卡和X86主板為基礎(chǔ),構(gòu)建便攜式的手提設(shè)備。
    的頭像 發(fā)表于 05-20 15:33 ?322次閱讀
    便攜式手提設(shè)備設(shè)計(jì)方案:475-便攜式手提<b class='flag-5'>RapidIO</b>協(xié)議光纖發(fā)包測(cè)試儀

    交換板設(shè)計(jì)方案原理圖:473-SRIO_Switch_Gen2_ZD交換板卡

    SRIO_Switch_Gen2_ZD交換板卡為基于IDT?SRIO?Gen2系列SRIO交換芯片,采用CPCI-ZD平臺(tái)架構(gòu)的數(shù)據(jù)交換板??梢詾楦咚賹?shí)時(shí)信號(hào)處理任務(wù)提供可靠保障。
    的頭像 發(fā)表于 05-13 11:40 ?635次閱讀
    交換板設(shè)計(jì)方案原理圖:473-<b class='flag-5'>SRIO</b>_Switch_Gen2_ZD交換板卡

    FPGA與SRIO調(diào)試步驟

     FPGA(現(xiàn)場(chǎng)可編程門陣列)和DSP(數(shù)字信號(hào)處理器)之間通過SRIO接口進(jìn)行調(diào)試通常需要以下步驟。
    的頭像 發(fā)表于 04-19 11:48 ?1193次閱讀

    華南檢測(cè)中心:實(shí)驗(yàn)室能力驗(yàn)證平臺(tái)

    “優(yōu)爾鴻信總部華南檢測(cè)中心,打造全新能力驗(yàn)證平臺(tái),為工業(yè)制造行業(yè)產(chǎn)品質(zhì)量保障,提供第三方實(shí)驗(yàn)室技術(shù)支撐?!?024年第20屆華南檢測(cè)中心能力驗(yàn)證活動(dòng)邀請(qǐng)函01—能力驗(yàn)證
    的頭像 發(fā)表于 04-01 08:31 ?510次閱讀
    華南檢測(cè)中心:實(shí)驗(yàn)室能力<b class='flag-5'>驗(yàn)證</b><b class='flag-5'>平臺(tái)</b>

    srio交換芯片有啥用

    SRIO(Serial RapidIO)交換芯片在多個(gè)領(lǐng)域具有廣泛的應(yīng)用和重要的作用。
    的頭像 發(fā)表于 03-26 15:09 ?705次閱讀

    srio交換芯片屬于什么種類

    SRIO交換芯片屬于高速網(wǎng)絡(luò)通信芯片的一種,具體來說,它們是基于RapidIO(快速輸入輸出)技術(shù)的串行通信芯片。RapidIO是一種用于高性能嵌入式系統(tǒng)的互連技術(shù),它支持多種通信協(xié)議和拓?fù)浣Y(jié)構(gòu),適用于需要高速、低延遲通信的應(yīng)用
    的頭像 發(fā)表于 03-21 16:33 ?681次閱讀

    srio交換芯片的原理和用途

    SRIO(Serial RapidIO)交換芯片是一種基于RapidIO(快速輸入輸出)技術(shù)的高速網(wǎng)絡(luò)通信芯片。RapidIO是一種高性能、低延遲的網(wǎng)絡(luò)通信標(biāo)準(zhǔn),專為嵌入式系統(tǒng)設(shè)計(jì),廣
    的頭像 發(fā)表于 03-21 16:30 ?1084次閱讀

    srio交換芯片是什么?srio交換芯片的原理和作用

    SRIO(Serial RapidIO)交換芯片是一種高性能的通信芯片,專門設(shè)計(jì)用于實(shí)現(xiàn)基于SRIO協(xié)議的數(shù)據(jù)交換和傳輸。SRIO是一種點(diǎn)對(duì)點(diǎn)串行通信協(xié)議,廣泛應(yīng)用于嵌入式系統(tǒng)、高性能
    的頭像 發(fā)表于 03-16 16:40 ?3023次閱讀

    rapidio交換芯片是什么

    RapidIO交換芯片是一種基于RapidIO協(xié)議的專用交換芯片,它能夠?qū)崿F(xiàn)高速、低延遲的數(shù)據(jù)傳輸和交換,廣泛應(yīng)用于嵌入式系統(tǒng)、數(shù)據(jù)中心、網(wǎng)絡(luò)通信等領(lǐng)域。RapidIO協(xié)議本身是一種基于包交換的互連技術(shù),具有高速、高效、可靠等特
    的頭像 發(fā)表于 03-16 16:40 ?2284次閱讀

    fpga原型驗(yàn)證平臺(tái)與硬件仿真器的區(qū)別

    FPGA原型驗(yàn)證平臺(tái)與硬件仿真器在芯片設(shè)計(jì)和驗(yàn)證過程中各自發(fā)揮著獨(dú)特的作用,它們之間存在明顯的區(qū)別。
    的頭像 發(fā)表于 03-15 15:07 ?950次閱讀

    原型平臺(tái)是做什么的?proFPGA驗(yàn)證環(huán)境介紹

    proFPGA是mentor的FPGA原型驗(yàn)證平臺(tái),當(dāng)然mentor被西門子收購之后,現(xiàn)在叫西門子EDA。
    的頭像 發(fā)表于 01-22 09:21 ?1229次閱讀
    原型<b class='flag-5'>平臺(tái)</b>是做什么的?proFPGA<b class='flag-5'>驗(yàn)證</b>環(huán)境介紹

    UVVM(通用 VHDL 驗(yàn)證方法)

    UVVM(通用 VHDL 驗(yàn)證方法) 簡(jiǎn)介? UVVM(通用 VHDL 驗(yàn)證方法)是一種免費(fèi)的開源方法和庫,用于開發(fā)非常結(jié)構(gòu)化的基于 VHDL 的測(cè)試平臺(tái)。 概述、可讀性、可維護(hù)性、可擴(kuò)展性和重用性
    發(fā)表于 01-02 12:59

    FPGA優(yōu)質(zhì)開源模塊-SRIO IP核的使用

    本文介紹一個(gè)FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協(xié)議是一種高速串行通信協(xié)議,在我參與的項(xiàng)目中主要是用于FPGA和DSP之間的高速通信。有關(guān)SRIO協(xié)議的
    的頭像 發(fā)表于 12-12 09:19 ?1924次閱讀
    FPGA優(yōu)質(zhì)開源模塊-<b class='flag-5'>SRIO</b> IP核的使用