0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

以太網(wǎng)——PHY、MAC、MII與網(wǎng)卡

kae1_cdebyte ? 來源:億佰特物聯(lián)網(wǎng)應(yīng)用專家 ? 作者:億佰特物聯(lián)網(wǎng)應(yīng)用 ? 2022-12-02 10:12 ? 次閱讀

網(wǎng)卡(Network Interface Card,簡稱NIC),也稱網(wǎng)絡(luò)適配器,是電腦與局域網(wǎng)相互連接的設(shè)備。只要連接到局域網(wǎng)就需要網(wǎng)卡。一個網(wǎng)卡主要包括OSI的最下面兩層,物理層和數(shù)據(jù)鏈路層。物理層的芯片稱之為PHY,數(shù)據(jù)鏈路層的芯片稱之為MAC控制器。

本文旨在學(xué)習(xí)以太網(wǎng)基礎(chǔ)MAC和PHY的知識,總結(jié)系統(tǒng)框架和物理硬件組成原理,了解各種接口。

PHY & MAC & MII

PHY

PHY 是物理接口收發(fā)器,它實現(xiàn)物理層。包括 MII/GMII (介質(zhì)獨立接口) 子層、PCS (物理編碼子層) 、PMA (物理介質(zhì)附加) 子層、PMD (物理介質(zhì)相關(guān)) 子層、MDI 子層。定義了數(shù)據(jù)傳送與接收所需要的電與光信號、線路狀態(tài)、時鐘基準(zhǔn)、數(shù)據(jù)編碼和電路等,并向數(shù)據(jù)鏈路層設(shè)備提供標(biāo)準(zhǔn)接口。物理層的芯片稱之為PHY。

MAC

MAC 是 Media Access Control 的縮寫,即媒體訪問控制子層協(xié)議。該協(xié)議位于 OSI 七層協(xié)議中數(shù)據(jù)鏈路層的下半部分,主要負(fù)責(zé)控制與連接物理層的物理介質(zhì)。

在發(fā)送數(shù)據(jù)的時候,MAC 協(xié)議可以事先判斷是否可以發(fā)送數(shù)據(jù),如果可以發(fā)送將給數(shù)據(jù)加上一些控制信息,最終將數(shù)據(jù)以及控制信息以規(guī)定的格式發(fā)送到物理層;在接收數(shù)據(jù)的時候,MAC 協(xié)議首先判斷輸入的信息是否發(fā)生傳輸錯誤,如果沒有錯誤,則去掉控制信息發(fā)送至 LLC 層。以太網(wǎng) MAC 由 IEEE-802.3 以太網(wǎng)標(biāo)準(zhǔn)定義。

MII

MII即媒體獨立接口,也叫介質(zhì)無關(guān)接口。它是IEEE-802.3定義的以太網(wǎng)行業(yè)標(biāo)準(zhǔn)。它包括一個數(shù)據(jù)接口,以及一個MAC和PHY之間的管理接口。數(shù)據(jù)接口包括分別用于發(fā)送器和接收器的兩條獨立信道。每條信道都有自己的數(shù)據(jù)、時鐘和控制信號。

MII數(shù)據(jù)接口總共需16個信號。管理接口是個雙信號接口:一個是時鐘信號,另一個是數(shù)據(jù)信號。通過管理接口,上層能監(jiān)視和控制PHY。

74f838ce-7171-11ed-8abf-dac502259ad0.png

由此可見,MAC 和 PHY,一個是數(shù)據(jù)鏈路層,一個是物理層;兩者通過 MII 傳送數(shù)據(jù)。

系統(tǒng)組成

從硬件的角度來分析,以太網(wǎng)的電路接口一般由CPU、MAC(Media Access Control)控制器和物理層接口PHY組成:

753fe3b8-7171-11ed-8abf-dac502259ad0.png

對于上述三部分,并不一定都是獨立的芯片,主要有以下幾種情況:(1)CPU內(nèi)部集成了MAC和PHY,難度較高;(2)CPU內(nèi)部集成MAC,PHY采用獨立芯片(主流方案);(3)CPU不集成MAC和PHY,MAC和PHY采用獨立芯片或者集成芯片(高端采用)。

PHY整合了大量模擬硬件,而MAC是典型的全數(shù)字器件,芯片面積及模擬/數(shù)字混合架構(gòu)的原因,是將MAC集成進微控制器而將PHY留在片外的原因。更靈活、密度更高的芯片技術(shù)已經(jīng)可以實現(xiàn)MAC和PHY的單芯片整合。

以常用的CPU內(nèi)部集成MAC,PHY采用獨立的芯片方案為例,虛線內(nèi)表示CPU和MAC集成在一起,PHY芯片通過MII接口與CPU上的MAC互聯(lián)。

757baea2-7171-11ed-8abf-dac502259ad0.jpg

對于這種方案,其硬件方案比獨立的更簡單,PHY與MAC之間有以下兩個重要的硬件接口:(1)MDIO總線接口,主要是完成CPU對于PHY芯片的寄存器配置;(2)MII即媒體獨立接口,也叫介質(zhì)無關(guān)接口。常見的有MII、RMII、GMII、RGMII等。“媒體獨立”表明在不對 MAC 硬件重新設(shè)計或替換的情況下,任何類型的 PHY 設(shè)備都可以正常工作。MII 數(shù)據(jù)接口總共需要16個信號,包括:

transmit data - TXD[3:0]

transmit strobe - TX_EN

transmit clock - TX_CLK

transmit error - TX_ER/TXD4

receive data - RXD[3:0]

receive strobe - RX_DV

receive clock - RX_CLK

receive error - RX_ER/RXD4

collision indication - COL

carrier sense - CRS

一般說來,包括IC 對 PHY 作讀取與寫入用的一組信號:MDC(clock),MDIO(data) 作為 data sampling reference 用的兩組 clock,頻率應(yīng)為 25MHz(TX_CLK,RX_CLK)各4-bit 的輸出、輸入 Bus(TX[0:3],RX[0:3]);通知對方準(zhǔn)備輸入數(shù)據(jù)的輸出、輸入的啟動信號(TX_EN);輸出、輸入的錯誤通知信號(TX_ER,RX_ER);得到有效輸入數(shù)據(jù)的通知信號(RX_DV);網(wǎng)絡(luò)出現(xiàn)擁塞的 colision 信號(Col)。做為 carrier 回復(fù)用的信號(CRS),電位可使用+5V 或+3.3V。

MII 以 4bit,即半字節(jié)方式雙向傳送數(shù)據(jù),時鐘速率 25MHz,其工作速率可達(dá) 100Mb/s。MII傳遞了網(wǎng)絡(luò)的所有數(shù)據(jù)和數(shù)據(jù)的控制,而 MAC對PHY 的工作狀態(tài)的確定和對 PHY 的控制則是使用 SMI ( Serial Management Interface) 界面通過讀寫PHY的寄存器來完成的。PHY 里面的部分寄存器是 IEEE 定義的,這樣 PHY 把自己的目前的狀態(tài)反映到寄存器里面,MAC 通過 SMI 總線不斷地讀取 PHY 的狀態(tài)寄存器以得知目前 PHY 的狀態(tài),例如連接速度,雙工能力等。當(dāng)然也可以通過 SMI 設(shè)置 PHY 的寄存器達(dá)到控制的目的,例如流控地打開關(guān)閉,自協(xié)商模式還是強制模式等。

不論是物理連接的 MII 總線和 SMI 總線還是 PHY 的狀態(tài)寄存器和控制寄存器都是有 IEEE 的規(guī)范的,因此不同公司的 MAC 和 PHY 一樣可以協(xié)調(diào)工作。當(dāng)然為了配合不同公司的 PHY 的自己特有的一些功能,驅(qū)動需要做相應(yīng)的修改。

SMI

SMI是MAC內(nèi)核訪問PHY寄存器接口,它由兩根線組成、雙工,MDC為時鐘,MDIO為雙向數(shù)據(jù)通信,原理上跟I2C總線很類似,也可以通過總線訪問多個不同的PHY。

MDC/MDIO基本特性:

兩線制:MDC(時鐘線)和MDIO(數(shù)據(jù)線)。

時鐘頻率:2.5MHz

通信方式:總線制,可同時接入的PHY數(shù)量為32個

通過SMI接口,MAC芯片主動地輪詢PHY層芯片,獲得狀態(tài)信息,并發(fā)出命令信息。

后來為了支持千兆網(wǎng)口,也就開始有了千兆網(wǎng)的MII接口,也就是GMII接口?,F(xiàn)在比較常用的是RGMII,減小了MAC和PHY之間的引腳數(shù)量。數(shù)據(jù)信號和控制信號混合在一起,并且在工作時鐘的上升沿和下降沿同時采樣,其對應(yīng)關(guān)系如下:10M帶寬對應(yīng)的是2.5MHz,因為4bit*2.5M=10Mbps100M帶寬對應(yīng)的是25MHz,因為4bit*25M=100Mbps1000M帶寬對應(yīng)的是125MHz,4bit*125M=1000Mbps,因為250MHz頻率太高,所以采用雙邊沿采樣技術(shù)(會帶來設(shè)計復(fù)雜度)。

758afd94-7171-11ed-8abf-dac502259ad0.png

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 以太網(wǎng)
    +關(guān)注

    關(guān)注

    40

    文章

    5317

    瀏覽量

    170470
  • 網(wǎng)卡
    +關(guān)注

    關(guān)注

    3

    文章

    298

    瀏覽量

    27296
  • Mac
    Mac
    +關(guān)注

    關(guān)注

    0

    文章

    1085

    瀏覽量

    51272
  • PHY
    PHY
    +關(guān)注

    關(guān)注

    2

    文章

    299

    瀏覽量

    51616
  • MII
    MII
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    6022

原文標(biāo)題:以太網(wǎng)——PHY、MAC、MII與網(wǎng)卡

文章出處:【微信號:cdebyte,微信公眾號:億佰特物聯(lián)網(wǎng)應(yīng)用專家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    摸透以太網(wǎng)MACPHY之間的MII

    本文主要介紹以太網(wǎng)MAC(Media Access Control,即媒體訪問控制子層協(xié)議)和PHY(物理層)之間的MII(Media Independent Interface ,
    的頭像 發(fā)表于 09-07 09:28 ?1803次閱讀
    摸透<b class='flag-5'>以太網(wǎng)</b>的<b class='flag-5'>MAC</b>和<b class='flag-5'>PHY</b>之間的<b class='flag-5'>MII</b>

    一文詳解以太網(wǎng)MAC芯片與PHY芯片

    MII即媒體獨立接口,它是IEEE-802.3定義的以太網(wǎng)行業(yè)標(biāo)準(zhǔn)."媒體獨立"表明在不對MAC硬件重新設(shè)計或替換的情況下,任何類型的PHY設(shè)備都可以正常工作.它包括一個數(shù)據(jù)接口,以及
    發(fā)表于 02-19 10:47 ?3615次閱讀
    一文詳解<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>MAC</b>芯片與<b class='flag-5'>PHY</b>芯片

    具有單MII/RMII/Turbo MII支持LAN9303的以太網(wǎng)交換機

    / PHY以太網(wǎng)端口端口1/2。端口0提供兩個MII端口連接器,支持以下功能:支持外部MII- / RMII- / Turbo MII
    發(fā)表于 05-18 09:30

    具有雙RMII或單MII / RMII / Turbo MII接口的全功能三端口以太網(wǎng)交換機

    兩個完全集成的MAC / PHY以太網(wǎng)端口端口1/2。端口0提供兩個MII端口連接器,支持以下功能:支持外部MII- / RMII- / T
    發(fā)表于 08-17 09:39

    以太網(wǎng)MAC芯片與PHY芯片的關(guān)系是什么

    如何實現(xiàn)單片以太網(wǎng)微控制器?以太網(wǎng)MAC是什么?什么是MII?以太網(wǎng)PHY是什么?
    發(fā)表于 12-28 06:22

    以太網(wǎng)芯片MACPHY的關(guān)系 精選資料分享

    問:如何實現(xiàn)單片以太網(wǎng)微控制器?答:訣竅是將微控制器、以太網(wǎng)媒體接入控制器(MAC)和物理接口收發(fā)器(PHY)整合進同一芯片,這樣能去掉許多外接元器件.這種方案可使
    發(fā)表于 07-29 09:22

    以太網(wǎng)芯片MACPHY有何關(guān)系

    網(wǎng)卡的主要工作原理是什么?網(wǎng)卡主要分為哪幾類?以太網(wǎng)芯片MACPHY有何關(guān)系?
    發(fā)表于 09-22 06:28

    造成以太網(wǎng)MACPHY單片整合難度高的原因是什么?

    如何實現(xiàn)單片以太網(wǎng)微控制器?以太網(wǎng)MAC是什么?什么是MII?以太網(wǎng)PHY是什么?造成
    發(fā)表于 10-25 06:14

    網(wǎng)卡MACPHY之間的關(guān)系是什么?

    路層則提供尋址機構(gòu)、數(shù)據(jù)幀的構(gòu)建、數(shù)據(jù)差錯檢查、傳送控制、向網(wǎng)絡(luò)層提供標(biāo)準(zhǔn)的數(shù)據(jù)接口等功能.以太網(wǎng)卡中數(shù)據(jù)鏈路層的芯片稱之為MAC控制器.很多網(wǎng)卡的這兩個部分是做到一起的.他們之間的關(guān)系是pci總線接
    發(fā)表于 06-26 07:04

    英特爾低延遲 40G 以太網(wǎng) MACPHY IP的延遲計算

    計算英特爾低延遲 40G 以太網(wǎng) MACPHY IP 的延遲
    的頭像 發(fā)表于 06-20 00:18 ?6109次閱讀
    英特爾低延遲 40G <b class='flag-5'>以太網(wǎng)</b> <b class='flag-5'>MAC</b> 和 <b class='flag-5'>PHY</b> IP的延遲計算

    車載以太網(wǎng)MACPHY的問題詳解

    問:如何實現(xiàn)單片 以太網(wǎng)微控制器 ?答:訣竅是將微控制器、以太網(wǎng) 媒體接入控制器 (MAC )和物理接口收發(fā)器 (PHY )整合進同一芯片,這樣能去掉許多外接元器件。這種方案可使
    發(fā)表于 06-02 08:00 ?5次下載
    車載<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>MAC</b>和<b class='flag-5'>PHY</b>的問題詳解

    以太網(wǎng)知識及RJ45網(wǎng)口介紹

    以太網(wǎng)是當(dāng)前應(yīng)用最普通的局域網(wǎng)技術(shù)。Ethernet的接口是實質(zhì)是MAC通過MII總線控制PHY的過程。以太網(wǎng)接口電路主要由
    發(fā)表于 05-09 16:48 ?2次下載

    以太網(wǎng)各種網(wǎng)絡(luò)總線介紹

    本文主要介紹以太網(wǎng)MAC(Media Access Control,即媒體訪問控制子層協(xié)議)和PHY(物理層)之間的MII(Media Independent Interface ,
    的頭像 發(fā)表于 04-28 09:43 ?3175次閱讀
    <b class='flag-5'>以太網(wǎng)</b>各種網(wǎng)絡(luò)總線介紹

    以太網(wǎng)——PHY、MAC、MII網(wǎng)卡

    的芯片稱之為PHY,數(shù)據(jù)鏈路層的芯片稱之為MAC控制器。本文旨在學(xué)習(xí)以太網(wǎng)基礎(chǔ)MACPHY的知識,總結(jié)系統(tǒng)框架和物理硬件組成原理,了解各種
    的頭像 發(fā)表于 12-02 10:52 ?2170次閱讀
    <b class='flag-5'>以太網(wǎng)</b>——<b class='flag-5'>PHY</b>、<b class='flag-5'>MAC</b>、<b class='flag-5'>MII</b>與<b class='flag-5'>網(wǎng)卡</b>

    以太網(wǎng)PHY芯片的MII接口和MDIO接口介紹

    本文主要介紹以太網(wǎng)MAC(Media Access Control,即媒體訪問控制子層協(xié)議)和PHY(物理層)之間的MII(Media Independent Interface ,
    的頭像 發(fā)表于 07-26 11:48 ?1.1w次閱讀
    <b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>PHY</b>芯片的<b class='flag-5'>MII</b>接口和MDIO接口介紹