0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

成功應(yīng)用板的多軌電源設(shè)計策略和拓?fù)?/h1>

有時,電源設(shè)計是PCB應(yīng)用的事后才想到的,壓縮的時間安排迫使工程師忽略標(biāo)準(zhǔn)V以外的關(guān)鍵細(xì)節(jié)。在, V外和負(fù)載要求。不幸的是, 遺漏的細(xì)節(jié)在PCB生產(chǎn)中可能作為難以診斷的問題出現(xiàn).例如,經(jīng)過漫長的調(diào)試過程后,設(shè)計人員發(fā)現(xiàn)電路隨機行為不端,例如,由于開關(guān)噪聲。隨機誤差的來源可能很難確定。

本文是兩部分系列文章的第一部分,該系列文章解決了設(shè)計多軌電源時有時會被忽視的一些問題。第 1 部分重點介紹策略和拓?fù)?,?2 部分重點介紹功耗預(yù)算和電路板布局的細(xì)節(jié),以及一些提示和技巧。由于許多應(yīng)用板使用電源來偏置多個邏輯電平,因此本系列文章將探討多電源板解決方案。目標(biāo)是實現(xiàn)正確的首次設(shè)計拓?fù)浠虿呗浴?/p>

如此多的選擇

對于任何特定的電源設(shè)計,都有許多可能的解決方案。在下面的示例中,描述了幾個選項,例如單芯片電源與多電壓軌集成電路IC)。評估成本和性能權(quán)衡。本文介紹了低壓差(LDO)穩(wěn)壓器與開關(guān)穩(wěn)壓器(通常稱為降壓或升壓穩(wěn)壓器)的權(quán)衡。還包括混合方法(即LDO穩(wěn)壓器和降壓穩(wěn)壓器的混合搭配),包括電壓輸入至輸出控制(VIOC)穩(wěn)壓器解決方案。

在本文中,我們將探討開關(guān)噪聲,以及如果開關(guān)電源設(shè)計未被充分濾除,PCB電路會受到怎樣的影響。從頂層設(shè)計的角度來看,其他設(shè)計注意事項包括成本、性能、實現(xiàn)和效率。

例如,如何才能根據(jù)一個或多個給定的電源對多電源拓?fù)溥M行最佳設(shè)計?在此基礎(chǔ)上,我們將深入探討設(shè)計、IC接口技術(shù)、電壓閾值水平以及影響電路的穩(wěn)壓器噪聲類型。我們將介紹一些基本邏輯電平,例如 5 V、3.3 V、2.5 V 和 1.8 V 晶體管間邏輯 (TTL)、互補金屬氧化物半導(dǎo)體 (CMOS) 及其各自的閾值要求。

提到了高級邏輯,例如正發(fā)射極耦合邏輯(PECL)、低壓PECL(LVPECL)和電流模式邏輯(CML),但沒有詳細(xì)介紹。這些示例是非常高速的接口,低噪聲水平對于這些接口很重要。設(shè)計人員需要了解如何避免由于信號擺動而導(dǎo)致的這些問題。

在電源設(shè)計中,成本和性能往往齊頭并進,因此設(shè)計人員必須仔細(xì)考慮邏輯電平和清潔電源的要求。通過設(shè)計堅固性以及在公差和噪聲方面的可用裕量,還可以避免生產(chǎn)問題。

設(shè)計人員需要了解電源設(shè)計方面的權(quán)衡取舍:什么是可實現(xiàn)的,什么是可接受的。如果設(shè)計沒有達(dá)到所需的性能,那么設(shè)計人員必須檢查選項和成本,使其符合規(guī)格。例如,ADP5054等多軌器件可以滿足所需的性能優(yōu)勢,同時保持成本效益。

典型設(shè)計示例

讓我們從一個設(shè)計示例開始。圖1顯示了采用輸入12 V和3.3 V作為主電源的電路板框圖。主電源必須降壓,以產(chǎn)生5 V、2.5 V、1.8 V,可能還有3.3 V,適用于PCB上的應(yīng)用。如果外部3.3 V可以提供足夠的功率和足夠低的噪聲,則可以使用3.3 V輸入軌,而無需進一步調(diào)節(jié),以避免額外費用。否則,可以使用12 V輸入軌來提供足夠的功率,方法是將其降壓至PCB應(yīng)用所需的3.3 V。

pYYBAGOgBV-ANG3AAAA_wP68__Y195.png?h=270&hash=79066466B91A1C29E6F740C714BF7C75&imgver=1

圖1.需要多軌電源解決方案的應(yīng)用板概述。

邏輯接口概述

PCB通常有多個電源。IC可以單獨使用5 V工作;或者可能需要多個電源,輸入/輸出接口使用5 V和3.3 V,內(nèi)部邏輯使用2.5 V,低功耗睡眠模式使用1.8 V。低功耗模式可能始終開啟,用于定時器功能、內(nèi)務(wù)管理邏輯等邏輯,或中斷時的喚醒模式或IRQ引腳使能和供電IC,即5 V、3.3 V和2.5 V電源。這些邏輯接口中的部分或全部通常在IC內(nèi)部使用。

圖2中的標(biāo)準(zhǔn)邏輯接口電平顯示了各種TTL和CMOS閾值邏輯電平及其可接受的輸入和輸出電壓邏輯定義。在本文中,我們感興趣的是輸入邏輯何時被驅(qū)動為低電平,如電壓輸入低電平(V伊利諾伊州),以及當(dāng)驅(qū)動為高電平時,由輸入邏輯電平高電平表示(VIH).特別是,我們專注于VIH,圖2中標(biāo)記為“避免”的閾值不確定性區(qū)域。

在所有情況下,都必須考慮±10%的電源容差。同樣,圖3顯示了高速差分信號。出于本文的目的,我們將重點介紹圖2所示的標(biāo)準(zhǔn)邏輯電平。

poYBAGOgBWCAU-hVAACHEWwGFn8917.png?h=270&hash=4D347BC08867E1936A2F4D43F4ABC5FF&imgver=1

圖2.標(biāo)準(zhǔn)邏輯接口級別。

開關(guān)噪聲

如果濾波不當(dāng),開關(guān)穩(wěn)壓器降壓或升壓電源設(shè)計會產(chǎn)生數(shù)十毫伏至數(shù)百毫伏的開關(guān)噪聲,可能產(chǎn)生400 mV至600 mV的尖峰。重要的是要知道開關(guān)噪聲是否是工作邏輯電平和接口的問題。

安全裕度

為了確保穩(wěn)健的 PSU 具有適當(dāng)?shù)陌踩6龋O(shè)計經(jīng)驗法則是使用 –10% 容差的最壞情況。例如,5 V TTL V伊利諾伊州0.8 V 變?yōu)?0.72 V 和 1.8 V CMOS V伊利諾伊州0.63 V變?yōu)?.57 V,閾值電壓(V千) 相應(yīng)降低 (5 V TTL V千= 1.35 V 和 1.8 V CMOS V千= 0.81 V)。開關(guān)噪聲 (VNS) 可以是幾十 mV 到幾百 mV。此外,邏輯電路本身具有信號噪聲(VN) - 即干擾噪聲。總貢獻(xiàn)噪聲電壓,V田納西= VN+ VNS,可在 100 mV 至 800 mV 范圍內(nèi)。當(dāng) V 田納西與標(biāo)稱信號相加以產(chǎn)生總信號電壓(VTSIG):實際總信號,V TSIG= V特別興趣小組 + V田納西,影響閾值電壓(V千),進一步擴大了回避區(qū)域。信號電平在 V 以內(nèi)工作千區(qū)域是不確定的,其中邏輯電路可以隨機翻轉(zhuǎn);例如,最壞的情況會導(dǎo)致錯誤觸發(fā)邏輯 1 而不是邏輯 0。

pYYBAGOgBWGAbB4xAABAhcrBv0k438.png?h=270&hash=D97EA01CE96296D0D211DA66B3E2E0A6&imgver=2

圖3.高速差分邏輯接口電平。

多軌 PSU 注意事項和提示

通過了解接口輸入和IC內(nèi)部邏輯的閾值電平,我們現(xiàn)在知道什么電平可以觸發(fā)真邏輯電平或(無意中)錯誤邏輯電平。問題是:供應(yīng)必須有多安靜才能達(dá)到這些閾值?低壓差線性穩(wěn)壓器非常安靜,但在高降壓比下不一定有效。開關(guān)穩(wěn)壓器可以有效地降低電壓,但會產(chǎn)生一些噪聲。一個高效而安靜的電源系統(tǒng)可能應(yīng)該包含這兩種類型的電源的某種組合。本文重點介紹各種組合,包括混合方法,其中LDO穩(wěn)壓器在開關(guān)穩(wěn)壓器之后使用。

一種最大化效率和最小化噪音的方法(如果需要)1, 2

根據(jù)圖1的設(shè)計示例,為了最大限度地提高5 V穩(wěn)壓的效率并降低開關(guān)噪聲,請斷開12 V線路并使用降壓穩(wěn)壓器,例如ADP2386。從標(biāo)準(zhǔn)邏輯接口電平 — 5 V TTL V伊利諾伊州和 5 V CMOS V伊利諾伊州分別為0.8 V和1.5 V——我們僅使用開關(guān)穩(wěn)壓器即可實現(xiàn)允許裕量。對于這些供電軌,使用降壓拓?fù)淇蓪崿F(xiàn)效率最大化,而開關(guān)噪聲仍低于 V伊利諾伊州采用 5 V(TTL 和 CMOS)技術(shù)。使用降壓穩(wěn)壓器,例如圖4a所示的ADP2386配置,效率可高達(dá)95%,如ADP2386的典型電路和效率曲線所示(見圖4b)。如果本設(shè)計使用相對安靜的LDO穩(wěn)壓器,則從V壓降7 V。在到 V外會導(dǎo)致熱量和效率損失形式的顯著內(nèi)部功率耗散。對于具有少量額外成本的穩(wěn)健設(shè)計,在降壓穩(wěn)壓器之后使用LDO穩(wěn)壓器產(chǎn)生5 V電壓是一個額外的好處。

pYYBAGOgBWOAal0rAADCo0dbN5g105.png?h=270&hash=0ED6497F2C0A01A27145CE79C2D2334E&imgver=1

圖4.ADP2386的(a)典型電路和(b)效率曲線。

poYBAGOgBWSAXHCoAAAp3NESWcE497.png?h=270&hash=4028D8A2A7736C15DC8D1913EB146DD2&imgver=1

圖5.典型的ADP125應(yīng)用。

五世伊利諾伊州對于2.5 V和1.8 V CMOS,分別為0.7 V和0.63 V。遺憾的是,該邏輯電平的安全裕度不足以避免開關(guān)噪聲。要解決此問題,有兩個選項可用。第一種選擇是,如果圖1所示的輸入外部3.3 V電源具有足夠的功率且噪聲非常低,則分接該外部3.3 V,并使用線性穩(wěn)壓器(LDO穩(wěn)壓器),例如ADP125(圖5)或ADP1740作為2.5 V和1.8 V電源。請注意,從3.3 V到1.8 V有1.5 V壓降。如果這種下降是一個問題,則可以使用混合方法。第二種選擇是,如果外部3.3 V噪聲不低或功率不足,則通過降壓后接LDO穩(wěn)壓器分接12 V電源,以產(chǎn)生3.3 V、2.5 V和1.8 V電源;混合方法如圖6所示。

插入LDO穩(wěn)壓器會略微增加成本和電路板面積,并增加一點散熱,但為了實現(xiàn)安全裕度,這些權(quán)衡是必要的。使用LDO穩(wěn)壓器會略微降低效率,但可以通過保持V的小壓降來最小化在到 V外:3.3 V 至 2.5 V 為 0.8 V,3.3 V 至 1.8 V 為 1.5 V。 使用具有VIOC的穩(wěn)壓器可以最大限度地提高效率和瞬態(tài)性能,VIOC調(diào)節(jié)上游開關(guān)穩(wěn)壓器的輸出,以保持LDO穩(wěn)壓器兩端的最佳壓降。具有 VIOC 特性的示例包括 LT3045、LT3042 和 LT3070-1。

LT3070-1是一款5 A、低噪聲、可編程輸出、85 mV低壓差線性穩(wěn)壓器。如果必須使用LDO穩(wěn)壓器,則散熱是一個問題,其中功耗= V落×一.例如,LT3070-1支持3 A,穩(wěn)壓器兩端的壓降(或功耗)的典型值為3 A×85 mV = 255 mW。與一些壓差為400 mV的典型LDO穩(wěn)壓器相比,在3 A的相同輸出電流下,功耗為1.2 W,幾乎是LT3070-1的五倍。

或者,通過使用混合方法,我們可以以成本換取效率。圖6優(yōu)化了效率和性能,我們首先使用降壓穩(wěn)壓器(ADP2386)來盡可能提高效率,方法是將其調(diào)節(jié)到最低允許電壓,然后使用LDO穩(wěn)壓器(ADP1740)。

pYYBAGOgBWWATefIAADeNTj6tiM494.png?h=270&hash=B4FBEF73AA83DAEB3275F38BC67E0250&imgver=2

圖6.采用ADP2386和ADP1740組合的混合拓?fù)洹?/strong>

1本練習(xí)提供了一個一般設(shè)計示例,以展示一些拓?fù)浜图夹g(shù)。但是,不能忘記考慮其他因素,例如.MAX、成本、封裝、電壓降等

2還提供低噪聲降壓和升壓穩(wěn)壓器選項,例如靜音開關(guān)穩(wěn)壓器?,具有非常低的噪聲和低 EMI。例如,LT8650S 和 LTC3310S 在性能、封裝、占位面積和布局面積方面具有成本效益。

封裝、功耗、成本、效率和性能權(quán)衡

生產(chǎn) PCB 設(shè)計通常需要緊湊的多軌電源,以實現(xiàn)高功率、高效率、頂級性能和低噪聲。例如,ADP5054四通道降壓穩(wěn)壓器為FPGA等應(yīng)用提供高功率(17 A)、單芯片、多軌電源軌電源解決方案,如圖7所示。完整電源解決方案所需的空間約為 41 mm × 20 mm。ADP5054本身的占位面積僅為7 mm×7 mm,可提供17 A的總電流。如需在狹小空間內(nèi)獲得非常高的功率,請考慮 ADI 的μ模塊穩(wěn)壓器?,例如 LTM4700,它可以從 15 mm × 22 mm 的封裝尺寸提供高達(dá) 100 A 的電流。

poYBAGOgBWiAO35CAAOxSvB3-w8613.png?h=270&hash=9CB701195941871E757EEA150DAE3FB4&imgver=2

圖7.ADP5054 適用于 FPGA 應(yīng)用的單芯片、多軌電源解決方案。

pYYBAGOgBWqAFLQ1AAHwt8mky8U970.png?h=270&hash=744EE5BD30AAB62D00FF4003839EC318&imgver=1

圖8.ADP5054原理圖

在第 2 部分中

在本系列的第2部分中,我們將介紹如何在板級應(yīng)用級聯(lián)策略,包括選擇合適的IC來考慮功率預(yù)算和電路板布局,以及提示和技巧。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17400

    瀏覽量

    248766
  • 穩(wěn)壓器
    +關(guān)注

    關(guān)注

    24

    文章

    4178

    瀏覽量

    93386
  • 開關(guān)穩(wěn)壓器

    關(guān)注

    4

    文章

    786

    瀏覽量

    73356
收藏 人收藏

    評論

    相關(guān)推薦

    多軌電源設(shè)計的布局提示和技巧

    本文由兩部分組成,旨在解決設(shè)計多軌電源時有時會被忽視的問題。第 1 部分重點介紹策略拓?fù)?/b>,本文重點介紹功耗預(yù)算和電路布局的細(xì)節(jié)。由于許多
    的頭像 發(fā)表于 12-19 14:05 ?1068次閱讀
    <b class='flag-5'>多軌</b><b class='flag-5'>電源</b>設(shè)計的布局提示和技巧

    淺談PCB布線設(shè)計策略

    在當(dāng)今激烈競爭的電池供電市場中,由于成本指標(biāo)限制,設(shè)計人員常常使用雙面板。盡管多層(4層、6層及8層)方案在尺寸、噪聲和性能方面具有明顯優(yōu)勢,成本壓力卻促使工程師們重新考慮其布線策略,采用雙面板
    發(fā)表于 09-26 09:41 ?839次閱讀
    淺談PCB布線設(shè)<b class='flag-5'>計策略</b>

    筆記本電腦的EMI設(shè)計策略

    筆記本電腦的EMI設(shè)計策略
    發(fā)表于 08-16 13:39

    大型設(shè)計中FPGA的多時鐘設(shè)計策略

    本帖最后由 mingzhezhang 于 2012-5-23 20:05 編輯 大型設(shè)計中FPGA的多時鐘設(shè)計策略 利用FPGA實現(xiàn)大型設(shè)計時,可能需要FPGA具有以多個時鐘運行的多重
    發(fā)表于 05-23 19:59

    世界十大設(shè)計團隊的經(jīng)典設(shè)計策略

    ` 本帖最后由 gk320830 于 2015-3-4 14:11 編輯 世界十大設(shè)計團隊的經(jīng)典設(shè)計策略`
    發(fā)表于 09-13 19:44

    【轉(zhuǎn)】高速PCB抄與PCB設(shè)計策略

    目前高速PCB的設(shè)計在通信、計算機、圖形圖像處理等領(lǐng)域應(yīng)用廣泛。而在這些領(lǐng)域工程師們用的高速PCB設(shè)計策略也不一樣?! ≡陔娦蓬I(lǐng)域,設(shè)計非常復(fù)雜,在數(shù)據(jù)、語音和圖像的傳輸應(yīng)用中傳輸速度已經(jīng)遠(yuǎn)遠(yuǎn)
    發(fā)表于 10-16 12:57

    高速PCB抄與PCB設(shè)計策略

      目前高速PCB的設(shè)計在通信、計算機、圖形圖像處理等領(lǐng)域應(yīng)用廣泛。而在這些領(lǐng)域工程師們用的高速PCB設(shè)計策略也不一樣?! ≡陔娦蓬I(lǐng)域,設(shè)計非常復(fù)雜,在數(shù)據(jù)、語音和圖像的傳輸應(yīng)用中傳輸速度已經(jīng)遠(yuǎn)遠(yuǎn)
    發(fā)表于 11-27 10:15

    嵌入式系統(tǒng)的常規(guī)電源設(shè)計策略

    供電的便攜嵌入式系統(tǒng)電源設(shè)計都是有幫助的。根據(jù)本文描述的構(gòu)造模塊,讀者可以為特定設(shè)計選擇合適的器件以及設(shè)計策略。
    發(fā)表于 07-26 07:23

    應(yīng)用電路多軌電源設(shè)計——第1部分:策略

    電源時可能會忽略的一些問題。第一部分著重介紹策略拓?fù)?/b>,第二部分重點討論功率預(yù)算和電路布局的細(xì)節(jié),以及一些設(shè)計技巧。許多應(yīng)用電路都使用
    發(fā)表于 09-27 10:57

    以太網(wǎng)保護設(shè)計策略和思路

    本文就以太網(wǎng)保護設(shè)計方面提出設(shè)計策略以及幾種應(yīng)對的設(shè)計思路,正如不同的標(biāo)準(zhǔn)中都有多個級別的防護等級,用戶需要根據(jù)實際的項目應(yīng)用場景來選擇合適的方案,這包括PCB 設(shè)計、器件選擇、成本、信號一致性等
    發(fā)表于 12-28 06:35

    BOVA客車形象識別設(shè)計策略研究

    通過介紹BOVA 公司的產(chǎn)品設(shè)計實踐來認(rèn)識客車產(chǎn)品的形象識別設(shè)計策略。關(guān)鍵詞: 客車; 產(chǎn)品形象識別; 設(shè)計策略Abstract: The article touches upon the bus p roduct identity design strategy th
    發(fā)表于 07-27 14:45 ?10次下載

    便攜電子設(shè)備的高效電源系統(tǒng)設(shè)計策略

    便攜電子設(shè)備的高效電源系統(tǒng)設(shè)計策略 對于電池供電的便攜設(shè)備而言,除了需要突破處理能力的限制外,便攜式系統(tǒng)電源的性能也需要不斷改進。本文探討便攜嵌入式
    發(fā)表于 03-30 17:28 ?333次閱讀

    基于PC的溫度測量系統(tǒng)參考設(shè)計策略

    基于PC的溫度測量系統(tǒng)參考設(shè)計策略  引言   該參考設(shè)計提供了一個創(chuàng)建基于PC的溫度測量系統(tǒng)的方案,用于*估信號調(diào)理器MAX6603。該設(shè)計采用兩塊*估(EV)
    發(fā)表于 04-23 14:35 ?879次閱讀
    基于PC的溫度測量系統(tǒng)參考設(shè)<b class='flag-5'>計策略</b>

    多軌數(shù)字精確靈活的電源電壓監(jiān)控

    多軌數(shù)字精確靈活的電源電壓監(jiān)控
    發(fā)表于 05-18 12:54 ?6次下載
    <b class='flag-5'>多軌</b>數(shù)字<b class='flag-5'>板</b>精確靈活的<b class='flag-5'>電源</b>電壓監(jiān)控

    DC電源模塊的節(jié)能與環(huán)保設(shè)計策略

    BOSHIDA DC電源模塊的節(jié)能與環(huán)保設(shè)計策略 DC電源模塊的節(jié)能與環(huán)保設(shè)計策略可以從以下幾個方面考慮: DC電源模塊的節(jié)能與環(huán)保設(shè)
    的頭像 發(fā)表于 02-18 14:23 ?245次閱讀
    DC<b class='flag-5'>電源</b>模塊的節(jié)能與環(huán)保設(shè)<b class='flag-5'>計策略</b>