0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

串聯(lián)的電阻R1到底是放在靠近IC端還是靠近MOS端?

MEANWELL1982 ? 來源:硬件工程師煉成之路 ? 2022-12-30 09:37 ? 次閱讀

前一段時(shí)間有個(gè)兄弟問了個(gè)問題,把我問住了,問題是這個(gè):

6434eca2-879d-11ed-bfe3-dac502259ad0.png

如上圖,串聯(lián)的電阻R1到底是放在靠近IC端,還是靠近MOS端?(注意,圖中的L1是走線寄生電感,并不是這里放了個(gè)電感器件)

我們具體溝通的情況是這樣的:

6454d206-879d-11ed-bfe3-dac502259ad0.png

這位兄弟說大部分工程師和IC原廠都是這么做的,但是沒有說為什么,我當(dāng)時(shí)也不清楚。但是這個(gè)問題確實(shí)是個(gè)好問題,現(xiàn)實(shí)中的確存在。

任何一個(gè)問題都是提升技術(shù)的機(jī)會(huì),所以,我記了下來,然后花時(shí)間看了看。

在這之前,為了讓所有兄弟都能跟上節(jié)奏,那必須先得搞清楚這個(gè)串聯(lián)的電阻是干什么用的。

簡(jiǎn)單說,這個(gè)串聯(lián)的電阻就是抑制振蕩用的,具體怎么回事,我以前專門寫過文章,不知道的可以去瞅瞅——“LC串聯(lián)諧振的意義-MOS管柵極電阻”

真實(shí)情況如何

首先,這位兄弟說大部分都是放靠近MOS端。關(guān)于這一點(diǎn),我先去求證了下,看實(shí)際情況是否真是如此?

一般這種驅(qū)動(dòng)MOS的電路,開關(guān)電源電機(jī)驅(qū)動(dòng)居多,因此,我就去找了這兩類IC的廠商,去看看它們的demo板是怎么Layout的。

1、TI無刷電機(jī)驅(qū)動(dòng)芯片DRV8300的demo板

Demo板硬件設(shè)計(jì)可以直接在Ti官網(wǎng)下載,如下圖,可以看到,串聯(lián)電阻是放置在MOS管端的。

6473ea10-879d-11ed-bfe3-dac502259ad0.png

2、Ti的POE方案TPS23753A的Demo板

原理圖如下:

64c12d34-879d-11ed-bfe3-dac502259ad0.png

PCB如下圖,串聯(lián)電阻也是放置在靠近MOS管端。

64d7d8ea-879d-11ed-bfe3-dac502259ad0.png

3、 MPS的無刷電機(jī)驅(qū)動(dòng)芯片MP6535。

如下圖,6個(gè)MOS的柵極串聯(lián)電阻R18,R19,R20,R21,R22,R23放置在中間。

從走線長(zhǎng)度看,Q1,Q2,Q3串聯(lián)的電阻離MOS較近,離驅(qū)動(dòng)IC較遠(yuǎn)。Q4,Q5,Q6串聯(lián)的電阻在MOS和驅(qū)動(dòng)IC中間。

6506de74-879d-11ed-bfe3-dac502259ad0.png

就上面3個(gè)例子來說,兄弟說的“大部分情況柵極串聯(lián)電阻靠近MOS管放置”確實(shí)是屬實(shí)的。

那我聊天記錄里面說的“放源端比較好,就像高速信號(hào)的阻抗匹配放源端”,這一點(diǎn)又是考慮了什么呢?

是否需要考慮阻抗匹配

考慮到阻抗匹配,那就是將信號(hào)看作是高速信號(hào),那么到底柵極驅(qū)動(dòng)信號(hào)是不是高速信號(hào)呢?

一般來說,高速信號(hào)的認(rèn)定規(guī)則是這樣的:信號(hào)的上升沿小于6倍的傳輸延時(shí)。那我們大致算一下就知道是不是高速信號(hào)了。

PCB上信號(hào)傳輸速度為6inch/ns,也就是0.1524m/ns

以DRV8300為例子,可以從手冊(cè)中看到柵極驅(qū)動(dòng)信號(hào)波形,如下圖的GHA就是:

654de72e-879d-11ed-bfe3-dac502259ad0.png

上升沿大概是400ns,如果要將其看成是高速信號(hào),那么需要滿足公式:

400ns<6*L/(0.1524m)

算得L>10.16m

顯然,我們的柵極走線遠(yuǎn)小于10m,所以柵極走線不用看成是高速信號(hào)線,也就說不用考慮阻抗匹配的問題,用集總參數(shù)模型分析即可。

一般情況下,我們的柵極走線長(zhǎng)度不會(huì)超過10cm。那么當(dāng)走線是10cm時(shí),如果要將其看成是高速信號(hào),那么對(duì)應(yīng)的Tr<3.9ns。

我印象中,MOS管驅(qū)動(dòng)電路,上升時(shí)間都不會(huì)這么小,所以,都是不用將其考慮成高速信號(hào)的了,也就是說從這個(gè)維度考慮,這個(gè)電阻不必放置到靠近源端IC。

放置到靠近MOS端有什么好處

既然不必放到靠近IC,那么放到靠近MOS有什么好處呢?

657bfc2c-879d-11ed-bfe3-dac502259ad0.png

其實(shí)從上面兩個(gè)模型看來, 對(duì)于MOS柵極來說,它們收到的信號(hào)沒有任何的差別。

為什么這么說呢?因?yàn)殡姼泻碗娮枋冀K是串聯(lián)的,如果把它們看成一個(gè)整體,阻抗就是R+jwL,對(duì)于整個(gè)電路來說完全是相同的,等效為下面這個(gè):

658d2740-879d-11ed-bfe3-dac502259ad0.png

所以,我不覺得串聯(lián)電阻靠近MOS放置有什么特別的作用。

小結(jié)

以上就是,我目前對(duì)于MOS管柵極串聯(lián)電阻放在哪兒的看法。

我覺得放在哪里無所謂,靠近MOS,靠近驅(qū)動(dòng)IC都行,放中間也行,重要的總的走線長(zhǎng)度要短(這一點(diǎn)在很多手冊(cè)中都有提到,主要為了降低走線寄生電感)。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 串聯(lián)電阻
    +關(guān)注

    關(guān)注

    1

    文章

    189

    瀏覽量

    14735
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4307

    文章

    22858

    瀏覽量

    394879
  • MOS管
    +關(guān)注

    關(guān)注

    108

    文章

    2347

    瀏覽量

    66212
  • 驅(qū)動(dòng)芯片
    +關(guān)注

    關(guān)注

    13

    文章

    1236

    瀏覽量

    54306

原文標(biāo)題:PCB Layout時(shí),MOS管柵極串聯(lián)電阻放哪兒?

文章出處:【微信號(hào):南山掃地僧,微信公眾號(hào):南山掃地僧】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    差分,單到底是什么?

    放大器里面各種的引腳,各種輸入口,最常出現(xiàn)的就是差分,單,那到底是啥?
    的頭像 發(fā)表于 02-13 11:10 ?7006次閱讀
    差分,單<b class='flag-5'>端</b><b class='flag-5'>到底是</b>什么?

    傳輸線在阻抗匹配時(shí)串聯(lián)端接電阻為什么要靠近發(fā)送

    傳輸線的反射嗎?下面我們一起來驗(yàn)證一下! 1. 不加串聯(lián)端接電阻時(shí)接收波形 (傳輸線為2000mil): 在不加電阻時(shí)可以發(fā)現(xiàn)信號(hào)有非常嚴(yán)重的反射,從而導(dǎo)致波形失真。 2. 加了
    的頭像 發(fā)表于 11-07 07:40 ?1317次閱讀
    傳輸線在阻抗匹配時(shí)<b class='flag-5'>串聯(lián)端接電阻</b>為什么要<b class='flag-5'>靠近</b>發(fā)送<b class='flag-5'>端</b>

    串聯(lián)電阻R與半導(dǎo)體ESD電路布線與防浪涌關(guān)系

    1.串聯(lián)電阻R與半導(dǎo)體ESD電露布線與防浪涌關(guān)系串聯(lián)電阻R
    的頭像 發(fā)表于 08-17 09:24 ?844次閱讀
    <b class='flag-5'>串聯(lián)</b><b class='flag-5'>電阻</b><b class='flag-5'>R</b>與半導(dǎo)體ESD電路布線與防浪涌關(guān)系

    PCB Layout時(shí),MOS管柵極串聯(lián)電阻放哪兒?

    前一段時(shí)間有個(gè)兄弟問了個(gè)問題,把我問住了,問題是這個(gè): 如上圖,串聯(lián)電阻R1到底是放在靠近
    的頭像 發(fā)表于 09-26 16:51 ?1037次閱讀
    PCB Layout時(shí),<b class='flag-5'>MOS</b>管柵極<b class='flag-5'>串聯(lián)</b><b class='flag-5'>電阻</b>放哪兒?

    運(yùn)放旁路電容必須靠近芯片引腳的原因到底是什么呢?

    運(yùn)放旁路電容必須靠近芯片引腳的原因到底是什么呢?有的說是怕走線的電感與旁路電容形成諧振,旁路電容靠近運(yùn)放的時(shí)候走線的電感不應(yīng)該更大了嗎(走線越長(zhǎng),走線的寄生電感也就越大)
    發(fā)表于 08-01 06:56

    求助,這個(gè)電路U1A運(yùn)放同相R1電阻到底有什么作用啊?

    想問下這個(gè)電路U1A運(yùn)放同相R1電阻到底有什么作用啊?很郁悶。
    發(fā)表于 08-27 07:09

    為什么都說上拉電阻接Vcc,下拉電阻接地?

    如果在IC芯片輸入串聯(lián)一個(gè)電阻R,起到上拉作用,R電阻
    發(fā)表于 04-13 11:19

    電流檢測(cè)電阻R1的選型

    MOSFET的源極到輸出之間電路中串聯(lián)了電流檢測(cè)電阻R1。R1用來限制開關(guān)電流,保護(hù)電路免受輸出過載影響,同時(shí)還用于電流模式控制的斜率補(bǔ)償。眾所周知,斜率補(bǔ)償是用來解決電流模式降壓轉(zhuǎn)換
    發(fā)表于 11-27 16:52

    請(qǐng)問高速時(shí)鐘線串聯(lián)電阻應(yīng)該放在靠近?

    請(qǐng)問關(guān)于高速時(shí)鐘線串聯(lián)電阻應(yīng)該放在靠近呢?或者如何設(shè)計(jì)比較好呢?
    發(fā)表于 05-10 06:36

    串口TX上的499R電阻怎么擺放?

    請(qǐng)教一下, 用ESP8266看硬件指南上寫: 建議在uart TX上串一個(gè)499R電阻用于抑制80 MHz 諧波想請(qǐng)問一下, 這個(gè)499R應(yīng)該串在靠近ESP8266串口TX的一
    發(fā)表于 03-13 08:44

    磁鐵靠近磁電傳感器IC1時(shí)的狀態(tài)分析

    當(dāng)磁鐵靠近磁電傳感器IC1時(shí),磁電傳感器IC1的③腳輸出低電平,經(jīng)電阻R3加到晶體三極管VT2的基極b。
    的頭像 發(fā)表于 04-25 11:08 ?3577次閱讀
    磁鐵<b class='flag-5'>靠近</b>磁電傳感器<b class='flag-5'>IC1</b>時(shí)的狀態(tài)分析

    串聯(lián)電阻為何放置在MOS

    前一段時(shí)間有個(gè)兄弟問了個(gè)問題,把我問住了,問題是這個(gè): 如上圖,串聯(lián)電阻R1到底是放在靠近
    的頭像 發(fā)表于 07-08 16:36 ?1935次閱讀

    UART串口為何串聯(lián)1k電阻

    在做UART串口通信的電路中,比較常見的是在串口的TX/RX串聯(lián)一個(gè)1k的電阻。
    的頭像 發(fā)表于 03-23 10:44 ?1.5w次閱讀
    UART串口<b class='flag-5'>端</b>為何<b class='flag-5'>串聯(lián)</b><b class='flag-5'>1</b>k<b class='flag-5'>電阻</b>

    串聯(lián)電阻R與半導(dǎo)體ESD電路布線中,哪個(gè)應(yīng)放置靠近被保護(hù)IC?

    串聯(lián)電阻R與半導(dǎo)體ESD 電路布線中,哪個(gè)應(yīng)放置靠近被保護(hù)IC?
    的頭像 發(fā)表于 08-16 18:25 ?1849次閱讀
    <b class='flag-5'>串聯(lián)</b><b class='flag-5'>電阻</b><b class='flag-5'>R</b>與半導(dǎo)體ESD電路布線中,哪個(gè)應(yīng)放置<b class='flag-5'>靠近</b>被保護(hù)<b class='flag-5'>IC</b>?

    傳輸線在阻抗匹配時(shí)串聯(lián)端接電阻為什么要靠近發(fā)送?

    傳輸線在阻抗匹配時(shí)串聯(lián)端接電阻為什么要靠近發(fā)送? 傳輸線在阻抗匹配時(shí),串聯(lián)端接電阻靠近發(fā)送
    的頭像 發(fā)表于 11-22 18:26 ?1269次閱讀