0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

12GHz、超低相位噪聲小數(shù)N分頻鎖相環(huán)的設計

星星科技指導員 ? 來源:ADI ? 作者:ADI ? 2023-01-16 11:27 ? 次閱讀

本應用筆記詳細介紹了集成外部VCO的完整12GHz、超低相位噪聲小數(shù)N分頻鎖相環(huán)(PLL)的設計。它由高性能小數(shù)N分頻PLL(MAX2880)、基于運算放大器的有源環(huán)路濾波器(MAX9632)和12GHz VCO(SYNERGY DXO11751220-5)組成。

poYBAGPExA-AQMtKAACA4DSQJSc222.png?imgver=1

圖1.基于MAX2880的12GHz超低相位噪聲小數(shù)N分頻PLL。

主要特點:

超低相位噪聲:92 飛秒有效值抖動 (1kHz-20MHz)

無需外部分頻器

有源濾波器,調(diào)諧范圍為 0.5V 至 15V

這款高性能PLL可用于生成混頻器本振(LO)頻率或ADC/DAC時鐘,適用于微波點對點系統(tǒng)、測試和測量設備或汽車雷達。

相位噪聲性能數(shù)據(jù)和詳細的設置指南包含在本應用筆記中。

性能結果:

PLL的整體相位噪聲通常由PLL的帶內(nèi)本底相位噪聲和VCO相位噪聲主導。為了構建超低相位噪聲PLL,設計人員需要選擇低相位噪聲VCO和PLL。MAX2880能夠在整數(shù)模式下實現(xiàn)-229dBc/Hz的帶內(nèi)相位本底噪聲,在分數(shù)低噪聲模式下實現(xiàn)-225dBc/Hz的帶內(nèi)相位本底噪聲。

表1和圖2給出了MAX2880在12GHz和不同模式時的相位噪聲性能。

參數(shù) 結果 單位
載波頻率 12 千兆赫
有效值抖動(整數(shù)模式) 89 飛秒
有效值抖動(分數(shù)低噪聲模式) 92 飛秒
有效值抖動(小數(shù)低雜散模式) 140 飛秒
SSB 積分相位噪聲(整數(shù)模式) -46.7 分貝
SSB 集成相位噪聲(分數(shù)低噪聲模式) -46.2 分貝
SSB 集成相位噪聲(小數(shù)低雜散模式) -42.7 分貝
集成限制 1-20,000 千 赫
VCO 調(diào)諧范圍 0.5-15 V

pYYBAGPExBOAJSZCAAKjm0k1N6o985.png?imgver=1

圖2.12GHz相位噪聲圖。

詳細設置指南:

本設計需要MAX2880評估板(EV kit)和12GHz外部VCO(Synergy DXO11751220-5)。

注:MAX2880評估板不包含Synergy VCO,需要對評估板進行一些修改。

驗證MAX2880的默認功能。請參考MAX2880評估板數(shù)據(jù)資料了解詳細操作步驟。

根據(jù)表2修改MAX2880評估板,并根據(jù)圖3改變跳線位置。

零件(單位) 改變 違約 注意
C1 (nF) 打開 10 移除無源濾波器
R2A (歐姆) 打開 100 移除無源濾波器
C2 (nF) 打開 100 移除無源濾波器
R3 (歐姆) 打開 47.5 移除無源濾波器
C3 (nF) 打開 1 移除無源濾波器
R4 (歐姆) 打開 0 移除無源濾波器
R27(歐姆) 0 打開 連接有源濾波器
R26 (歐姆) 4300 打開 有源濾波器
C4 (pF) 15 打開 有源濾波器
C101 (pF) 150 打開 有源濾波器
R102 (歐姆) 560 打開 有源濾波器
C102 (pF) 8200 打開 有源濾波器
R9 (歐姆) 打開 16.9 斷開板載 VCO 的連接
R9 至 NC1 16.9 打開 連接外部虛擬協(xié)作辦公室
JP4 2 針跳線 打開 連接 關閉板載 VCO 的電源
JP5 3 針跳線 中心銷連接到5P0_V抄送 打開 PAMP 輸入 + 偏置

根據(jù)圖4連接評估板。確保所有電源設備均已關閉。

將VCO上電至+5V。

用+15V和+6V為MAX2870評估板上電。

對MAX2880寄存器進行所需模式編程: 整數(shù)低噪聲模式:003C0000,06000001,6F00CE22,00002503,00000004,00000005 分數(shù)低噪聲模式:003C0000,06000001,0F00FFFA,00000303,00000004,00000005 分數(shù)低雜散模式:

003C00C8,06000001,6F00CE22,00000B03,00000004,00000005

poYBAGPExBeAGiaJAATai0Q_N5E003.png?imgver=1

圖3.跳線位置。

pYYBAGPExBmAJ4Q5AACRnzxbpp0481.png?imgver=1

圖4.詳細設置圖。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 濾波器
    +關注

    關注

    159

    文章

    7657

    瀏覽量

    177183
  • 運算放大器
    +關注

    關注

    214

    文章

    4852

    瀏覽量

    172130
  • pll
    pll
    +關注

    關注

    6

    文章

    770

    瀏覽量

    134960
收藏 人收藏

    評論

    相關推薦

    電源技巧#8:設計12GHz,超低相位噪聲(0.09 ps rms抖動)鎖相環(huán)

    詳細介紹了具有外部VCO的完整12GHz,超低相位噪聲分數(shù)N鎖相環(huán)(PLL)的設計。它由高性能小數(shù)
    發(fā)表于 12-10 10:02 ?41次閱讀

    電源技巧#8:設計12GHz超低相位噪聲(0.09 ps rms抖動)鎖相環(huán)

    詳細介紹了具有外部VCO的完整12GHz,超低相位噪聲分數(shù)N鎖相環(huán)(PLL)的設計。它由高性能小數(shù)
    發(fā)表于 12-10 09:50

    怎么設計低噪聲12 GHz微波小數(shù)N分頻鎖相環(huán)?

    該電路是低噪聲微波小數(shù)N分頻PLL的完整實現(xiàn)方案,以 ADF4156 作為核心的小數(shù)N
    發(fā)表于 08-20 06:44

    小數(shù)分頻鎖相環(huán)的工作原理

    議程PLL介紹及小數(shù)分頻鎖相環(huán)的優(yōu)點小數(shù)分頻鎖相環(huán)的錯誤使用小數(shù)分頻鎖相環(huán)詳解參考雜散及如何減少
    發(fā)表于 05-28 14:58 ?0次下載

    噪聲小數(shù)N分頻鎖相環(huán)實現(xiàn)方案

    該電路是低噪聲微波小數(shù)N分頻PLL的完整實現(xiàn)方案,以 ADF4156 作為核心的小數(shù)N
    發(fā)表于 10-26 15:02 ?1479次閱讀
    低<b class='flag-5'>噪聲</b><b class='flag-5'>小數(shù)</b><b class='flag-5'>N</b><b class='flag-5'>分頻</b><b class='flag-5'>鎖相環(huán)</b>實現(xiàn)方案

    鎖相環(huán)相位噪聲與環(huán)路帶寬的關系分析

    利用鎖相環(huán)的等效噪聲模型,重點分析電荷泵鎖相環(huán)系統(tǒng)的相位噪聲特性,得出系統(tǒng)噪聲特性的分布特點以及
    發(fā)表于 11-22 10:44 ?1.9w次閱讀

    噪聲12 GHz微波小數(shù)N分頻鎖相環(huán)的設計

    電路功能與優(yōu)勢 該電路是低噪聲微波小數(shù)N分頻PLL的完整實現(xiàn)方案,以 ADF4156 作為核心的小數(shù)N
    發(fā)表于 11-25 12:37 ?333次閱讀
    低<b class='flag-5'>噪聲</b><b class='flag-5'>12</b> <b class='flag-5'>GHz</b>微波<b class='flag-5'>小數(shù)</b><b class='flag-5'>N</b><b class='flag-5'>分頻</b><b class='flag-5'>鎖相環(huán)</b>的設計

    關于2.4 GHz的低噪聲亞采樣鎖相環(huán)設計

    介紹一種2.4 GHz的低噪聲亞采樣鎖相環(huán)。環(huán)路鎖定是利用亞采樣鑒相器對壓控振蕩器的輸出進行采樣。不同于傳統(tǒng)電荷泵鎖相環(huán),由于在鎖定狀態(tài)下沒有分頻
    的頭像 發(fā)表于 06-07 15:58 ?9762次閱讀
    關于2.4 <b class='flag-5'>GHz</b>的低<b class='flag-5'>噪聲</b>亞采樣<b class='flag-5'>鎖相環(huán)</b>設計

    CN-0369:低相位噪聲的轉換鎖相環(huán)頻率合成器

    CN-0369:低相位噪聲的轉換鎖相環(huán)頻率合成器
    發(fā)表于 03-20 13:21 ?7次下載
    CN-0369:<b class='flag-5'>低相位</b><b class='flag-5'>噪聲</b>的轉換<b class='flag-5'>鎖相環(huán)</b>頻率合成器

    LTC6950:1.4 GHz低相位噪聲、低抖動鎖相環(huán),帶時鐘分布數(shù)據(jù)表

    LTC6950:1.4 GHz低相位噪聲、低抖動鎖相環(huán),帶時鐘分布數(shù)據(jù)表
    發(fā)表于 04-19 12:13 ?3次下載
    LTC6950:1.4 <b class='flag-5'>GHz</b><b class='flag-5'>低相位</b><b class='flag-5'>噪聲</b>、低抖動<b class='flag-5'>鎖相環(huán)</b>,帶時鐘分布數(shù)據(jù)表

    微波無線電用低相位噪聲GaAs壓控振蕩器高性能SiGe鎖相環(huán)

    微波無線電用低相位噪聲GaAs壓控振蕩器高性能SiGe鎖相環(huán)
    發(fā)表于 04-22 19:06 ?11次下載
    微波無線電用<b class='flag-5'>低相位</b><b class='flag-5'>噪聲</b>GaAs壓控振蕩器高性能SiGe<b class='flag-5'>鎖相環(huán)</b>對

    CN0174 使用有源環(huán)路濾波器和RF預分頻器的低噪聲12 GHz微波小數(shù)N分頻鎖相環(huán)(PLL)

    該電路是低噪聲微波小數(shù)N分頻PLL的完整實現(xiàn)方案,以 adf4156 作為核心的小數(shù)N
    發(fā)表于 06-03 19:01 ?3次下載
    CN0174 使用有源環(huán)路濾波器和RF預<b class='flag-5'>分頻</b>器的低<b class='flag-5'>噪聲</b><b class='flag-5'>12</b> <b class='flag-5'>GHz</b>微波<b class='flag-5'>小數(shù)</b><b class='flag-5'>N</b><b class='flag-5'>分頻</b><b class='flag-5'>鎖相環(huán)</b>(PLL)

    設計12GHz超低相位噪聲(0.09 ps rms抖動)鎖相環(huán)

    本應用筆記詳細介紹了具有外部VCO的完整12GHz、超低相位噪聲小數(shù)N分頻
    的頭像 發(fā)表于 10-28 14:45 ?8828次閱讀

    鎖相環(huán)整數(shù)分頻小數(shù)分頻的區(qū)別是什么?

    鎖相環(huán)整數(shù)分頻小數(shù)分頻的區(qū)別是什么? 鎖相環(huán)(PLL)是一種常用的電子電路,用于將輸入的時鐘信號與參考信號進行同步,并生成輸出信號的一種技術。在PLL中,
    的頭像 發(fā)表于 01-31 15:24 ?2485次閱讀

    鎖相環(huán)相位噪聲的影響因素

    鎖相環(huán)(Phase Locked Loop, PLL)相位噪聲是評估鎖相環(huán)性能的重要指標之一,它描述了輸出信號相位的不穩(wěn)定性。
    的頭像 發(fā)表于 07-30 15:31 ?815次閱讀