0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技發(fā)布業(yè)界首款全棧式AI驅動型EDA解決方案Synopsys.ai,引領芯片設計新范式

新思科技 ? 來源:未知 ? 2023-04-04 23:10 ? 次閱讀

98c8028a-d2fa-11ed-bfe3-dac502259ad0.gif
  • Synopsys.ai可為芯片設計提供AI驅動型解決方案,包含數(shù)字、模擬、驗證、測試和制造模塊。AI引擎可顯著提高設計效率和芯片質(zhì)量,同時降低成本。
  • 英偉達(NVIDIA)、臺積公司(TSMC)、IBM、聯(lián)發(fā)科(MediaTek)和瑞薩電子(Renesas)均對新思科技的AI驅動型EDA設計策略表示支持,并已利用Synopsys.ai解決方案取得顯著成果:瑞薩電子在減少功能覆蓋盲區(qū)方面實現(xiàn)了10倍優(yōu)化,并將IP驗證效率提高了30%。

近日,在一年一度的全球半導體行業(yè)年度技術嘉年華“新思科技全球用戶大會(SNUG World)”上,新思科技隆重推出了業(yè)界首款全棧式AI驅動型EDA解決方案Synopsys.ai,覆蓋了先進數(shù)字與模擬芯片的設計、驗證、測試和制造環(huán)節(jié)?;诖耍?a target="_blank">開發(fā)者第一次能夠在芯片開發(fā)的每個階段(從系統(tǒng)架構到設計和制造)都采用AI技術,并從云端訪問這些解決方案。值得一提的是,Synopsys.ai已經(jīng)成功幫助汽車領域的領導者瑞薩電子提高芯片性能并降低成本,并將產(chǎn)品開發(fā)周期縮短了數(shù)周。

Synopsys.ai EDA解決方案可提供以下AI驅動的解決方案:

  • 數(shù)字化設計空間優(yōu)化以實現(xiàn)功耗、性能和面積(PPA)目標,并提高生產(chǎn)效率。截至2023年1月,新思科技DSO.ai已助力客戶完成100次流片
  • 擬設計自動化,實現(xiàn)模擬設計跨工藝節(jié)點的快速遷移
  • 驗證覆蓋率收斂和回歸分析,以實現(xiàn)更快的功能測試收斂、更高的覆蓋率和預測性錯誤檢測
  • 自動測試生成,可減少并優(yōu)化測試模式,提高芯片缺陷覆蓋率并加快獲取測試結果
  • 制造解決方案,可加速開發(fā)高精度光刻模型,以大幅提高芯片良率

AI驅動芯片設計的全球行業(yè)領導者

目前全球十大半導體企業(yè)中已有9家公司采用了Synopsys.ai解決方案,持續(xù)夯實了新思科技在AI驅動芯片設計的全球領導者地位。在每個芯片開發(fā)項目中,該解決方案的AI引擎持續(xù)在不同的數(shù)據(jù)集上進行訓練,隨著時間推移,其優(yōu)化結果的能力將持續(xù)提升。


以下是諸多行業(yè)領袖對于AI驅動型EDA解決方案的評價:

98e8b44e-d2fa-11ed-bfe3-dac502259ad0.png

由于設計復雜性不斷增加,使用傳統(tǒng)的人機回環(huán)技術很快將難以滿足質(zhì)量和上市時間的要求。通過新思科技VCS(Synopsys.ai解決方案的組成部分)的AI驅動型驗證,我們在減少功能覆蓋盲區(qū)方面實現(xiàn)了高達10倍的優(yōu)化,并將IP驗證效率提高了30%,這表明AI能夠幫助我們應對日益復雜的設計挑戰(zhàn)。

Takahiro Ikenobe

共享研發(fā)核心IP事業(yè)部IP開發(fā)總監(jiān)

瑞薩電子

日益復雜的芯片是當前智能世界的核心動力基礎,因此實現(xiàn)高質(zhì)量的芯片變得十分關鍵。我們必須不斷改進設計方法學并部署新技術,以快速交付測試程序,在提高缺陷覆蓋率的同時極大限度地降低測試成本。AI驅動的自動測試模式生成的改進,對于實現(xiàn)我們未來的芯片測試目標至關重要。

由于設計復雜性不斷增加,使用傳統(tǒng)的人機回環(huán)技術很快將難以滿足質(zhì)量和上市時間的要求。通過新思科技VCS(Synopsys.ai解決方案的組成部分)的AI驅動型驗證,我們在減少功能覆蓋盲區(qū)方面實現(xiàn)了高達10倍的優(yōu)化,并將IP驗證效率提高了30%,這表明AI能夠幫助我們應對日益復雜的設計挑戰(zhàn)。

Xian Lu

總監(jiān)

聯(lián)發(fā)科

臺積公司與新思科技等開放創(chuàng)新平臺(OIP)合作伙伴緊密合作,助力我們的客戶在執(zhí)行定制及模擬模塊的工藝制程設計遷移時,提高生產(chǎn)效率并加快設計收斂。現(xiàn)在,通過全新的新思科技AI驅動型模擬設計遷移流程和臺積公司的增強型工藝設計套件(PDKs),我們能夠實現(xiàn)設計方案的復用,高效地在高效地在業(yè)界廣泛采用的工藝技術上進行遷移,并受益于全新工藝技術在性能、功耗及面積方面的優(yōu)化。

Dan Kochpatcharin

設計基礎設施管理事業(yè)部負責人

臺積公司

在先進技術節(jié)點上,用于光學鄰近校正的精確光刻模型是不可或缺的。利用AI/ML(機器學習)可加速開發(fā)高精度模型,從而在芯片制造過程中獲得理想結果。我們非常高興能夠與新思科技合作開發(fā)AI驅動的掩模合成解決方案,從而幫助我們的合作伙伴加速產(chǎn)品上市。

Huiming Bu

全球半導體研發(fā)與奧爾巴尼運營副總裁

IBM研究中心

AI有巨大的潛力去重塑幾乎每一個領域,它給半導體行業(yè)帶來了廣闊的發(fā)展空間。我們通過與行業(yè)領導者新思科技合作,共同加速并改善生產(chǎn)效率,從而助力半導體行業(yè)開拓新的發(fā)展領域。

Vivek K. Singh

先進技術事業(yè)部副總裁

偉達

AI正在給半導體行業(yè)帶來新的變革機遇,助力開發(fā)者創(chuàng)造出更加復雜芯片──在沒有AI輔助的情況下是無法實現(xiàn)的。AI將開辟超乎想象的未來,讓我們能夠比現(xiàn)在走得更快,做得更多,尤其是面對饑荒、流行病控制、氣候變化等重大全球性問題。新思科技在將AI引入芯片開發(fā)全流程方面處于全球領先地位,他們?yōu)樾袠I(yè)未來所做的投入與貢獻值得敬佩。

Patrick Moorhead

行業(yè)分析師

獨立調(diào)研機構Moor Insights & Strategy

芯片設計復雜性增加、人力資源有限、交付窗口日趨嚴格等挑戰(zhàn),讓業(yè)界期待一個能夠覆蓋架構探索到設計和制造的AI驅動型全棧式EDA解決方案──而我們已經(jīng)給出了答案。借助 Synopsys.ai解決方案,我們的客戶極大提升了其跨多個領域探索設計解決方案空間的能力。隨著.ai工具在運行中不斷學習,客戶能夠更快地找到理想結果,從而實現(xiàn)甚至超越嚴格的設計和生產(chǎn)效率目標。

Shankar Krishnamoorthy

電子設計自動化(EDA)事業(yè)部總經(jīng)理

新思科技

98f0d66a-d2fa-11ed-bfe3-dac502259ad0.png


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 新思科技
    +關注

    關注

    5

    文章

    778

    瀏覽量

    50268

原文標題:新思科技發(fā)布業(yè)界首款全棧式AI驅動型EDA解決方案Synopsys.ai,引領芯片設計新范式

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    思科技攜手英特爾推出可量產(chǎn)Multi-Die芯片設計解決方案

    思科技(Synopsys)近日宣布推出面向英特爾代工EMIB先進封裝技術的可量產(chǎn)多裸晶芯片設計參考流程,該流程采用了Synopsys.ai EDA
    的頭像 發(fā)表于 07-16 09:42 ?479次閱讀

    思科技推出業(yè)界首PCIe 7.0 IP解決方案

    PCIe 7.0 IP解決方案,加速萬億參數(shù)領域的芯片設計 新思科技推出業(yè)界首完整的PCIe 7.0 IP解決
    的頭像 發(fā)表于 06-29 15:13 ?523次閱讀

    思科發(fā)布PCIe 7.0 IP解決方案,賦能AI與HPC前沿設計

    在全球芯片設計領域,新思科技(Synopsys)再次展現(xiàn)了其技術領先的實力。近日,公司宣布推出業(yè)界首完整的PCIe 7.0 IP
    的頭像 發(fā)表于 06-25 10:12 ?459次閱讀

    思科技推出業(yè)界首PCIe 7.0 IP解決方案

    思科技(Synopsys)近日宣布,推出業(yè)界首完整的PCIe 7.0 IP解決方案,包括控制器、IDE安全模塊、PHY和驗證IP。該
    的頭像 發(fā)表于 06-25 09:46 ?399次閱讀

    三星電子采納新思科Synopsys.ai EDA套件,完成GAA制程驗證

    據(jù)新思科技介紹,他們的 Synopsys.ai EDA 套件專為 CPU 高效運行而設計,為三星的 GAA 節(jié)點帶來了卓越的 PPA(性能、功耗和面積)表現(xiàn)。
    的頭像 發(fā)表于 05-06 11:23 ?322次閱讀

    楷登電子Cadence推出業(yè)界首個全面的AI驅動數(shù)字孿生解決方案

    中國上海,2024 年 3 月 22 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)推出業(yè)界首個全面的 AI 驅動數(shù)字孿生解決方案,旨在促進數(shù)據(jù)中心的可持續(xù)發(fā)展及
    的頭像 發(fā)表于 03-22 11:38 ?638次閱讀

    思科技攜手英偉達:基于加速計算、生成AI和Omniverse釋放下一代EDA潛能

    將雙方數(shù)十年的合作深入擴展到新思科EDA全套技術 摘要: 新思科技攜手英偉達,將其領先的AI驅動
    發(fā)表于 03-20 13:43 ?206次閱讀
    新<b class='flag-5'>思科</b>技攜手英偉達:基于加速計算、生成<b class='flag-5'>式</b><b class='flag-5'>AI</b>和Omniverse釋放下一代<b class='flag-5'>EDA</b>潛能

    思科技推出業(yè)界首個1.6T以太網(wǎng)IP整體解決方案

    思科技(Synopsys)日前重磅推出了業(yè)界首個1.6T以太網(wǎng)IP整體解決方案,這一創(chuàng)新性的方案在數(shù)據(jù)密集
    的頭像 發(fā)表于 03-19 10:24 ?347次閱讀

    思科技推出業(yè)界首個1.6T高速以太網(wǎng)解決方案

    思科技(Synopsys)近日在數(shù)據(jù)中心領域取得了重大突破,推出了業(yè)界首個1.6T高速以太網(wǎng)解決方案,為日益增長的人工智能(AI)計算需求
    的頭像 發(fā)表于 03-08 11:06 ?515次閱讀

    思科技加入“Arm全面設計”生態(tài)系統(tǒng)并提供IP和芯片設計服務

    思科技加入“Arm全面設計”(Arm Total Design)生態(tài)系統(tǒng)并提供IP和芯片設計服務,通過Synopsys.ai
    的頭像 發(fā)表于 11-17 09:24 ?664次閱讀

    思科技攜手合作伙伴開發(fā)針對臺積公司N4P工藝的射頻設計參考流程

    (RF)設計和接口IP五項大獎。新思科技與臺積公司長期穩(wěn)固合作,持續(xù)提供經(jīng)過驗證的解決方案,包括由Synopsys.ai
    的頭像 發(fā)表于 11-14 10:31 ?635次閱讀

    思科技重磅發(fā)布全新RISC-V處理器系列,進一步擴大ARC處理器IP組合

    空間; 經(jīng)驗證且成熟的新思科技MetaWare軟件開發(fā)工具鏈能夠幫助軟件工程師基于新思科技ARC-V處理器IP高效開發(fā)高度優(yōu)化的軟件代碼; Synopsys.ai
    發(fā)表于 11-10 10:59 ?871次閱讀

    思科技與Arm持續(xù)深化合作,加速先進節(jié)點定制芯片設計

    )生態(tài)系統(tǒng)并提供IP和芯片設計服務,通過Synopsys.aiAI
    發(fā)表于 11-01 10:47 ?304次閱讀

    思科技攜手臺積公司加速N2工藝下的SoC創(chuàng)新

    多次成功流片,模擬設計流程也正應用于多個設計項目。這些設計流程在AI驅動Synopsys.ai
    的頭像 發(fā)表于 10-24 16:42 ?739次閱讀

    思科技提供跨臺積公司先進工藝的參考流程,助力加速模擬設計遷移

    作為Synopsys.ai EDA整體解決方案的一部分,由AI驅動的模擬設計遷移流可助力提升模擬和混合信號 SoC 的設計生產(chǎn)率 摘要 :
    發(fā)表于 10-24 11:41 ?396次閱讀