0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電壓模式R-2R DAC的工作原理和特性

微云疏影 ? 來(lái)源:維庫(kù) ? 作者:維庫(kù) ? 2023-06-24 09:46 ? 次閱讀

本文將探討電壓模式R-2R DAC結(jié)構(gòu)。

在本文中,我們將探索什么是R-2R DAC以及如何實(shí)現(xiàn)它們。

首先,我們將簡(jiǎn)要回顧一下開(kāi)爾文分壓器DAC。這種結(jié)構(gòu)很簡(jiǎn)單,但它們需要大量的電阻和開(kāi)關(guān)來(lái)實(shí)現(xiàn)高分辨率DAC。這個(gè)問(wèn)題的一個(gè)解決方案是稱為R-2R DAC的DAC結(jié)構(gòu)。這些結(jié)構(gòu)巧妙地利用梯形網(wǎng)絡(luò)來(lái)實(shí)現(xiàn)電阻較少的DAC。

什么是數(shù)字轉(zhuǎn)換器

數(shù)模轉(zhuǎn)換器(DAC)接收以數(shù)字代碼表示的數(shù)據(jù),并產(chǎn)生等效模擬輸出(見(jiàn)下面的圖1)。值得一提的是,除了數(shù)字輸入外,DAC還需要模擬基準(zhǔn)電壓或電流才能工作。該基準(zhǔn)電壓源可在DAC芯片內(nèi)部產(chǎn)生,也可在外部提供。

wKgaomSOYiWAFHJAAABmD1i8HEM694.png

圖1. 圖片由 ADI公司。

上述理想傳遞函數(shù)對(duì)應(yīng)于一個(gè)三位單極性DAC。請(qǐng)注意,DAC輸入和輸出都是量化值,傳遞函數(shù)實(shí)際上由八個(gè)點(diǎn)組成(而不是穿過(guò)這八個(gè)點(diǎn)的線)。此外,模擬輸出(輸入代碼全為1的輸出)比滿量程(FS)值低。

串式DAC(開(kāi)爾文分頻器)簡(jiǎn)介:2的問(wèn)題n 電阻

產(chǎn)生圖1傳遞函數(shù)的基本結(jié)構(gòu)如下圖2所示。這種結(jié)構(gòu)稱為串式DAC或開(kāi)爾文分壓器,使用八個(gè)相等的電阻串聯(lián)來(lái)產(chǎn)生三位DAC的八個(gè)不同電壓電平。例如,要產(chǎn)生等于 V 的模擬輸出裁判/4,我們只需要轉(zhuǎn)動(dòng)開(kāi)關(guān)SW4 上。

輸出緩沖器用于防止電阻串受到DAC輸出節(jié)點(diǎn)V的任何負(fù)載效應(yīng)代數(shù)轉(zhuǎn)換器。

wKgaomSOYeuAJD4dAAAqbA2KnmY671.png

圖2

開(kāi)爾文分頻器的一個(gè)主要缺點(diǎn)是n位DAC需要2n 電阻器和開(kāi)關(guān)。這就是為什么使用這種方法來(lái)構(gòu)建高分辨率DAC并不容易的原因(盡管可以將開(kāi)爾文分頻器與其他技術(shù)結(jié)合使用來(lái)構(gòu)建更復(fù)雜的DAC)。

然而,有一種有趣的方法,它使用梯形網(wǎng)絡(luò)來(lái)顯著減少電阻器的數(shù)量。這些結(jié)構(gòu)稱為R-2R DAC,將在下一節(jié)中討論。

分析 R-2R DAC 電路

基本的四位R-2R電壓模式DAC如圖3所示。數(shù)字代碼應(yīng)應(yīng)用于輸入 D3.。.D0,其中 D3 是有效位 (MSb),D0 是有效位 (LSb)。請(qǐng)參考Robert Keim之前的文章以了解更多信息 /有效位/字節(jié)和字節(jié)序。

如您所見(jiàn),梯形圖中有兩種不同的電阻值(R 和 2R)。

wKgZomSOYe2AB8tEAAAZBq5qJkg090.png

圖3

R-2R DAC 電阻器

一些觀察可以使電路的分析更簡(jiǎn)單:

在每個(gè)R電阻的左側(cè),我們總是會(huì)看到R的等效電阻。如圖 4 中的藍(lán)色箭頭所示。

考慮到前面的觀察結(jié)果,我們知道從R電阻的右側(cè)端子看,我們總是會(huì)看到一個(gè)2R的等效電阻(圖4中的紅色箭頭)。

請(qǐng)注意,為了計(jì)算等效電阻,施加到 D3.。.D0 的電壓源對(duì)地短路。

wKgaomSOYkeALYLGAAB6dQ9GSw4595.png

圖 4

電路操作

現(xiàn)在讓我們檢查電路操作。假設(shè) D0 連接到 V REF并且其他位為邏輯低電平;我們得到圖5中的電路。

wKgaomSOYfCAAx6BAAA_oaGg3YM257.png

圖 5

應(yīng)用戴維寧定理,我們可以對(duì)虛線左側(cè)的電路建模,如圖 6 所示。

wKgZomSOYfKAMvwTAAAH6_3UKdQ783.png

圖 6

戴維南等效電壓為VREF除以2,戴維南等效電阻等于R。

現(xiàn)在,我們使用這個(gè)等效電路,得到圖 7 中的電路。

wKgaomSOYfSAQ7OUAAAoZhu9H14782.png

圖 7

使用戴維南方程簡(jiǎn)化 R-2R DAC 電路

如果我們考慮圖7中虛線左側(cè)的電路,我們會(huì)觀察到重復(fù)的模式。有兩個(gè)2R電阻和一個(gè)電壓源。這部分電路的戴維寧等效值如圖8所示。

wKgZomSOYfaAPOf6AAAH7xPDsw8287.png

圖8

因此,V裁判 再次降低兩倍,等效電阻仍為R。如果我們將此模型連接到電路的其余部分,則先前的模式將再次出現(xiàn)。如圖 9 所示。

wKgaomSOYfiAeyX0AAAgYWzGiHc020.png

圖9

考慮到我們之前的簡(jiǎn)化,我們可以很容易地在虛線左側(cè)找到電路的戴維寧等效物。戴維寧電壓將為V裁判/8,戴維寧電阻將為2R。插入戴維寧等價(jià)物,我們得到圖 10。

wKgZomSOYfqAGd_AAAAXMLtjCjM225.png

圖10

考慮到 虛擬地面 在運(yùn)算放大器的反相輸入端,我們可以看到?jīng)]有電流流過(guò)電阻,導(dǎo)致D3輸入接地,因此電流(V裁判/8)/2R 將流過(guò)反饋電阻 (RF)。假設(shè) RF=2R,輸出電壓將為 VDAC = -2R ? (V裁判/8)/2R = -V裁判/8.該輸出電壓對(duì)應(yīng)于DAC LSB。

現(xiàn)在,讓我們檢查其他數(shù)字輸入組合。假設(shè) D1 連接到 V裁判 其他位邏輯低電平。考慮到我們的個(gè)觀察結(jié)果,我們可以對(duì)電路進(jìn)行建模,如圖11所示。

wKgaomSOYfyAZw9ZAAAkiP1c5nw925.png

圖11

應(yīng)用戴維寧定理,我們得到以下原理圖。

wKgZomSOYl-AN_zWAABGHn6ifoQ535.png

圖12

這與圖 9 相同,只是輸入為 V裁判/2 而不是 V裁判/4.考慮D的結(jié)果3D2D1D0 = 0001,如果 RF = 2R 我們得到 V代數(shù)轉(zhuǎn)換器 = -V裁判/4.

如果 D2 連接到 V裁判 其他三位邏輯低電平,我們得到圖13中的模型。

wKgZomSOYf-AS9AwAAAbx8RyxOw939.png

圖13

應(yīng)用戴維寧定理,我們得到圖14中的電路。

wKgaomSOYgGAcAH_AAAcK3p0LTg894.png

圖14

考慮到運(yùn)算放大器反相輸入端的虛地,電流 (V REF /2)/2R 應(yīng)該流過(guò)反饋電阻。因此,我們有:V DAC = -V REF /2。

為了檢查 MSB,我們假設(shè) D3 連接到 V REF(邏輯高電平),其他三位接地(邏輯低電平)。在這種情況下,我們獲得圖 15 中的模型。

wKgZomSOYgOAfs6PAAATLQzxpLw970.png

圖 15

因此,輸出電壓將為 V DAC = -(V REF /2R)?2R = -V REF。

總而言之,連接輸入 D3, D2, D1和 D0 到 V裁判 可分別產(chǎn)生-V的電壓步長(zhǎng)裁判, -V裁判/2, -V裁判/4 和 -V裁判/8.這些電壓階躍是執(zhí)行數(shù)模轉(zhuǎn)換時(shí)所需的基準(zhǔn)電壓的二進(jìn)制加權(quán)分?jǐn)?shù)。由于電路是線性的,輸入的組合將產(chǎn)生相應(yīng)的輸出電壓階躍的相同組合。例如,如果 D0 和 D1 連接到 V裁判 和 D2 和 D3 邏輯低電平,輸出將為-V裁判/8 -V裁判/4 = -3V裁判/8.注意反饋電阻,RF,直接影響DAC的增益。

電壓模式R-2R DAC的一些重要特性

R-2R梯形網(wǎng)絡(luò)中的電阻連接永遠(yuǎn)不會(huì)被開(kāi)關(guān)斷開(kāi)(如開(kāi)爾文分壓器)。該設(shè)計(jì)使得無(wú)論對(duì)DAC施加何種數(shù)字代碼,運(yùn)算放大器的反相端始終具有恒定的等效電阻。換句話說(shuō),梯形網(wǎng)絡(luò)的輸出阻抗是恒定的。這使得放大器或單位增益緩沖器的穩(wěn)定更加容易。

但是,基準(zhǔn)電壓源觀察到梯形圖網(wǎng)絡(luò)的負(fù)載阻抗變化。因此,參考發(fā)生器應(yīng)該能夠產(chǎn)生適用于寬負(fù)載電阻范圍的電壓。

如果與理想元件值的偏差相對(duì)較大,則R-2R DAC的輸入至輸出響應(yīng)可以是非單調(diào)的。單調(diào)DAC響應(yīng)要么完全不增加,要么完全不減少。例如,開(kāi)爾文分頻器的輸入-輸出特性是單調(diào)的。如果我們?cè)黾虞斎霐?shù)字代碼,輸出模擬電壓將增加或(在壞的情況下)保持其值;它不會(huì)減少。因此,組件不匹配不會(huì)導(dǎo)致非單調(diào)響應(yīng)。

R-2R DAC的情況并非如此。采用圖4的結(jié)構(gòu),模擬輸出應(yīng)隨著輸入代碼的增加而減小。但是,假設(shè)由于電阻值不匹配,對(duì)應(yīng)于MSB的輸出電壓階躍為-3?V裁判/4而不是理想值 -V裁判。如果輸入代碼從 0111 更改為 1000,則輸出將從 -V裁判/2 - V裁判/4 - V裁判/8 = -7?V裁判/8 至 -3?V裁判/4.

因此,如果我們有不匹配,輸入代碼的增加會(huì)導(dǎo)致模擬輸出電壓的增加,因此輸入到輸出的響應(yīng)可以是非單調(diào)的!請(qǐng)注意,某些應(yīng)用需要在閉環(huán)系統(tǒng)中使用DAC。在這些情況下,非單調(diào)DAC響應(yīng)可能會(huì)改變 負(fù)面反饋 到積極的反饋。這就是為什么單調(diào)性可能很重要,具體取決于應(yīng)用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5516

    瀏覽量

    115378
  • dac
    dac
    +關(guān)注

    關(guān)注

    43

    文章

    2250

    瀏覽量

    190633
  • 數(shù)模轉(zhuǎn)換器

    關(guān)注

    13

    文章

    971

    瀏覽量

    83011
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    令人困擾的DAC輸出短時(shí)毛刺脈沖干擾

    DAC基礎(chǔ)知識(shí):靜態(tài)技術(shù)規(guī)格中,我們探討了靜態(tài)技術(shù)規(guī)格以及它們對(duì)DC的偏移、增益和線性等特性的影響。這些特性在平衡雙電阻 (R-2R) 和電阻串?dāng)?shù)模轉(zhuǎn)換器 (
    發(fā)表于 07-23 16:31 ?8193次閱讀
    令人困擾的<b class='flag-5'>DAC</b>輸出短時(shí)毛刺脈沖干擾

    利用PWM和小型R-2R梯形DAC達(dá)到減小紋波和提高分辨率的效果

    將PWM和小型R-2R梯形DAC相結(jié)合可同時(shí)提高雙方的性能,它能顯著減小PWM紋波,還能提高數(shù)模轉(zhuǎn)換器(DAC)的分辨率。
    發(fā)表于 09-23 12:44 ?3203次閱讀
    利用PWM和小型<b class='flag-5'>R-2R</b>梯形<b class='flag-5'>DAC</b>達(dá)到減小紋波和提高分辨率的效果

    關(guān)于混合PWM / R2R DAC的改進(jìn)方案

    R-2R梯形的輸出電阻為R,并且由于我建議將陣列中的兩個(gè)電阻并聯(lián)以形成R(對(duì)于2R使用單獨(dú)的電阻),因此10kΩ的陣列會(huì)產(chǎn)生5kΩ的輸出電阻。
    的頭像 發(fā)表于 05-13 08:02 ?4893次閱讀
    關(guān)于混合PWM / <b class='flag-5'>R2R</b> <b class='flag-5'>DAC</b>的改進(jìn)方案

    將PWM與小型R-2R梯形結(jié)合可以改善兩者。它可以顯著降低PWM紋波并提高DAC的分辨率

    本設(shè)計(jì)方案中,一個(gè)八電阻陣列和三個(gè)輸出引腳構(gòu)成一個(gè)改進(jìn)的R-2R階梯(圖1)。修改是將底部2R連接到PWM輸出而不是接地。圖1混合PWM / R-2R DAC梯形圖將V CC分為八個(gè)片
    發(fā)表于 08-13 14:58

    電阻器梯形結(jié)構(gòu):R-2R DAC與MDAC架構(gòu)

    節(jié)點(diǎn)創(chuàng)建一個(gè)分壓器。通常在硅芯片上有一個(gè)內(nèi)藏輸出緩沖器。如果您很難理解二進(jìn)制加權(quán)分壓器的工作原理,我建議您在 TINA-TI 中創(chuàng)建該電路,在這里您可仿真每個(gè)開(kāi)關(guān)的位置。R-2R DAC 在參考節(jié)點(diǎn)有
    發(fā)表于 09-17 16:27

    該設(shè)計(jì)可減少DAC R-2R架構(gòu)干擾

    描述DAC R-2R 架構(gòu)在噪音和精確度方面展現(xiàn)出了很高的性能,但代價(jià)是干擾區(qū)域較大。該設(shè)計(jì)專注于減少 DAC R-2R 架構(gòu)中特定于代碼的轉(zhuǎn)換所引起的主要攜帶干擾。該設(shè)計(jì)可縮小此干擾
    發(fā)表于 11-07 16:40

    DAC工作原理

    2.1 DAC工作原理2.1.1 DAC介紹數(shù)字/模擬轉(zhuǎn)換模塊(DAC)是12位數(shù)字輸入,電壓輸出的數(shù)字/模擬轉(zhuǎn)換器。
    發(fā)表于 08-09 09:12

    使用FPGA驅(qū)動(dòng)R-2R電路輸出正弦波資料分享

    處理;DA則是將FPGA處理過(guò)后的數(shù)字信號(hào)轉(zhuǎn)變成模擬信號(hào)。本實(shí)驗(yàn)由FPGA的8個(gè)管腳輸出的二進(jìn)制數(shù)值,經(jīng)過(guò)R-2R電路轉(zhuǎn)換后輸出相應(yīng)的模擬值,改變輸入的數(shù)字值便可得到幅度變化的模擬信號(hào)輸出。R-2R DAC的實(shí)物位置和電路原理圖
    發(fā)表于 07-14 15:27

    T形R-2R電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換電路

    T形R-2R電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換電路 ⑴電路結(jié)構(gòu) 圖 T形R-2R電阻網(wǎng)絡(luò)D/A
    發(fā)表于 02-25 22:10 ?9997次閱讀
    T形<b class='flag-5'>R-2R</b>電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換電路

    PWM + R2R DAC,性能驚人!

    將PWM和小型R-2R梯形DAC相結(jié)合可同時(shí)提高雙方的性能,它能顯著減小PWM紋波,還能提高數(shù)模轉(zhuǎn)換器(DAC)的分辨率。
    的頭像 發(fā)表于 06-06 16:01 ?1.8w次閱讀
    PWM + <b class='flag-5'>R2R</b> <b class='flag-5'>DAC</b>,性能驚人!

    CC2640R2F的架構(gòu)及工作原理

    CC2640R2軟件速成之一-架構(gòu)及工作原理
    的頭像 發(fā)表于 08-23 01:33 ?8883次閱讀

    實(shí)現(xiàn)DA轉(zhuǎn)換器雙極性電壓輸出的雙R-2R電阻網(wǎng)絡(luò)結(jié)構(gòu)

    本論文提出了一種能實(shí)現(xiàn)DA轉(zhuǎn)換器雙極性電壓輸出的雙R-2R電阻網(wǎng)絡(luò)結(jié)構(gòu),并對(duì)該結(jié)構(gòu)的各項(xiàng)特性進(jìn)行了理論分析、仿真驗(yàn)證,通過(guò)最后的流片測(cè)試,結(jié)果表明本論文所提出的結(jié)構(gòu)與目前常用的兩種實(shí)現(xiàn)雙極性
    發(fā)表于 03-23 09:16 ?1次下載
    實(shí)現(xiàn)DA轉(zhuǎn)換器雙極性<b class='flag-5'>電壓</b>輸出的雙<b class='flag-5'>R-2R</b>電阻網(wǎng)絡(luò)結(jié)構(gòu)

    兩種非常相似的架構(gòu):R-2R DAC 與 MDAC

    R-2R 可通過(guò)采用二進(jìn)制加權(quán)電阻器梯形結(jié)構(gòu)(如下圖所示)直接解決該問(wèn)題。 DAC 的每一位分辨率都由 1 個(gè)由 R 電阻器、2R 電阻器以及 1 個(gè)開(kāi)關(guān)組成的集合實(shí)現(xiàn)的,開(kāi)關(guān)
    發(fā)表于 11-10 09:43 ?4917次閱讀
    兩種非常相似的架構(gòu):<b class='flag-5'>R-2R</b> <b class='flag-5'>DAC</b> 與 MDAC

    一文解析ADC/DAC架構(gòu)

    R-2R 網(wǎng)絡(luò)是一種很常見(jiàn)的 DAC 架構(gòu)。它只使用兩個(gè)電阻值,只要 2RR 的兩倍,這兩個(gè)值就無(wú)關(guān)緊要。這使得 R-2R
    發(fā)表于 08-24 14:26 ?5730次閱讀
    一文解析ADC/<b class='flag-5'>DAC</b>架構(gòu)

    高壓R-2R DAC的去毛刺技術(shù)

    在電源電壓超過(guò)±5V的R-2R DAC設(shè)計(jì)中,DAC的主要進(jìn)位轉(zhuǎn)換期間可能會(huì)出現(xiàn)較大的電壓毛刺(高達(dá)1.5V)。這些毛刺會(huì)傳播到輸出緩沖放大
    的頭像 發(fā)表于 02-24 17:10 ?2671次閱讀
    高壓<b class='flag-5'>R-2R</b> <b class='flag-5'>DAC</b>的去毛刺技術(shù)