0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

單片2.5萬美元 臺(tái)積電2nm晶圓報(bào)價(jià)曝光

旺材芯片 ? 來源:半導(dǎo)體芯聞 ? 2023-06-28 17:42 ? 次閱讀

來源:內(nèi)容由半導(dǎo)體芯聞(ID:MooreNEWS)綜合自technews等。

由于晶圓代工龍頭臺(tái)積電在全球先進(jìn)制程市占率的制霸,讓需要先進(jìn)制程的IC 設(shè)計(jì)公司,例如蘋果、英偉達(dá)、AMD高通、聯(lián)發(fā)科廠商,即便在先進(jìn)制程晶圓報(bào)價(jià)驚人的情況下,基于市場需求也不得不使用,這也是得臺(tái)積電先進(jìn)制程晶圓的售價(jià)一代比一代高。根據(jù)市場消息表示,在2020 年5 納米先進(jìn)制程每片晶圓報(bào)價(jià)達(dá)到將近17,000 美元之后,接下來在2023 年的3 納米制程晶圓每片報(bào)價(jià)高達(dá)20,000 美元,而預(yù)計(jì)2025 年的2 納米制程晶圓每片報(bào)價(jià)則是將超過24,500 美元。

事實(shí)上,隨著臺(tái)積電制程技術(shù)的持續(xù)推進(jìn),其晶圓代?報(bào)價(jià)也是在持續(xù)加速上漲。以2020 年的晶圓代?價(jià)格來看,相較臺(tái)積電于2004 年第四季量產(chǎn)的90 納米制程,每?晶圓報(bào)價(jià)為1,650 美元,? 2020 年第一季量產(chǎn)的5 納米的晶圓報(bào)價(jià)則已經(jīng)上漲到了每?晶圓16,988 美元,相較每? 7 納米晶圓的報(bào)價(jià)9,346 美元,上漲了約81.8%,? 7 納米晶圓的報(bào)價(jià)則? 10 納米上漲了約57.5%。

ddaf407c-1597-11ee-962d-dac502259ad0.png

當(dāng)然,在這過程當(dāng)中,隨著制程技術(shù)的越來越先進(jìn),臺(tái)積電加?每?晶圓所消耗的成本也在持續(xù)上升。以2020 年為例,加?每? 90 納米制程晶圓所消耗的成本為411 美元,?加?每? 5 納米制程晶圓所消耗的成本已經(jīng)上升到了4,235 美元,相較加?每? 7 納米制程晶圓所消耗的成本2,330 美元,也增加了81.8%。由此看來,臺(tái)積電晶圓代?報(bào)價(jià)的上漲幅度,其與加?成本的上漲幅度是相接近的。

其中,特別說明的是,這里所說的僅僅只是加?成本,其他還有像半導(dǎo)體矽?等材料、半導(dǎo)體設(shè)備(折舊)、??、?廠基礎(chǔ)設(shè)施建設(shè)(折舊)、?電等諸多??的成本。以這些條件來推估,臺(tái)積電的折舊是按照每年?約25% 來進(jìn)?折舊,?約4 年完成折舊。

另外,根據(jù)一份來源自于成?了37 年的專業(yè)研究機(jī)構(gòu)The Information Network 資料顯示,2023 年臺(tái)積電3 納米晶圓報(bào)價(jià)為每?晶圓19,150 美元,相? 5 納米的每片13,400 美元,成?了42.9%。這里可以看到,相較之前的表格顯示,2020 年5 納米晶圓的每?晶圓報(bào)價(jià)為16,988 美元,? The Information Network 的圖表中,2020 年5 納米晶圓的每?晶圓報(bào)價(jià)為13,495 美元,?者之間存在?定的差異。

ddbc873c-1597-11ee-962d-dac502259ad0.png

對(duì)此差異,原因是臺(tái)積電每?個(gè)的制程技術(shù)節(jié)點(diǎn)都會(huì)有多個(gè)不同的版本,且不同版本晶圓代?的費(fèi)?也不盡相同。另外,即便是同?版本的制程技術(shù)節(jié)點(diǎn),對(duì)于不同訂單量級(jí)的客?來說,也會(huì)存在不同的折讓,因此The Information Network 給出的2023 年的數(shù)據(jù),應(yīng)該是整個(gè)全年的平均價(jià)格預(yù)測數(shù)據(jù),畢竟? 2022 年下半年以來,全球半導(dǎo)體市場持續(xù)下滑,使得? 2022 年第四季以來,已經(jīng)有部分晶圓代?廠產(chǎn)能利?持續(xù)下滑,因此不得不開始降價(jià)應(yīng)對(duì)。

另外,臺(tái)積電之前曾在財(cái)報(bào)會(huì)議上表?,預(yù)計(jì)上半年以美元計(jì)營收將同?下降約10%,但是預(yù)計(jì)下半年業(yè)績將優(yōu)于上半年。而對(duì)于2023 年全年?duì)I收,則預(yù)計(jì)將以中低個(gè)位數(shù)百分?的幅度下滑。此外,The Information Network 也預(yù)計(jì),? 2023 年開始? 2025 年,臺(tái)積電各個(gè)先進(jìn)技術(shù)節(jié)點(diǎn)的晶圓代?報(bào)價(jià)將會(huì)逐年下降。?于,2025 年量產(chǎn)的最新2 納米節(jié)點(diǎn)制程,預(yù)計(jì)晶圓代?報(bào)價(jià)約為24,570 美元,相?屆時(shí)的3 納米晶圓代?報(bào)價(jià)的18,445 美元,上漲了33.2%。

臺(tái)積電3nm細(xì)節(jié)全曝光,成本驚人

幾周前,我們參加了IEDM,臺(tái)積電在會(huì)上展示了有關(guān)其 N3B 和 N3E、3nm 級(jí)工藝節(jié)點(diǎn)的許多細(xì)節(jié)。此外,臺(tái)積電宣布將增加其在亞利桑那州菲尼克斯的資本支出,總計(jì)向 Fab 21 第一階段和第二階段投資 400 億美元。該工廠將分別生產(chǎn) N5 和 N3 系列芯片。

本文章將涵蓋工藝節(jié)點(diǎn)過渡、臺(tái)積電最先進(jìn)技術(shù)的過高成本,以及它將如何顯著加速行業(yè)向先進(jìn)封裝和小芯片的轉(zhuǎn)變。此外,我們將詳細(xì)介紹 N5、N4、N3B 和 N3E 的各種間距、特性和 SRAM 單元尺寸。

臺(tái)積電 5nm 晶圓廠成本

2018年初,臺(tái)積電宣布投資新晶圓廠。這個(gè)新站點(diǎn)將擁有其最先進(jìn)的技術(shù) N5。隨著蘋果和華為承諾在 2020 年生產(chǎn) N5 晶圓,這是進(jìn)行大規(guī)模擴(kuò)建的絕佳機(jī)會(huì)。臺(tái)積電表示,他們對(duì) Fab 18 第一至第三階段的投資將超過新臺(tái)幣 5000 億元,約合 170 億美元。該站點(diǎn)計(jì)劃每月生產(chǎn)超過 80,000 個(gè)晶圓。在 2020 年第一季度的財(cái)報(bào)電話會(huì)議上,臺(tái)積電確認(rèn) N5 正在大批量生產(chǎn),可能處于第一階段。

盡管臺(tái)南科學(xué)園區(qū)的 Fab 18 仍將是 N5 生產(chǎn)的主要地點(diǎn),但臺(tái)積電還宣布將其業(yè)務(wù)擴(kuò)展到美國亞利桑那州鳳凰城。2018年年中,臺(tái)積電宣布該廠總投資120億美元,月產(chǎn)2萬片晶圓。這座工廠建成后,將成為臺(tái)積電在臺(tái)灣以外制造的最先進(jìn)的技術(shù)節(jié)點(diǎn)。到 2022 年,臺(tái)積電的 N5 產(chǎn)能將遠(yuǎn)超每月 12 萬片晶圓,這僅占臺(tái)積電 N5 產(chǎn)能的 15% 左右。

乍一看,臺(tái)灣臺(tái)南 N5 的第 1 至 3 期設(shè)施規(guī)模擴(kuò)大了 4 倍,但成本僅高出 40%,這證明了在沒有大量補(bǔ)貼的情況下在美國建造晶圓廠在經(jīng)濟(jì)上沒有意義的論點(diǎn). 實(shí)際上,這些數(shù)字沒有可比性。臺(tái)積電為美國晶圓廠提供的數(shù)字包括 2021 年至 2029 年的所有總支出。這遠(yuǎn)遠(yuǎn)超過了最初的資本支出成本。臺(tái)積電給臺(tái)灣晶圓廠的數(shù)字只是最初的擴(kuò)建,沒有其他成本。

應(yīng)該注意的是,在初始擴(kuò)建期間,晶圓廠總成本的約 80% 來自設(shè)備。此外,超過 60% 的運(yùn)營成本來自材料、化學(xué)品、工具維護(hù)和能源投入。無論晶圓廠位于何處,這些成本大多相同(能源確實(shí)不同)。

臺(tái)積電 3nm 晶圓廠成本

位于臺(tái)南科學(xué)園區(qū)的 Fab 18 也是生產(chǎn) N3 系列節(jié)點(diǎn)的主要地點(diǎn)。第 4 至第 6 期專供3nm家族使用。位于新竹科學(xué)園區(qū)的 Fab 12 第 8 期和第 9 期也將生產(chǎn)該節(jié)點(diǎn)。近日,臺(tái)積電又宣布投資Fab 21 Phase 2。?這擴(kuò)大了其在亞利桑那州的現(xiàn)有工廠,以生產(chǎn) N3 晶圓。亞利桑那州的新計(jì)劃將使臺(tái)積電的總支出增加到 400 億美元,并將產(chǎn)能增加到每月 50,000 片晶圓。其中 20,000 個(gè)仍將是 N5,30,000 個(gè)將是 N3。完成后,N3 產(chǎn)能將占臺(tái)積電全球 N3 產(chǎn)能的 25%。

這將是臺(tái)積電首次分享同一地點(diǎn)不同代工廠之間的完整成本比較。由于成本超支的傳言,臺(tái)積電的 N5 晶圓廠成本可能已從最初的120億美元增加到130億美元。最有可能的是,這些成本處于該范圍的中間。

ddee33fe-1597-11ee-962d-dac502259ad0.png

每個(gè)晶圓開始的每月總支出從 38% 增加到 55%。這與我們聽到的 N3 定價(jià)比 N5 高出約 40% 的其他謠言非常吻合。與DigiTimes 的謠言相反,晶圓價(jià)格不是 20,000 美元。

N3 的故事很復(fù)雜。最初,考慮到不溫不火的性能、功率和密度改進(jìn),N3 的良率和價(jià)格都具有挑戰(zhàn)性,超出了大多數(shù)客戶愿意支付的價(jià)格。它有大約 25 個(gè) EUV 層,幾乎是 N5 的兩倍。N3 出現(xiàn)了許多問題,最終導(dǎo)致臺(tái)積電錯(cuò)過了典型的 2 年主要工藝節(jié)點(diǎn)發(fā)布周期。對(duì)公眾來說最值得注意的變化是,隨著摩爾定律的放緩,蘋果公司被迫徹底改變其產(chǎn)品的芯片計(jì)劃。

除了將 N3 從 2022 款 iPhone 推出到 2023 款 Pro iPhone 之外,許多其他客戶也放棄了他們最初的 N3 計(jì)劃。關(guān)于 Zen 5、英特爾 GPU 和一些 Broadcom 定制 ASIC 存在許多謠言。據(jù)傳,這些公司選擇堅(jiān)持使用 N5 級(jí)工藝節(jié)點(diǎn)或轉(zhuǎn)向?qū)捤傻?N3E 工藝。最初的 N3 被大多數(shù)人稱為 N3B,但 N3E 與 N5 類工藝節(jié)點(diǎn)共享相同的 SRAM 位單元大小,并減少了 EUV 曝光的次數(shù)。

ddfd078a-1597-11ee-962d-dac502259ad0.png

密度的提高充其量只是略高于晶圓成本的增加。通過 FinFlex 2-1 實(shí)施,密度提高了 56%,成本增加了 40%。這導(dǎo)致每個(gè)晶體管的成本降低了 11%,這是 50 多年來主要工藝技術(shù)的最弱擴(kuò)展。

其他實(shí)現(xiàn)要么在每個(gè)晶體管的成本上持平,要么甚至為負(fù),但每個(gè)晶體管的速度都有更大的改進(jìn)。請(qǐng)注意,上述一代又一代的改進(jìn)是使用 Arm Cortex A72 測量的。密度改進(jìn)將根據(jù)正在實(shí)施的 IP 而有所不同。

大多數(shù)芯片設(shè)計(jì)不會(huì)實(shí)現(xiàn) 56% 的密度提升,而是低得多,約為 30%。這意味著每個(gè)晶體管的成本增加,但公司正在調(diào)整設(shè)計(jì)以確保不會(huì)發(fā)生這種情況。這將在工藝技術(shù)部分進(jìn)行解釋。

3nm 實(shí)施成本

當(dāng)采用最先進(jìn)的工藝技術(shù)實(shí)現(xiàn)芯片的成本變得更高時(shí),轉(zhuǎn)向 3nm 或留在 N5 系列的決定變得更加棘手。

我們?cè)谏厦嬖敿?xì)解釋了這個(gè)問題,但在最新的工藝技術(shù)中實(shí)施產(chǎn)品的固定成本變得如此之大,以至于對(duì)公司來說意味著巨大的風(fēng)險(xiǎn)。延遲變得越來越棘手,重新設(shè)計(jì)的成本越來越高,最糟糕的是,實(shí)現(xiàn)每晶體管成本改進(jìn)所需的體積越來越大。

出于這個(gè)原因,許多公司將在未來很長一段時(shí)間內(nèi)堅(jiān)持使用 N5 級(jí)工藝節(jié)點(diǎn)。許多其他公司只會(huì)將計(jì)算小芯片轉(zhuǎn)移到 N3 類,同時(shí)保留所有其他 IP,例如 SRAM 和模擬的舊工藝技術(shù)。臺(tái)積電 N3 將導(dǎo)致小芯片和先進(jìn)封裝的爆炸式增長。

在我們進(jìn)入 N3 工藝細(xì)節(jié)之前,我們想詳細(xì)介紹一下 N5 系列,因?yàn)樗鎸?shí)地證明了 TSMC 的驚人之處。迭代的不是一個(gè)制程節(jié)點(diǎn),而是最適合每種不同類型客戶需求的許多并發(fā)風(fēng)格和修改。

5nm工藝族技術(shù)詳解

臺(tái)積電 N5 系列的一部分包括:N5、N5P、N5A、N4、N4P 和 N4X。除了那些已宣布的變體之外,我們預(yù)計(jì)臺(tái)積電將在未來幾年內(nèi)發(fā)布 RF 優(yōu)化和泄漏優(yōu)化版本。通過所有這些變體,臺(tái)積電希望延長工藝技術(shù)的壽命,并將更多客戶推向 N4 節(jié)點(diǎn),部分原因是它們的生產(chǎn)成本較低,客戶的固定成本也較低。N4 是量產(chǎn)的最新節(jié)點(diǎn),已在聯(lián)發(fā)科天璣 9200、高通驍龍 8 Gen 2 和 Apple A16 中實(shí)現(xiàn)。

N5 是一個(gè)工程奇跡,在其發(fā)布時(shí)無疑是最先進(jìn)的節(jié)點(diǎn)。臺(tái)積電宣布其邏輯密度將提高 1.84 倍,在相同功耗下性能提升 15%,在相同性能下功耗降低 30%。雖然無數(shù)芯片在性能和功率方面確實(shí)得到了改進(jìn),但似乎從未實(shí)現(xiàn)過規(guī)定的密度增益。

正如 Angstronomics 最近報(bào)道的那樣,這是因?yàn)榕_(tái)積電撒謊了。邏輯密度的增益接近 52%。雖然臺(tái)積電可能在密度上撒了謊,但臺(tái)積電N5仍然是量產(chǎn)中最好的節(jié)點(diǎn)。

N5 的鰭間距為 28nm,僅略低于三星 5LPE,接觸柵極間距為 51nm,僅略低于 Intel 4。通過連續(xù)擴(kuò)散的新方法,他們?cè)O(shè)法減小了單元寬度。

N5 在 M0 上的最小金屬間距為 28nm,比 N7 減少了 30%。這將有助于減少可能由信號(hào)電源路由引起的瓶頸。臺(tái)積電的 M2 金屬間距為 35 納米,擁有一個(gè) 6 軌標(biāo)準(zhǔn)單元,盡可能密集,使用帶有 2 個(gè) PMOS 鰭片和 2 個(gè) NMOS 鰭片的 FinFET。N5 還擁有最小的 6T 高密度 SRAM 位單元,尺寸為 0.021 μm2,低于 Intel 4 的 0.0240 μm2 和三星 4LPE 的 0.0262 μm2 位單元。TSMC 的 6T 高電流 SRAM 位單元也非常小,只有 0.025 μm2,是迄今為止密度第三高的。

N5P是N5的流程優(yōu)化。通過增強(qiáng)工藝的 FEOL 和 MOL,臺(tái)積電的性能提高了 7%,功耗降低了 15%。雖然這看起來可能不多,但好處是這種流程優(yōu)化與 N5 是 IP 兼容的。任何 N5 設(shè)計(jì)都可以輕松移植到 N5P 并看到這些收益。隨著半導(dǎo)體設(shè)計(jì)固定成本的飆升,其影響不可低估。

de1a754a-1597-11ee-962d-dac502259ad0.png

N4是N5的另一項(xiàng)工藝優(yōu)化,但它有一個(gè)小的設(shè)計(jì)收縮。這也稱為“nodelet”。通過標(biāo)準(zhǔn)單元庫的優(yōu)化、較小的光學(xué)收縮和設(shè)計(jì)規(guī)則的改變,N4 實(shí)現(xiàn)了更好的面積效率。N4 還減少了掩模數(shù)量和工藝復(fù)雜性。這使得臺(tái)積電能夠以低于每片晶圓 N5 的成本生產(chǎn) N4。

Nikkei Asia曾有傳言稱 Apple A16 的制造成本是其制造商的 2 倍,但這完全是錯(cuò)誤的。與 N5P 非常相似,通過改進(jìn) FEOL 和 MOL 改進(jìn)了功率和性能特征。

de2821fe-1597-11ee-962d-dac502259ad0.png

de41b63c-1597-11ee-962d-dac502259ad0.jpg

與 TSMC 的其他 nodelet N6 一樣,N4 提供了兩種從現(xiàn)有 N5 設(shè)計(jì)遷移的方法。兩者都有其權(quán)衡取舍。

首先是 RTO 或重新流片,涉及使用與 N5 相同的設(shè)計(jì)規(guī)則。這更便宜,需要更少的工程,并且提供更少的 N4 的好處。這就是聯(lián)發(fā)科能夠在風(fēng)險(xiǎn)生產(chǎn)后這么快就在“N4”上發(fā)布天璣 9000 的原因。

接下來是 NTO 或新流片,這需要使用 N4 提供的最新庫和更多優(yōu)化來重新實(shí)現(xiàn)邏輯塊。這需要更多的工程,但提供了更多的好處,包括較小的面積縮小。

2021 年底,臺(tái)積電宣布 N4P?,這是 N4 的工藝優(yōu)化。通過進(jìn)一步改進(jìn) FEOL 和 MOL,TSMC 的性能比 N4 又提高了 6%,功耗比 N5 降低了 22%。

現(xiàn)在進(jìn)入專業(yè)技術(shù);N5A基于臺(tái)積電的N5工藝。這個(gè)節(jié)點(diǎn)在技術(shù)上并不是特別獨(dú)特。但是,它已通過汽車公司在使用工藝節(jié)點(diǎn)時(shí)尋求的所有標(biāo)準(zhǔn)的認(rèn)證。它經(jīng)過優(yōu)化,可以在車輛中長時(shí)間(10 年或 20 年)存活而不會(huì)降解。

N4X 是臺(tái)積電首款 HPC 優(yōu)化制程技術(shù)。N4X 針對(duì)超過 1.2V 的高壓設(shè)備進(jìn)行了優(yōu)化,性能比 N4P 提高了 4%。FEOL 對(duì)鰭片進(jìn)行了改進(jìn),以允許更高的電流、電壓和更高的頻率。金屬堆棧經(jīng)過精心設(shè)計(jì),可通過降低電阻和寄生電容來改善這些高性能設(shè)備的功率傳輸和信號(hào)完整性。金屬堆棧還具有改進(jìn)的金屬金屬電容器,可通過減少電壓降并將性能進(jìn)一步提高 2-3% 來提供更強(qiáng)大的電力傳輸。

為了達(dá)到如此高的頻率,可能放寬了一些設(shè)計(jì)規(guī)則,但這可能不是問題,因?yàn)楦咝阅茉O(shè)備更受金屬堆疊的限制,無論如何都無法利用密度。在泄漏方面也有一些讓步,必須做出這些讓步才能實(shí)現(xiàn)更高的性能。大多數(shù)半導(dǎo)體公司不會(huì)使用此節(jié)點(diǎn),因?yàn)樗麄兏矚g較低的功耗/泄漏,但 N4X 是一些最高性能應(yīng)用的有力競爭者。

現(xiàn)在,我們將討論 N5 系列節(jié)點(diǎn)的關(guān)鍵間距,并專門詳細(xì)介紹 TSMC 的 N4 節(jié)點(diǎn)的間距。N5 的高密度 (HD) 庫的鰭間距為 28nm,具有 8 條擴(kuò)散線,單元高度為 210nm。接觸柵極間距 (CGP) 為 51nm。N5 的高性能 (HP) 庫具有相同的間距,但為 280nm 的單元高度添加了 2 條擴(kuò)散線。高性能庫還將 CGP 略微放寬至 57nm,從而實(shí)現(xiàn)更高的性能。正如臺(tái)積電所說,N4 通過光學(xué)縮小提供了 6% 的面積減少。為實(shí)現(xiàn)這一目標(biāo),HD 和 HP 庫的單元高度分別縮小到 206 納米和 274 納米。此外,CGP已經(jīng)縮小到49nm和55nm。

de4d53f2-1597-11ee-962d-dac502259ad0.png

N5 為其最低金屬層提供 28nm 的間距,這是生產(chǎn)中最小的。這也是節(jié)點(diǎn)的最小金屬間距。它還提供 35nm 的金屬 2 間距,這是生產(chǎn)中最小的間距。

正如我們所提到的,N5 在每個(gè) 6T HD 和 HP 位單元類別中都具有生產(chǎn)中最密集的位單元。借助 30% 的輔助電路開銷,HD SRAM 密度達(dá)到 31.8 Mib/mm2,HP SRAM 密度達(dá)到 26.7 Mib/mm2。盡管 N4 并未帶來 SRAM 位單元尺寸的進(jìn)一步縮小,但臺(tái)積電仍處于領(lǐng)先地位。

deaa2b2c-1597-11ee-962d-dac502259ad0.png

現(xiàn)在,進(jìn)入主要吸引力,邏輯密度。雖然這可能是最引人注目的數(shù)字,但它并不能單獨(dú)描述一個(gè)節(jié)點(diǎn)。必須考慮所有其他特性,從其 SRAM 位單元到功率和性能。這些指標(biāo)是使用 Bohr 公式計(jì)算的,該公式將 60% 的權(quán)重分配給小而稀疏的 NAND2 單元,將 40% 的權(quán)重分配給大但密集的 Scan Flip-Flop 單元。臺(tái)積電在這一指標(biāo)上處于領(lǐng)先地位,但在其他因素上略遜一籌。

雖然其HD庫的密度是生產(chǎn)中最高的,但其HP庫的密度落后于Intel 4的HP。需要明確的是,根據(jù)英特爾的說法,Intel 4 已經(jīng)“準(zhǔn)備好制造”,但真正的大批量生產(chǎn)還需要幾個(gè)季度。然而,密度是使用 TSMC 的 N5 系列節(jié)點(diǎn)的最誘人的原因之一。

dec04fec-1597-11ee-962d-dac502259ad0.png

臺(tái)積電的 N5 系列是一組出色的節(jié)點(diǎn),單靠這些指標(biāo)并不能說明問題。它在功率、性能、面積、易用性、IP 生態(tài)系統(tǒng)和成本方面的組合是無與倫比的。

N3技術(shù)節(jié)點(diǎn)

N3 系列節(jié)點(diǎn)包括 N3B、N3E、N3P、N3X 和 N3S。其中許多是針對(duì)特定目的優(yōu)化的小節(jié)點(diǎn),但有所不同。N3B,即初代的 N3,與 N3E 無關(guān)。與其將其視為 nodelet,不如將其視為一個(gè)完全不同的節(jié)點(diǎn)。

在 IEDM 2022 上,臺(tái)積電透露了 N3B 的一些方面。N3B 具有 45nm 的 CGP,與 N5 相比縮小了 0.88 倍。臺(tái)積電還實(shí)施了自對(duì)準(zhǔn)接觸,從而可以更大程度地?cái)U(kuò)展 CGP。臺(tái)積電還展示了 0.0199 μm2 的 6 晶體管高密度 SRAM 位單元。這僅縮小了 5%,這對(duì)于 SRAM 未來的擴(kuò)展來說是個(gè)壞兆頭。

近年來,芯片設(shè)計(jì)人員嚴(yán)重依賴 SRAM 來提高性能。SRAM 縮放的消亡帶走了提高性能的一個(gè)重要杠桿,并將增加架構(gòu)在提高功率和性能特征方面的重要性。

ded6e2de-1597-11ee-962d-dac502259ad0.png

與N5相比,臺(tái)積電最初表示,N3在同等功率下性能提升約12%,同等性能下功耗降低27%。這將具有 1.2× SRAM 密度和 1.1× 模擬密度。

IEDM 上公開的高密度位單元僅將 SRAM 密度提高了約 5%,與最初聲稱的 20% 相去甚遠(yuǎn)。

誰能解釋一下為什么臺(tái)積電又不誠實(shí)了…………

在 IEDM 期間,臺(tái)積電透露 N3B 的 CGP 為 45nm,是迄今為止透露的最密集的。這領(lǐng)先于Intel 4的50nm CGP、三星4LPP的54nm CGP和TSMC N5的51nm CGP。

雖然邏輯密度的增加無疑是有希望的,但低 SRAM 密度增益意味著 SRAM-heavy 設(shè)計(jì)可能會(huì)經(jīng)歷顯著的成本增加。N3B 的良率和金屬堆疊性能也很差?;谶@些原因,N3B 不會(huì)成為臺(tái)積電的主要節(jié)點(diǎn)。

dee8eb3c-1597-11ee-962d-dac502259ad0.png

由于 N3B 未能達(dá)到 TSMC 的性能、功率和產(chǎn)量目標(biāo),因此開發(fā)了 N3E。其目的是修復(fù)N3B的缺點(diǎn)。第一個(gè)重大變化是金屬間距略有放松。臺(tái)積電沒有在 M0、M1 和 M2 金屬層上使用多重圖案化 EUV,而是退縮并切換到單一圖案化。

此外,上一代需要 EUV 雙圖案化的三個(gè)關(guān)鍵層被單 EUV 圖案化所取代,這降低了工藝復(fù)雜性、固有成本和周期時(shí)間。

這是在保持功率和性能數(shù)據(jù)相似的同時(shí)實(shí)現(xiàn)的。邏輯密度也略有下降。此外,使用標(biāo)準(zhǔn)單片芯片(50% 邏輯 + 30% SRAM + 20% 模擬),密度僅增加 1.3 倍。

在 IEDM 期間,臺(tái)積電透露 N3E 的位單元尺寸為 0.021 μm2,與 N5 完全相同。這對(duì)SRAM來說是毀滅性的打擊。由于良率,臺(tái)積電放棄了 SRAM 單元尺寸而不是 N3B。

臺(tái)積電表示,256Mb HC/HD SRAM 宏和類似產(chǎn)品的邏輯測試芯片始終表現(xiàn)出比我們上一代更健康的缺陷密度。

N3E 比 N3B 做得好得多,明年年中將量產(chǎn)。對(duì)于那些保持跟蹤的人來說,N5 推出已經(jīng) 3 年多了。這是 AMD、Nvidia、Broadcom、Qualcomm、MediaTek、Marvell和許多其他公司最終將使用 N3E 作為其領(lǐng)先優(yōu)勢的節(jié)點(diǎn)。

與臺(tái)積電為其 N7 和 N5 系列節(jié)點(diǎn)推出的先前 nodelet 不同,N3E 與 N3B IP 不兼容。這意味著必須重新實(shí)現(xiàn) IP 塊。因此,許多公司,例如 GUC,選擇只在更持久的 N3E 節(jié)點(diǎn)上實(shí)現(xiàn)他們的 IP。

N3P 將是 N3E 的后續(xù)節(jié)點(diǎn)。它與 N5P 非常相似,通過優(yōu)化提供較小的性能和功率增益,同時(shí)保持 IP 兼容性。N3X 與 N4X 類似,并針對(duì)非常高的性能進(jìn)行了優(yōu)化。到目前為止,功率、性能目標(biāo)和時(shí)間表尚未公布。

N3S 是最終公開的變體,據(jù)說是密度優(yōu)化的節(jié)點(diǎn)。目前知道的不多,但有一些謠言。Angstronomics 認(rèn)為這可能是一個(gè)單鰭庫,可以讓臺(tái)積電進(jìn)一步縮小單元高度。由于金屬堆疊的限制因素,這可能會(huì)受到限制,但設(shè)計(jì)會(huì)盡可能使用它。N3S 甚至可能實(shí)施背面供電網(wǎng)絡(luò)來緩解許多金屬堆疊問題,盡管這尚未得到證實(shí)。

作為臺(tái)積電的最后一個(gè) FinFET 節(jié)點(diǎn),N3E 及其后續(xù)節(jié)點(diǎn)有機(jī)會(huì)獲得與臺(tái)積電最成功的節(jié)點(diǎn)之一 N28 類似的地位。鑒于其動(dòng)蕩的歷史,這將是一項(xiàng)艱巨的任務(wù),但臺(tái)積電已經(jīng)多次證明了自己的能力,尤其是在其生態(tài)系統(tǒng)方面。





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    43

    文章

    5570

    瀏覽量

    165868
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4778

    瀏覽量

    127570
  • SRAM芯片
    +關(guān)注

    關(guān)注

    0

    文章

    65

    瀏覽量

    12031

原文標(biāo)題:單片2.5萬美元!臺(tái)積電2nm晶圓報(bào)價(jià)曝光

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    臺(tái)高雄2nm晶圓廠加速推進(jìn),預(yù)計(jì)12月啟動(dòng)裝機(jī)

    臺(tái)在高雄的2nm晶圓廠建設(shè)傳來新進(jìn)展。據(jù)臺(tái)媒最新報(bào)道,臺(tái)
    的頭像 發(fā)表于 09-26 15:59 ?309次閱讀

    消息稱臺(tái)有望9月啟動(dòng)2nm MPW服務(wù)

    據(jù)最新消息,臺(tái)計(jì)劃在9月正式拉開新一輪多項(xiàng)目(MPW)服務(wù)的序幕,此次尤為引人注目的是,該輪MPW服務(wù)有望首次引入
    的頭像 發(fā)表于 09-02 16:03 ?242次閱讀

    臺(tái)2nm芯片助力 蘋果把大招留給了iPhone18

    有媒體爆料稱;蘋果公司的iPhone 17系列手機(jī)極大可能將無法搭載臺(tái)2nm前沿制程技術(shù)芯片,iPhone 17系列手機(jī)的處理器預(yù)計(jì)將沿用當(dāng)前的3
    的頭像 發(fā)表于 07-19 18:12 ?1565次閱讀

    臺(tái)延緩中科二期用地1.4nm廠建設(shè),因2nm需求強(qiáng)勁,預(yù)計(jì)明年量產(chǎn)

    對(duì)于此事,臺(tái)回應(yīng)稱,將繼續(xù)配合相關(guān)部門處理廠房用地問題。值得注意的是,臺(tái)曾在北美技術(shù)論壇
    的頭像 發(fā)表于 04-30 16:20 ?382次閱讀

    臺(tái)2nm芯片研發(fā)迎新突破

    臺(tái)已經(jīng)明確了2nm工藝的量產(chǎn)時(shí)間表。預(yù)計(jì)試生產(chǎn)將于2024年下半年正式啟動(dòng),而小規(guī)模生產(chǎn)則將在2025年第二季度逐步展開。
    的頭像 發(fā)表于 04-11 15:25 ?536次閱讀

    臺(tái)2nm芯片研發(fā)工作已步入正軌

    據(jù)悉,臺(tái)已明確其2nm工藝的量產(chǎn)時(shí)間表,計(jì)劃在2024年下半年進(jìn)行試產(chǎn),并在2025年第二季度逐步實(shí)現(xiàn)大規(guī)模生產(chǎn)。此外,臺(tái)
    的頭像 發(fā)表于 04-11 14:36 ?357次閱讀

    今日看點(diǎn)丨臺(tái)獲美66億美元補(bǔ)貼生產(chǎn)2nm芯片;消息稱豐田與華為共推智駕方案

    1. 臺(tái)獲美國 66 億美元補(bǔ)貼 將在美生產(chǎn) 2nm 芯片 ? 美國聯(lián)邦將為臺(tái)
    發(fā)表于 04-09 11:23 ?539次閱讀

    今日看點(diǎn)丨傳臺(tái)2nm制程加速安裝設(shè)備;吉利汽車新一代雷神混系統(tǒng)年內(nèi)發(fā)布

    1.傳臺(tái)2nm 制程加速安裝設(shè)備 預(yù)計(jì)2025 年量產(chǎn) ? 據(jù)半導(dǎo)體供應(yīng)鏈消息稱,臺(tái)
    發(fā)表于 03-25 11:03 ?838次閱讀

    Marvell將與臺(tái)合作2nm 以構(gòu)建模塊和基礎(chǔ)IP

    Marvell將與臺(tái)合作2nm 以構(gòu)建模塊和基礎(chǔ)IP 張忠謀于1987年成立的臺(tái)灣積體電路制造股份有限公司,簡稱:臺(tái)
    的頭像 發(fā)表于 03-11 16:32 ?741次閱讀

    蘋果2nm芯片曝光,性能提升10%-15%

    據(jù)媒體報(bào)道,目前蘋果已經(jīng)在設(shè)計(jì)2nm芯片,芯片將會(huì)交由臺(tái)代工。
    的頭像 發(fā)表于 03-04 13:39 ?922次閱讀

    蘋果將搶先采用臺(tái)2nm工藝,實(shí)現(xiàn)技術(shù)獨(dú)享

    例如,盡管iPhone 15 Pro已發(fā)布四個(gè)月,A17 Pro仍在使用臺(tái)專有的3nm工藝。根據(jù)MacRumors的報(bào)告,這一趨勢似乎仍將延續(xù)至
    的頭像 發(fā)表于 01-26 09:48 ?467次閱讀

    臺(tái)平均售價(jià)同比上漲22.8%!

    根據(jù)臺(tái)最新的財(cái)報(bào),2024年第四季度,臺(tái)12英寸
    的頭像 發(fā)表于 01-25 15:35 ?302次閱讀

    臺(tái)2nm制程技術(shù)上展開防守策略

    臺(tái)2nm技術(shù)是3nm技術(shù)的延續(xù)。一直以來,臺(tái)
    發(fā)表于 01-25 14:14 ?377次閱讀

    蘋果欲優(yōu)先獲取臺(tái)2nm產(chǎn)能,預(yù)計(jì)2024年安裝設(shè)備生產(chǎn)

    有消息人士稱,蘋果期望能夠提前獲得臺(tái)1.4nm(A14)以及1nm(A10)兩種更為先進(jìn)的工藝的首次產(chǎn)能供應(yīng)。據(jù)了解,
    的頭像 發(fā)表于 01-25 14:10 ?444次閱讀

    臺(tái)3nm工藝價(jià)格飆升,收入激增

    當(dāng)前整個(gè)行業(yè)正處于不景氣的狀態(tài),2020 年以來出貨量首次跌破每季度 300 片。但臺(tái)
    的頭像 發(fā)表于 01-24 11:15 ?641次閱讀
    <b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>3<b class='flag-5'>nm</b>工藝<b class='flag-5'>晶</b><b class='flag-5'>圓</b>價(jià)格飆升,收入激增