0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用28nm FD-SOI技術(shù)的汽車級微控制器嵌入式PCM宏單元

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-08-04 14:24 ? 次閱讀

汽車微控制器正在挑戰(zhàn)嵌入式非易失性存儲器(e-NVM)的極限,主要體現(xiàn)在存儲單元面積、訪問時間和耐熱性能三個方面。在許多細(xì)分市場(例如:網(wǎng)關(guān)、車身控制器電池管理單元)上,隨著應(yīng)用復(fù)雜程度提高,存儲單元面積成為決定性挑戰(zhàn);在汽車動力總成(發(fā)動機和變速箱)控制器和安全應(yīng)用(制動系統(tǒng))領(lǐng)域,符合最高165℃的工作溫度范圍至關(guān)重要。最后,優(yōu)化的訪問時間能夠保證系統(tǒng)的整體能效。

FEOL(前工序) e-NVM [1]解決方案能夠在穩(wěn)健可靠的高良率芯片上實現(xiàn)非常短的隨機訪問時間(Ta),但是復(fù)雜的數(shù)據(jù)管理是這項技術(shù)的最大短板。該解決方案需要扇區(qū)擦除和重寫過程,數(shù)據(jù)重新分配和新的代碼執(zhí)行操作也就不可避免。研究人員又提出了幾個BEOL (后工序) e-NVM解決方案,主要優(yōu)點包括不需要數(shù)據(jù)擦除操作,支持逐位修改數(shù)據(jù),數(shù)據(jù)重新分配不再是必須的。在BEOL框架中,RRAM解決方案[2]的讀取電流窗口和存儲單元面積兩項參數(shù)更有競爭力,但是工作溫度范圍較窄。MRAM存儲器[3]的Ta性能非常有競爭力,但是存儲單元面積較大,工作溫度范圍較窄。

本文提出一個采用28nm FD-SOI CMOS技術(shù)的嵌入式相變存儲器 (PCM),這個BEOL e-NVM解決方案在存儲單元面積、訪問時間和溫度范圍三者之間達到了我們所知的最佳平衡點。本文介紹一個集成6MB PCM的汽車0級微控制器芯片,這是一個穩(wěn)健可靠的嵌入式存儲器解決方案,能夠滿足所有的汽車工業(yè)標(biāo)準(zhǔn)的嚴(yán)格要求。該PCM [4]采用的GexSbyTez材料經(jīng)過優(yōu)化,符合汽車工業(yè)技術(shù)標(biāo)準(zhǔn)的要求(150°C工作溫度,10年數(shù)據(jù)保留期限)。因為與集成存儲元件相關(guān)的工序很少,28nm被認(rèn)為是在FD-SOI CMOS技術(shù)平臺上充分發(fā)揮PCM優(yōu)勢的最佳節(jié)點[5]。支持汽車環(huán)境所需的5V接口需要增加額外的工序。FD-SOI技術(shù)讓解決方案具有抑制靜態(tài)泄漏電流的功能。FD-SOI器件的體偏置電壓范圍更廣,可以將晶體管的VT閾值電壓調(diào)到300mV左右,從而顯著降低存儲陣列內(nèi)未選位的漏電流。

為了確保嵌入式存儲器從閃存變成PCM過程中微控制器應(yīng)用級兼容性,按照命令用途配置相變存儲器結(jié)構(gòu),鏡像出與閃存相同的邏輯架構(gòu),包括一個等效的閃存擦除操作(即使PCM架構(gòu)不需要),如圖1所示。這個6 MB的嵌入式代碼存儲器分為三個2MB的讀寫同步(RWW)分區(qū)。從芯片上還看到一個有2個RWW分區(qū)的256kB的嵌入式非易失性數(shù)據(jù)存儲器。兩個存儲陣列共用TILE結(jié)構(gòu)。

wKgZomTMmSaANzPLAAFUAdVAGI4288.png
圖1 :閃存到PCM邏輯架構(gòu)。PCM IP(本文)的設(shè)計目的是模擬現(xiàn)有(商品中)e-NVM閃存解決方案功能,并提供軟件兼容性。

因為可以使用標(biāo)準(zhǔn)CMOS晶體管和低電壓,PCM使能架構(gòu)取得了很短的訪問時間Ta。微安級別的PCM存儲單元讀取信號功耗,結(jié)合高速行解碼器、快速讀出放大器和陣列列泄漏電流抑制電路,可以將訪問時間Ta降到10ns以內(nèi)。選擇器柵極可采用不同的驅(qū)動方式(由word line字線驅(qū)動器驅(qū)動),具體方式取決于在PCM單元上執(zhí)行的操作(讀取或?qū)懭耄T谧x出時,word line字線選擇必須快速(納秒級),只有用薄氧化物晶體管才能實現(xiàn)這個速度:選擇器驅(qū)動電壓低至0.85V,這還能讓布局變得更緊湊。相狀態(tài)變換需要相對較高的電壓,所以需要在寫入路徑中用厚氧化物MOS管,從而使行解碼器面積得到優(yōu)化。

由于FD-SOI CMOS技術(shù)擴大了正向體偏壓范圍,因此可以在高溫環(huán)境中有效地管理陣列泄漏電流。通過更大的VT變化范圍,負(fù)電壓動態(tài)管理功能使選擇器實現(xiàn)了驅(qū)動能力與能效的平衡,將位線(bitline)泄漏電流降至最低,且不影響讀取電流,同時還平衡了讀寫性能。穩(wěn)壓器反饋回路的溫度范圍有多個非線性子范圍,以便在更高溫度下實現(xiàn)更好的控制效果(圖2)。

wKgaomTMmTGAAhsRAABkHwnXgJg799.png
圖2:與FDSOI選擇器陣列配對的讀寫行解碼器; 以體偏壓是溫度范圍的函數(shù)的方式管理列泄漏電流控制策略

本解決方案還充分利用了PCM的低壓讀出功能,功耗明顯低于傳統(tǒng)閃存解決方案。在閃存方案中,行列讀操作都需要4-5V的電壓,然而在某些應(yīng)用沒有這個電壓,因此還需要額外增加一個電荷泵,致使讀功耗增加3-6倍。PCM可以使用常規(guī)電壓偏置方法實現(xiàn)讀取操作,而無需連接額外的電荷泵。

wKgZomTMmTSAPs9jAAEjOJPfk1Y327.png
圖3:差分讀取放大器; PCM訪問時序圖,2個等待狀態(tài)(WS)

圖3所示是讀出放大器(SA)。位線讀取電壓由NMOS共源共柵晶體管控制:存儲單元讀電流和基準(zhǔn)電流流過共源共柵,最后注入比較網(wǎng)(refcp1和refcp2)。共源共柵結(jié)構(gòu)支持比較網(wǎng)快速放電。在預(yù)充電階段結(jié)束后,釋放這些比較網(wǎng),網(wǎng)絡(luò)動態(tài)電壓演變被轉(zhuǎn)換為內(nèi)部鎖存器的數(shù)字輸出,用于偏置兩個PMOS,以產(chǎn)生電源電壓vdif1和vdif2。vdif1和vdif2的壓擺率差用于正確地觸發(fā)鎖存結(jié)構(gòu),讀取時序圖如圖4所示。

wKgaomTMmTyAC45LAABTy8wJHdU825.png
圖4. 差分讀出放大器區(qū)分PCM陣列內(nèi)容的讀操作時序圖

一個完整的微控制器芯片的顯微照片:包括ADC振蕩器、PLL、穩(wěn)壓器和SRAM。PCM單元面積為40F2。

我們在該芯片的多個樣片上測量了讀取時間性能。系統(tǒng)設(shè)置是2個等待狀態(tài)對應(yīng)3個時鐘周期,其中兩個時鐘周期分配給陣列讀取操作,一個周期分配給數(shù)字處理運算,包括ECC。我們使用shmoo技術(shù)在不同的溫度和電壓下測量系統(tǒng)性能(見圖5),在227MHz主頻運行時, Ta為8.8ns。我們驗證了在0.85V至1.05V電壓范圍內(nèi)、-40°C至165°C溫度范圍內(nèi)的讀取能力。


與傳統(tǒng)的FEOL解決方案相比,PCM單個位可修改特性使字節(jié)/字寫入時間性能非常出色(30us)。因為不再需要擦除操作,PCM寫入時間大幅降低,寫吞吐量達到0.83MB/s。PCM可以覆蓋數(shù)據(jù),引發(fā)業(yè)界對寫周期概念以及E2仿真算法必要性的重新探討。寫耐久性測試后的重置和置位分布如圖5所示,從圖中可以看到重置和置位尾部之間寶貴的讀取識別裕量。在新品和1萬次讀寫之間未見性能降低。

wKgZomTMmUKAaYj6AAGsAgE88_4018.png
圖5. 設(shè)為2個等待狀態(tài),測量在三個不同溫度下的讀取性能(shmoo圖)。在最差條件下測量的讀訪問時間8.8ns。耐久性測試后,在256KB上的SET和RESET分布情況。1萬次讀寫后沒有觀察到讀取窗口關(guān)閉。

圖6的表格給出了PCM存儲器的主要特性以及與當(dāng)前最先進技術(shù)的比較情況。PCM的存儲單元尺寸較小,讀寫性能均衡,具有與方案2和3相同的單個存儲單元修改功能,但方案2和3不能用于汽車系統(tǒng)。方案1雖然讀寫速度快,但在數(shù)據(jù)修改方面效率較低。本文討論了市場首個在后工序?qū)崿F(xiàn)嵌入式非易失性存儲器的汽車微控制器,該嵌入式存儲器容量是6MB,采用28nm FDSOI制造技術(shù),工作溫度范圍-40°C至165°C。該產(chǎn)品是完全模擬傳統(tǒng)e-NVM閃存母產(chǎn)品的相同功能,能夠滿足主要技術(shù)規(guī)格的要求。該解決方案證明,在最惡劣的汽車環(huán)境中,PCM至少可以替代閃存,解決高電壓需求的挑戰(zhàn),促進嵌入式技術(shù)縮小尺寸。

[1]
ISSCC2015
本文 [2]
ISSCC2018
[3]
ISSCC2018
代碼 數(shù)據(jù) 代碼 數(shù)據(jù)
技術(shù) 28nm SG-MONOS
28nm FD-SOI PCM
40nm RRAM 28nm STT-MRAM
集成方式 FEOL BEOL BEOL BEOL
存儲單元面積 67F2 40F2 53F2 75F2
存儲容量 2MBx2 64kB 6MB 228kB 11Mbit 1Mb
電源 1.1V+/-0.1V, 2.7..5.5V 0.85V/1.1V, 2.7V..5.5V 1.1V 1.2V/1.8V
工作溫度 -40℃..170℃
(汽車 0級)
-40°C..165°C
(汽車 0級)
-40℃ to 125℃ 25℃ to 120℃
讀 I/O數(shù)量 (位) (128+ 10)x2 32 + 7 (128+ 17)x2 128+ 17 16
隨機訪問時間 5ns 100ns 10ns over full V/ T° range
8.8ns @ 0.85V, 165℃ (最惡劣條件)
9ns @ 1.1V, 25℃ 6.8ns @ 0.85V, 25℃ *
寫入速度 2.0MB/s 150us/4B 0.83MB/s 30us/ 32b NA
擦除速度 0.91MB/s 1.5ms/64B 無需擦除操作 無需擦除操作d 無需擦除操作 無需擦除操作
修改速度 0.63MB/s 1.65ms/4B 0.83MB/s 30us/32b
耐寫次數(shù) 1萬次 >1MB cycles 1000次 10萬次 1000次
讀電流窗口
@ 10-5 cumulative
BER, T0
10μA @ 1…10k cycles, 25℃ 22μA* @ 1k cycles, 25°C
最大存儲容量 32MB 512K 32MB 512KB
位/字節(jié)修改

圖6. 汽車級0微控制器內(nèi)的28nm FD-SOI CMOS嵌入式PCM的主要性能,并與現(xiàn)有技術(shù)的對比情況。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 微控制器
    +關(guān)注

    關(guān)注

    48

    文章

    7396

    瀏覽量

    150634
  • mcu
    mcu
    +關(guān)注

    關(guān)注

    146

    文章

    16802

    瀏覽量

    349361
  • PCM
    PCM
    +關(guān)注

    關(guān)注

    1

    文章

    195

    瀏覽量

    53065
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7403

    瀏覽量

    163395
收藏 人收藏

    評論

    相關(guān)推薦

    意法半導(dǎo)體28nm FD-SOI技術(shù)平臺又獲階段性成功

    意法半導(dǎo)體宣布,其28納米FD-SOI技術(shù)平臺在測試中取得又一項重大階段性成功:其應(yīng)用處理引擎芯片工作頻率達到3GHz,在指定的工作頻率下新產(chǎn)品能效高于其它現(xiàn)有
    發(fā)表于 03-13 09:40 ?1436次閱讀
    意法半導(dǎo)體<b class='flag-5'>28nm</b> <b class='flag-5'>FD-SOI</b><b class='flag-5'>技術(shù)</b>平臺又獲階段性成功

    嵌入式存儲 意法半導(dǎo)體FD-SOI性能大升

    意法半導(dǎo)體獨有的FD-SOI技術(shù)配備嵌入式存儲,有望突破更高性能,以實現(xiàn)更低工作功耗和更低待機功耗。
    發(fā)表于 11-09 08:54 ?1358次閱讀

    28納米FD-SOI制程嵌入式存儲即將問世

    Samsung Foundry行銷暨業(yè)務(wù)開發(fā)負(fù)責(zé)人Kelvin Low在接受EE Times歐洲版訪問時表示,該公司的技術(shù)藍圖顯示,28納米FD-SOI嵌入式非揮發(fā)性記憶體將分兩階段發(fā)
    發(fā)表于 07-28 08:50 ?1141次閱讀

    FD-SOI(全耗盡型絕緣層上硅)

    FD-SOI(全耗盡型絕緣層上硅)技術(shù)是一種新的工藝技術(shù),有望成為其30納米以下的技術(shù)節(jié)點中成本效益最高的制造工藝。如果采用
    發(fā)表于 04-15 19:59

    基于FD-SOI的FPGA芯片有哪些技術(shù)優(yōu)勢及應(yīng)用?

    基于FD-SOI的FPGA芯片有哪些技術(shù)優(yōu)勢?基于FD-SOI的FPGA芯片有哪些主要應(yīng)用?
    發(fā)表于 06-26 07:14

    借力意法FD-SOI 三星eMRAM進駐MCU早有計劃

    早有計劃。 2017年,三星與NXP達成代工合同,從這一年起,NXP的IoT SoC i.MX系列將通過三星28nm FD-SOI工藝批量生產(chǎn),并計劃2018年將三星的eMRAM嵌入式存儲
    發(fā)表于 03-21 15:03

    Altera發(fā)布28nm FPGA技術(shù)創(chuàng)新

    Altera發(fā)布28nm FPGA技術(shù)創(chuàng)新 基于技術(shù)上保持領(lǐng)先的歷史,Altera公司2月2日宣布了即將推出的28nm FPGA中采用的創(chuàng)
    發(fā)表于 02-04 08:37 ?722次閱讀

    FD-SOI元件與FinFET接近實用化的不斷發(fā)布

    22nm以后的晶體管技術(shù)領(lǐng)域,靠現(xiàn)行BulkMOSFET的微細(xì)化會越來越困難的,為此,人們關(guān)注的是平面型FD-SOI(完全空乏型SOI)元件與基于立體通道的FinFET。
    發(fā)表于 01-18 17:53 ?1600次閱讀

    FD SOI生態(tài)系統(tǒng)逐步完善 與FinFET勢均力敵

    集中在28nm,但是下一代的18nm將不會太遠。FD SOI工藝將以28FDS和18FDS為基礎(chǔ),提供基礎(chǔ)的工藝服務(wù),未來將開發(fā)RF和eMR
    發(fā)表于 04-10 17:30 ?1842次閱讀

    三星預(yù)計今年將采用28nm FD-SOI制程出樣20余款芯片

    晶圓代工廠格芯日前宣布其22納米全耗盡型絕緣上覆硅(FD-SOI)制程技術(shù)取得了36項設(shè)計訂單,其中有超過十幾項設(shè)計將會在今年出樣(tape-out)。另一方面,其競爭對手三星則預(yù)計今年將采用
    的頭像 發(fā)表于 05-02 16:16 ?4718次閱讀

    意法半導(dǎo)體公布了汽車微控制器嵌入式PCM樣片的架構(gòu)和性能基準(zhǔn)

    (ePCM)的28nm FD-SOI汽車微控制器(MCU)技術(shù)的架構(gòu)和性能基準(zhǔn),并從現(xiàn)在開始向主要客戶提供基于ePCM的
    發(fā)表于 12-13 15:38 ?1149次閱讀

    格芯宣布推出22FDX FD-SOI平臺的嵌入式磁性隨機存儲

    格芯(GLOBALFOUNDRIES)今日宣布推出基于公司22納米 FD-SOI (22FDX)平臺的可微縮嵌入式磁性隨機存儲(eMRAM)技術(shù)。作為業(yè)界最先進的
    發(fā)表于 10-21 11:40 ?805次閱讀

    Lattice基于三星28nm FD-SOI平臺推出FPGA產(chǎn)品加強邊緣AI能力

    Lattice基于三星28nm FD-SOI平臺推出了一系列FPGA產(chǎn)品,包括在嵌入式視頻方面應(yīng)用比較多的CrossLink-NX,重新定義的Certus-NX,去年Q4問世的基于安全的FPGA Mach-NX,以及最新推出的C
    的頭像 發(fā)表于 08-14 10:07 ?5922次閱讀

    FD-SOI與PD-SOI他們的區(qū)別在哪?

    本文簡單介紹了兩種常用的SOI晶圓——FD-SOI與PD-SOI。
    的頭像 發(fā)表于 03-17 10:10 ?1387次閱讀
    <b class='flag-5'>FD-SOI</b>與PD-<b class='flag-5'>SOI</b>他們的區(qū)別在哪?

    IBS首席執(zhí)行官再談FD-SOI對AI的重要性,在≥12nm和≤28nm區(qū)間FD-SOI是更好的選擇

    Handel Jones。 ? 2023年第八屆上海FD-SOI論壇,Handel Jones就曾受邀出席,當(dāng)時他分享的主題是《為什么FD-SOI對生成人工智能時代的邊緣設(shè)備非常重要》,主要談到
    發(fā)表于 10-23 10:22 ?100次閱讀
    IBS首席執(zhí)行官再談<b class='flag-5'>FD-SOI</b>對AI的重要性,在≥12<b class='flag-5'>nm</b>和≤<b class='flag-5'>28nm</b>區(qū)間<b class='flag-5'>FD-SOI</b>是更好的選擇