個人公眾號:硬件之路學(xué)習(xí)筆記
個人公眾號:硬件之路學(xué)習(xí)筆記
電源之LDO——1.LDO基礎(chǔ)知識
電源之LDO-2. LDO的壓降
電源之LDO-3. LDO的熱性能
一、什么是PSRR?
電源抑制比(PSRR)指的是輸入紋波電壓與輸出紋電壓的比值,單位是分貝(dB),其表達(dá)式為:
即:假設(shè)輸入紋波電壓為100mV,那么輸入到一個20dB共模抑制比的LDO后輸出電壓文波為10mV。
二、影響PSRR的因素
以TI的LDO-TPS71701DCKR為例,其數(shù)據(jù)手冊的PSRR-Frequency如下圖:
此圖可以看出,PSRR不僅與工作頻率有關(guān),還與負(fù)載電流、輸入輸出壓降(電源之LDO-2. LDO的壓降)、輸出電容有關(guān)系。
具體體現(xiàn)為:壓降越小、負(fù)載電流越大、頻率越高、輸出電容越小其PSRR越低,因此當(dāng)需要高共模抑制比時,需要適當(dāng)提高壓差、增大輸出電容并降低負(fù)載電流。
三、如何提高PSRR?
①LDO前后加入濾波網(wǎng)絡(luò)
由PSRR-Frequency曲線可以得出,頻率越低LDO的紋波抑制能力越強(qiáng)
②級聯(lián)LDO
必要時,保證壓降(電源之LDO-2. LDO的壓降)的情況下,級聯(lián)多個LDO的方式可以提高整體PSRR。
③ 增大輸出電容值
根據(jù)工作頻率增大輸出電容容值,且并聯(lián)多個不同數(shù)量級的電容。
④盡量減小LDO負(fù)載
四、LDO高PSRR特性有什么作用?
LDO輸出紋波低的特性決定其很適合用作集成IC例如單片機(jī)的供電,而開關(guān)電源輸出紋波較大且受負(fù)載大小影響較大。效率上開關(guān)電源比LDO更高,發(fā)熱量小,所以一般將開關(guān)電源與LDO結(jié)合使用,用LDO的高PSRR來抑制開關(guān)電源的輸出紋波。
審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
Ramus在博客中介紹了噪音對信號調(diào)節(jié)設(shè)備的不利影響:減少高速信號鏈電源問題。然而,電源抑制比(PSRR)仍然通常被誤認(rèn)為單一的靜態(tài)值。在這篇文章中,我將嘗試說明什么是PSRR以及影
發(fā)表于 06-28 10:16
?2.5w次閱讀
低壓差線性穩(wěn)壓器(LDO)相比 DC-DC 的優(yōu)點(diǎn)之一,是輸出電壓紋波小。但是高速電路下,LDO 的電源抑制比(PSRR)也是不可忽略的因素
發(fā)表于 08-30 17:09
?2.2w次閱讀
在本文中,我們將介紹噪聲和電源抑制比 (PSRR) 在低壓差 (LDO) 穩(wěn)壓器中的影響。讓我們簡要討論一下什么是 LDO。
發(fā)表于 09-26 14:29
?4056次閱讀
在本文中,我們將介紹低壓差 (LDO) 穩(wěn)壓器中噪聲和電源抑制比 (PSRR) 的影響。讓我們簡單討論一下什么是 LDO。
發(fā)表于 03-15 17:12
?2896次閱讀
、LDO14005靜態(tài)電流低,僅8uA;14002靜態(tài)電流低,在2uA以下。電流驅(qū)動能力在150MA,全功率在0.6~0.8W,有過溫保護(hù)。
3、電源抑制比 70dB
發(fā)表于 09-29 15:38
能力的LDO的電源抑制比在100KHz以上都不太好開關(guān)電源如果選用類似LM2596這樣的芯片,看到紋波輸出大概在150KHz以上,求大神指點(diǎn)
發(fā)表于 04-22 22:30
作者:Hao Wang深圳模擬工程師PSRR是什么PSRR(Power supply rejection ratio)又稱電源抑制比,是衡量電路對于輸入電源中紋波
發(fā)表于 03-20 06:45
近期,項(xiàng)目遇到的問題,不得不考慮ldo的紋波抑制比問題,在選型時,確實(shí)沒有仔細(xì)研究,咨詢所選電源芯片的廠家后,才得知,自己選的這個芯片,紋波抑制
發(fā)表于 07-30 06:38
電源紋波有一個很正經(jīng)的技術(shù)指標(biāo),叫做電源抑制比(PSRR),用輸入電源變化量與轉(zhuǎn)換器輸出變化量的比值來表征,通常
發(fā)表于 10-29 06:02
RF電路中LDO電源抑制比和噪聲原理及選擇
本文討論LDO的特點(diǎn)以及RF電路對LDO的
發(fā)表于 03-09 16:51
?2337次閱讀
模塊對外部電源進(jìn)行處理,得到模塊所需性能標(biāo)準(zhǔn)的電壓。 設(shè)計(jì)了一種可用于射頻前端芯片供電的高電源抑制比(PSR)無片外電容CMOS低壓差線性穩(wěn)壓器(L
發(fā)表于 02-23 11:41
?0次下載
LDO基礎(chǔ)知識:電源抑制比
發(fā)表于 11-01 08:26
?2次下載
低壓差線性穩(wěn)壓器(LDO)最大的優(yōu)點(diǎn)之一是它們能夠衰減開關(guān)模式電源產(chǎn)生的電壓紋波。這對鎖相環(huán)(PLL)和時鐘等信號調(diào)節(jié)器件在內(nèi)的數(shù)據(jù)轉(zhuǎn)換器尤為重要,因?yàn)樵肼?b class='flag-5'>電源電壓會影響性能。電源
發(fā)表于 04-04 10:25
?1571次閱讀
電源抑制比又叫做電源紋波抑制比(power supply rejection ratio)簡稱P
發(fā)表于 04-24 12:57
?7033次閱讀
LDO電源抑制比(PSRR,Power Supply Rejection Ratio)是衡量線性穩(wěn)壓器(LDO)在
發(fā)表于 07-14 10:14
?515次閱讀
評論