0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Reset復(fù)位電路的PCB布局布線要求

凡億PCB ? 來源:未知 ? 2023-08-03 07:45 ? 次閱讀

Reset復(fù)位電路的PCB布局布線要求

—來源:瑞芯微RK3588 PCB設(shè)計(jì)白皮書

Reset復(fù)位電路是一種用來使電路恢復(fù)到起始狀態(tài)的電路設(shè)計(jì),一般簡(jiǎn)單的復(fù)位電路由電容串阻電阻構(gòu)成,再?gòu)?fù)雜點(diǎn)就有三級(jí)管等配合進(jìn)行,RK3588內(nèi)置復(fù)位電路,如下圖1-1所示。C1100是作為濾除噪聲干擾等,防止復(fù)位信號(hào)被干擾。

4b00b5c8-318d-11ee-9e74-dac502259ad0.png

圖1-1 復(fù)位電路

Reset電路的PCB設(shè)計(jì)注意事項(xiàng)如下:

1、在布局時(shí),RESETn復(fù)位信號(hào)遠(yuǎn)離板邊緣和金屬接插件,以防止因 ESD引起的異常而導(dǎo)致復(fù)位模塊死機(jī);

2、RESETn復(fù)位信號(hào)的濾波電容需要盡量靠近其所對(duì)應(yīng)的芯片管腳放置,并且此信號(hào)應(yīng)該先經(jīng)過濾波電容再連接芯片管腳,如下圖1-2所示。需要注意的是對(duì)應(yīng)濾波電容的地焊盤需要扇出8/16mil的地過孔,如果存在空間充足的情況可以打上2及以上的地過孔,更良好的接地;

3、RESETn復(fù)位信號(hào)需要遠(yuǎn)離DCDC,RF等干擾強(qiáng)的信號(hào),防止信號(hào)受到干擾。如果存在走線長(zhǎng)度比較長(zhǎng)的情況,那么則需要對(duì)其進(jìn)行包地處理,并且在包地線上大約間隔400mil放置一個(gè)GND過孔;

4、布局過程中RESETn按鍵的TVS保護(hù)二極管需要盡量靠近按鍵器件放置,如下圖1-3所示:信號(hào)拓?fù)錇椋喊存I→TVS→100ohm→電容(靠近 CPU&PMIC)→CPU&PMIC,如果出現(xiàn)ESD現(xiàn)象,那么ESD電流必須需要先經(jīng)過TVS器件進(jìn)行衰減。

4b37223e-318d-11ee-9e74-dac502259ad0.png

圖 1-2 濾波電容就近芯片管腳放置

4b4e9c66-318d-11ee-9e74-dac502259ad0.png

圖 1-3 按鍵TVS管放置

聲明: 本文轉(zhuǎn)載自瑞芯微,如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)于聯(lián)系工作人員微(prrox66),我們將在第一時(shí)間和您對(duì)接刪除處理!投稿/招聘/廣告/課程合作/資源置換請(qǐng)加微信:13237418207

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4307

    文章

    22858

    瀏覽量

    394874

原文標(biāo)題:Reset復(fù)位電路的PCB布局布線要求

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    在DSP上實(shí)現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實(shí)現(xiàn)DDR2 PCB布局布線.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:16 ?0次下載
    在DSP上實(shí)現(xiàn)DDR2 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    高頻電路布線有什么要求

    高頻電路,以其高度集成化和密集布線的特質(zhì),對(duì)設(shè)計(jì)師提出了嚴(yán)峻挑戰(zhàn)。采用多層板布局,不僅是應(yīng)對(duì)這一挑戰(zhàn)的策略,更是優(yōu)化信號(hào)完整性、降低電磁干擾的智慧之舉。通過精心規(guī)劃印制板的層數(shù)與尺寸,設(shè)計(jì)師能夠在
    的頭像 發(fā)表于 09-25 16:23 ?151次閱讀

    Clock時(shí)鐘電路PCB設(shè)計(jì)布局布線要求

    針對(duì)時(shí)鐘電路PCB設(shè)計(jì)有以下注意事項(xiàng):1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時(shí)應(yīng)與芯片
    發(fā)表于 06-11 10:24 ?0次下載

    什么是復(fù)位同步電路 reset synchronizer?

    復(fù)位同步電路 reset synchronizer 其實(shí)只在復(fù)位信號(hào) release 的時(shí)候派上用場(chǎng)。復(fù)位結(jié)束后,這個(gè)
    的頭像 發(fā)表于 02-19 09:21 ?1212次閱讀
    什么是<b class='flag-5'>復(fù)位</b>同步<b class='flag-5'>電路</b> <b class='flag-5'>reset</b> synchronizer?

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?1979次閱讀

    PCB電路布局布線設(shè)計(jì)交流

    PCB電路布局布線設(shè)計(jì)交流
    發(fā)表于 01-19 22:27

    為什么需要復(fù)位電路?漫談復(fù)位reset

    在IC設(shè)計(jì)中,把復(fù)位和時(shí)鐘電路稱為最重要的兩個(gè)電路一點(diǎn)也不為過。前者復(fù)位電路把IC設(shè)計(jì)的電路引導(dǎo)
    的頭像 發(fā)表于 01-19 16:41 ?1922次閱讀
    為什么需要<b class='flag-5'>復(fù)位</b><b class='flag-5'>電路</b>?漫談<b class='flag-5'>復(fù)位</b><b class='flag-5'>reset</b>

    關(guān)于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局布線。但是隨著信號(hào)頻率不斷提升,很多時(shí)候,工程師需要了解有關(guān)PCB布局布線的基本的原則和技巧,才可
    發(fā)表于 01-02 15:58 ?617次閱讀

    為什么說元器件布線布局很重要?PCB設(shè)計(jì)元器件放置指南

    為什么說元器件布線布局很重要?PCB設(shè)計(jì)元器件放置指南? 元器件布線布局PCB設(shè)計(jì)過程中起著至
    的頭像 發(fā)表于 12-21 11:31 ?856次閱讀

    [ElfBoard]AltiumDesigner實(shí)用技巧大白話-相同電路快速布局布線

    。這類型的電路,我們可以采用AltiumDesigner 中的 Room 進(jìn)行布局布線的快速?gòu)?fù)制,既提高了效率,又使 PCB 看起來更加美觀。 下面以 AD21 版本進(jìn)行介紹: 某項(xiàng)
    發(fā)表于 12-05 16:49

    [ElfBoard]AltiumDesigner實(shí)用技巧知多少-相同電路快速布局布線

    。這類型的電路,我們可以采用AltiumDesigner 中的 Room 進(jìn)行布局布線的快速?gòu)?fù)制,既提高了效率,又使 PCB 看起來更加美觀。 下面以 AD21 版本進(jìn)行介紹: 某項(xiàng)
    發(fā)表于 12-05 16:37

    PCB元器件布局布線基本規(guī)則

    電子發(fā)燒友網(wǎng)站提供《PCB元器件布局布線基本規(guī)則.docx》資料免費(fèi)下載
    發(fā)表于 11-13 16:10 ?33次下載

    關(guān)于PCB布局布線的設(shè)計(jì)技巧

    隨著PCB 尺寸要求越來越小,器件密度要求越來越高,PCB 設(shè)計(jì)的難度也越來越大。如何實(shí)現(xiàn)PCB 高的布通率以及縮短設(shè)計(jì)時(shí)間,在這筆者談?wù)剬?duì)
    發(fā)表于 11-09 15:24 ?402次閱讀

    PCB設(shè)計(jì)中的高速電路布局布線(上)

    高速電路無疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)楦咚傩盘?hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以在PCB設(shè)計(jì)的過程中就需要避免或降低這種情況的發(fā)生。 在具體的高速
    的頭像 發(fā)表于 11-06 15:14 ?571次閱讀

    PCB設(shè)計(jì)中的高速電路布局布線

    高速電路無疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)楦咚傩盘?hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以在PCB設(shè)計(jì)的過程中就需要避免或降低這種情況的發(fā)生。 在具體的高速
    的頭像 發(fā)表于 11-06 14:55 ?592次閱讀