0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ESD事件保護(hù)的系統(tǒng)級(jí)設(shè)計(jì)方法

硬件工程師煉成之路 ? 來源:硬件工程師煉成之路 ? 2023-08-14 09:19 ? 次閱讀

1、引言

隨著技術(shù)的發(fā)展,移動(dòng)電子設(shè)備已成為我們生活和文化的重要組成部分。平板電腦智能手機(jī)觸摸技術(shù)的應(yīng)用,讓我們能夠與這些設(shè)備進(jìn)行更多的互動(dòng)。它構(gòu)成了一個(gè)完整的靜電放電 (ESD) 危險(xiǎn)環(huán)境,即人體皮膚對(duì)設(shè)備產(chǎn)生的靜電放電。

例如,在使用消費(fèi)類電子設(shè)備時(shí),在用戶手指和平板電腦 USB 或者 HDMI 接口之間會(huì)發(fā)生 ESD,從而對(duì)平板電腦產(chǎn)生不可逆的損壞,例如:峰值待機(jī)電流或者永久性系統(tǒng)失效。

本文將為您解釋系統(tǒng)級(jí) ESD 現(xiàn)象和器件級(jí) ESD 現(xiàn)象之間的差異,并向您介紹一些提供 ESD 事件保護(hù)的系統(tǒng)級(jí)設(shè)計(jì)方法。

2、系統(tǒng)級(jí)ESD保護(hù)與器件級(jí)ESD保護(hù)的對(duì)比

IC 的 ESD 損壞可發(fā)生在任何時(shí)候,從裝配到板級(jí)焊接,再到終端用戶人機(jī)互動(dòng)。ESD 相關(guān)損壞最早可追溯到半導(dǎo)體發(fā)展之初,但在 20 世紀(jì) 70 年代微芯片和薄柵氧化 FET 應(yīng)用于高集成 IC 以后,它才成為一個(gè)普遍的問題。

所有 IC 都有一些嵌入式器件級(jí) ESD 結(jié)構(gòu),用于在制造階段保護(hù) IC 免受 ESD 事件的損壞。

這些事件可由三個(gè)不同的器件級(jí)模型進(jìn)行模擬:人體模型 (HBM)、機(jī)器模型 (MM) 和帶電器件模型(CDM)。

HBM 用于模擬用戶操作引起的 ESD 事件,MM 用于模擬自動(dòng)操作引起的 ESD 事件,而 CDM則模擬產(chǎn)品充電/放電所引起的 ESD 事件。這些模型都用于制造環(huán)境下的測(cè)試。在這種環(huán)境下,裝配、最終測(cè)試和板級(jí)焊接工作均在受控 ESD 環(huán)境下完成,從而減小暴露器件所承受的 ESD 應(yīng)力。在制造環(huán)境下,IC 一般僅能承受 2-kV HBM 的 ESD 電擊,而最近出臺(tái)的小型器件靜電規(guī)定更是低至 500V。

盡管在廠房受控 ESD 環(huán)境下器件級(jí)模型通常已足夠,但在系統(tǒng)級(jí)測(cè)試中它們卻差得很遠(yuǎn)。在終端用戶環(huán)境下,電壓和電流的ESD電擊強(qiáng)度要高得多。

因此,工業(yè)環(huán)境使用另一種方法進(jìn)行系統(tǒng)級(jí) ESD 測(cè)試,其由IEC 61000-4-2 標(biāo)準(zhǔn)定義。器件級(jí) HBM、MM和CDM 測(cè)試的目的都是保證 IC 在制造過程中不受損壞;IEC 61000-4-2規(guī)定的系統(tǒng)級(jí)測(cè)試用于模擬現(xiàn)實(shí)世界中的終端用戶ESD事件。

IEC 規(guī)定了兩種系統(tǒng)級(jí)測(cè)試:接觸放電和非接觸放電。使用接觸放電方法時(shí),測(cè)試模擬器電極與受測(cè)器件(DUT) 保持接觸。非接觸放電時(shí),模擬器的帶電電極靠近 DUT,同 DUT 之間產(chǎn)生的火花促使放電。

表 1 列出了 IEC 61000-4-2 標(biāo)準(zhǔn)規(guī)定的每種方法的測(cè)試級(jí)別范圍。請(qǐng)注意,兩種方法的每種測(cè)試級(jí)別的放電強(qiáng)度并不相同。我們通常在4級(jí)(每種方法的最高官方標(biāo)稱級(jí)別)以上對(duì)應(yīng)力水平進(jìn)行逐級(jí)測(cè)試,直到發(fā)生故障點(diǎn)為止。

4c0ebc88-3a36-11ee-9e74-dac502259ad0.png

器件級(jí)模型和系統(tǒng)級(jí)模型有一些明顯的區(qū)別,表 2 列出了這些區(qū)別。

4c3058f2-3a36-11ee-9e74-dac502259ad0.png

表 2 中最后三個(gè)參數(shù)(電流、上升時(shí)間和電擊次數(shù))需特別注意:

a、電流差對(duì)于 ESD 敏感型器件是否能夠承受一次 ESD 事件至關(guān)重要。由于強(qiáng)電流可引起結(jié)點(diǎn)損壞和柵氧化損壞,8-kV HBM 保護(hù)芯片(峰值電流5.33A)可能會(huì)因 2-kV IEC 模型電擊(峰值電流7.5A)而損壞。因此,系統(tǒng)設(shè)計(jì)人員不能把 HBM 額定值同 IEC 模型額定值混淆,這一點(diǎn)極為重要。

b、另一個(gè)差異存在于電壓尖峰上升時(shí)間。HBM 的規(guī)定上升時(shí)間為 25ns。IEC 模型脈沖上升時(shí)間小于1ns,其在最初 3ns 消耗掉大部分能量。如果 HBM 額定的器件需 25ns 來做出響應(yīng),則在其保護(hù)電路激活以前器件就已被損壞。

c、兩種模型在測(cè)試期間所用的電擊次數(shù)不同。HBM僅要求測(cè)試一次正電擊和一次負(fù)電擊,而 IEC 模型卻要求 10 次正電擊和 10 次負(fù)電擊??赡艹霈F(xiàn)的情況是,器件能夠承受第一次電擊,但由于初次電擊帶來的損壞仍然存在,其會(huì)在后續(xù)電擊中失效。圖 1 顯示了 CDM、HBM 和 IEC 模型的 ESD 波形舉例。很明顯,相比所有器件級(jí)模型的脈沖,IEC 模型的脈沖攜帶了更多的能量。

4c516f24-3a36-11ee-9e74-dac502259ad0.png

3、TVS 如何保護(hù)系統(tǒng)免受 ESD 事件的損害

ESD 保護(hù)集成結(jié)構(gòu)不同,IEC 61000-4-2 標(biāo)準(zhǔn)規(guī)定的模型通常會(huì)使用離散式獨(dú)立瞬態(tài)電壓抑制二極管,也即瞬態(tài)電壓抑制器 (TVS)。相比電源管理或者微控制器單元中集成的 ESD 保護(hù)結(jié)構(gòu),獨(dú)立 TVS 成本更低,并且可以靠近系統(tǒng) I/O 連接器放置,如圖 2 所示。

4c6e79a2-3a36-11ee-9e74-dac502259ad0.png

共有兩種 TVS:雙向和單向(參見圖 3)。TI TPD1E10B06 便是一個(gè)雙向 TVS例子,它可以放置在一條通用數(shù)據(jù)線路上,用于系統(tǒng)級(jí) ESD 保護(hù)。

4c90fa4a-3a36-11ee-9e74-dac502259ad0.png

正常工作狀態(tài)下,雙向和單向 TVS 都為一個(gè)開路,并在 ESD 事件發(fā)生時(shí)接地。在雙向 TVS 情況下,只要 D1 和 D2 都不進(jìn)入其擊穿區(qū)域,I/O 線路電壓信號(hào)會(huì)在接地電壓上下擺動(dòng)。

當(dāng) ESD 電擊(正或者負(fù))擊中 I/O 線路時(shí),一個(gè)二極管變?yōu)檎蚱?,而另一個(gè)擊穿,從而形成一條通路,ESD 能量立即沿這條通路接地。在單向 TVS 情況下,只要 D2 和 Z1 都不進(jìn)入其擊穿區(qū)域,則電壓信號(hào)會(huì)在接地電壓以上擺動(dòng)。

當(dāng)正ESD電擊擊中I/O線路時(shí),D1變?yōu)檎蚱?,而Z1 先于 D2進(jìn)入其擊穿區(qū)域;通過 D1 和 Z1 形成一條接地通路,從而讓 ESD 能量得到耗散。

當(dāng)發(fā)生負(fù) ESD 事件時(shí),D2 變?yōu)檎蚱?,ESD能量通過 D2接地通路得到耗散。由于 D1 和 D2 尺寸可以更小、寄生電容更少,單向二極管可用于許多高速應(yīng)用;D1 和 D2 可以“隱藏”更大的齊納二極管 Z1(大尺寸的原因是處理擊穿區(qū)域更多的電流)。

4、系統(tǒng)級(jí) ESD 保護(hù)的關(guān)鍵器件參數(shù)

圖 4 顯示了 TVS 二極管電流與電壓特性的對(duì)比情況。盡管 TVS 是一種簡(jiǎn)單的結(jié)構(gòu),但是在系統(tǒng)級(jí) ESD 保護(hù)設(shè)計(jì)過程中仍然需要注意幾個(gè)重要的參數(shù)。

這些參數(shù)包括擊穿電壓 VBR、動(dòng)態(tài)電阻 RDYN、鉗位電壓VCL 和電容。

4cb4b03e-3a36-11ee-9e74-dac502259ad0.png

4.1、擊穿電壓VBR

正確選擇 TVS 的第一步是研究擊穿電壓 (VBR)。

例如,如果受保護(hù) I/O 線路的最大工作電壓 VRWM 為5V,則在達(dá)到該最大電壓以前 TVS 不應(yīng)進(jìn)入其擊穿區(qū)域。通常,TVS 產(chǎn)品說明書會(huì)包括具體漏電流的VRWM,它讓我們能夠更加容易地選擇正確的 TVS。否則,我們可以選擇一個(gè) VBR(min) 大于受保護(hù)I/O 線路 VRWM 幾伏的 TVS。

4.2、動(dòng)態(tài)電阻

ESD 是一種極速事件,也就是幾納秒的事情。在如此短的時(shí)間內(nèi),TVS 傳導(dǎo)接地通路不會(huì)立即建立起來,并且在通路中存在一定的電阻。這種電阻被稱作動(dòng)態(tài)電阻 (RDYN),如圖 5 所示。

4cde2a86-3a36-11ee-9e74-dac502259ad0.png

理想情況下,RDYN 應(yīng)為零,這樣 I/O 線路電壓才能盡可能地接近 VBR;但是,這是不可能的事情。

RDYN 的最新工業(yè)標(biāo)準(zhǔn)值為 1 ? 或者 1 ? 以下。利用傳輸線路脈沖測(cè)量技術(shù)可以得到 RDYN。使用這種技術(shù)時(shí),通過 TVS 釋放電壓,然后測(cè)量相應(yīng)的電流。在得到不同電壓的許多數(shù)據(jù)點(diǎn)以后,便可以繪制出如圖6一樣的 IV 曲線,而斜線便為 RDYN。圖 6 顯示了 TPD1E10B06 的 RDYN,其典型值為 ~0.3 ?。

4d07e9b6-3a36-11ee-9e74-dac502259ad0.png

4.3、鉗位電壓

由于ESD是一種極速瞬態(tài)事件,I/O 線路的電壓不能立即得到箝制。如圖 7 所示,根據(jù) IEC 61000-4-2 標(biāo)準(zhǔn),數(shù)千伏電壓被箝制為數(shù)十伏。

4d3f4b22-3a36-11ee-9e74-dac502259ad0.png

如方程式 1 所示,RDYN 越小,鉗位性能也就越好:

4d6b81b0-3a36-11ee-9e74-dac502259ad0.png

其中,IPP 為 ESD 事件期間的峰值脈沖電流,而 Iparasitic 為通過 TVS 接地來自連接器的線路寄生電感。

把鉗位電壓波形下面的區(qū)域想像成能量。鉗位性能越好,受保護(hù)ESD敏感型器件在ESD事件中受到損壞的機(jī)率也就越小。由于鉗位電壓很小,一些TVS可承受IEC模型的8kV接觸式放電,但是“受保護(hù)”器件卻被損壞了。

電容

在正常工作狀態(tài)下,TVS為一個(gè)開路,并具有寄生電容分流接地。設(shè)計(jì)人員應(yīng)在信號(hào)鏈帶寬預(yù)算中考慮到這種電容。

結(jié)論

由于 IC 工藝技術(shù)節(jié)點(diǎn)變得越來越小,它也越來越容易受到 ESD 損壞的影響,不管是在制造過程還是在終端用戶使用環(huán)境下。器件級(jí) ESD 保護(hù)并不足以在系統(tǒng)層面為 IC 提供保護(hù)。我們應(yīng)在系統(tǒng)級(jí)設(shè)計(jì)中使用獨(dú)立 TVS。在選擇某個(gè) TVS 時(shí),設(shè)計(jì)人員應(yīng)注意一些重要參數(shù),例如:VBR、RDYN、VCL 和電容等。

文章來源:TI文檔-zhct191-《系統(tǒng)級(jí)ESD/EMI保護(hù)設(shè)計(jì)指南》






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 靜電放電
    +關(guān)注

    關(guān)注

    3

    文章

    277

    瀏覽量

    44581
  • HDMI接口
    +關(guān)注

    關(guān)注

    1

    文章

    122

    瀏覽量

    33954
  • 模擬器
    +關(guān)注

    關(guān)注

    2

    文章

    862

    瀏覽量

    43087
  • 瞬態(tài)電壓抑制器

    關(guān)注

    0

    文章

    43

    瀏覽量

    12258
  • ESD設(shè)計(jì)
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    3434

原文標(biāo)題:系統(tǒng)級(jí)ESD設(shè)計(jì)考慮

文章出處:【微信號(hào):gh_3a15b8772f73,微信公眾號(hào):硬件工程師煉成之路】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ESD保護(hù)策略解析

    水平,以便使那些采用了對(duì)ESD越來越敏感的IC的終端產(chǎn)品保持高可靠性。 ESD波形 以系統(tǒng)級(jí)方法來定義典型的
    發(fā)表于 08-18 19:44

    ESD保護(hù)方法的對(duì)比分析

    能夠承受ESD的沖擊,并繼續(xù)正常工作。ESD保護(hù)方法為了給電子系統(tǒng)提供ESD
    發(fā)表于 07-05 14:19

    保護(hù)元件免受ESD方法

    本帖最后由 eehome 于 2013-1-5 09:46 編輯 保護(hù)元件免受ESD方法  為了給電子系統(tǒng)提供ESD
    發(fā)表于 01-04 14:58

    保護(hù)元件免受ESD方法

    為了給電子系統(tǒng)提供ESD保護(hù),可以從不同的角度來著手。一種方法是在半導(dǎo)體芯片內(nèi)建ESD保護(hù)架構(gòu)。
    發(fā)表于 02-14 10:30

    級(jí)ESD保護(hù)器件的關(guān)鍵屬性

    。從成本效益比的角度來看,這已經(jīng)被證明是件很難做到的事。從圖1可以看出,隨著制造技術(shù)轉(zhuǎn)向90nm以下,將ESD保護(hù)水平維持在2,000V的成本,已開始以指數(shù)級(jí)上升。因此,現(xiàn)在新的目標(biāo)是降低芯片上
    發(fā)表于 05-22 05:01

    ESD事件保護(hù)系統(tǒng)級(jí)設(shè)計(jì)方法有哪幾種?

    系統(tǒng)級(jí)ESD現(xiàn)象和器件級(jí)ESD現(xiàn)象有什么差異?ESD事件保護(hù)
    發(fā)表于 06-08 07:20

    PCB布板時(shí)的ESD保護(hù)設(shè)計(jì)方法是什么?

    PCB布板時(shí)的ESD保護(hù)設(shè)計(jì)方法是什么?
    發(fā)表于 04-06 17:49

    多功能手機(jī)的ESD保護(hù)方法

    多功能手機(jī)的ESD保護(hù)方法 ESD保護(hù)實(shí)例 手機(jī)的功能正在不斷增加,除了以往的通話、發(fā)送電子郵件、攝像等功能外,還可通過FeliCa等非
    發(fā)表于 11-20 08:33 ?1764次閱讀

    系統(tǒng)級(jí)ESD/EMI保護(hù)指南

    系統(tǒng)級(jí)靜電放電(ESD保護(hù)在當(dāng)今世界非常重要,不僅在工業(yè)空間,而且在消費(fèi)空間中,隨著設(shè)備變得便攜、觸覺和廣泛使用。
    發(fā)表于 05-30 14:41 ?34次下載
    <b class='flag-5'>系統(tǒng)</b><b class='flag-5'>級(jí)</b><b class='flag-5'>ESD</b>/EMI<b class='flag-5'>保護(hù)</b>指南

    TI:系統(tǒng)級(jí) ESD 電路保護(hù)設(shè)計(jì)考慮因素

    本文將為您解釋系統(tǒng)級(jí) ESD 現(xiàn)象和器件級(jí) ESD 現(xiàn)象之間的差異,并向您介紹一些提供 ESD
    發(fā)表于 05-30 14:43 ?32次下載
    TI:<b class='flag-5'>系統(tǒng)</b><b class='flag-5'>級(jí)</b> <b class='flag-5'>ESD</b> 電路<b class='flag-5'>保護(hù)</b>設(shè)計(jì)考慮因素

    系統(tǒng)級(jí)ESD保護(hù)為什么重要?怎樣提高ESD保護(hù)的測(cè)試模型和戰(zhàn)略?

    手機(jī)設(shè)計(jì)人員一直都面臨著何時(shí)以及如何解決ESD的挑戰(zhàn),系統(tǒng)級(jí) ESD 保護(hù)為何如此重要?
    的頭像 發(fā)表于 08-18 11:29 ?7982次閱讀

    系統(tǒng)級(jí)ESD電路保護(hù)設(shè)計(jì)需要考慮因素?系統(tǒng)級(jí)和器件級(jí)ESD有什么區(qū)別?

    本文將為您解釋系統(tǒng)級(jí)ESD現(xiàn)象和器件級(jí)ESD現(xiàn)象之間的差異,并向您介紹一些提供ESD事件
    發(fā)表于 08-23 08:00 ?39次下載
    <b class='flag-5'>系統(tǒng)</b><b class='flag-5'>級(jí)</b><b class='flag-5'>ESD</b>電路<b class='flag-5'>保護(hù)</b>設(shè)計(jì)需要考慮因素?<b class='flag-5'>系統(tǒng)</b><b class='flag-5'>級(jí)</b>和器件<b class='flag-5'>級(jí)</b>的<b class='flag-5'>ESD</b>有什么區(qū)別?

    I/O端口的ESD保護(hù)

    本應(yīng)用筆記描述了ESD如何威脅電子系統(tǒng)、造成的損壞類型、ESD的產(chǎn)生方式、使用的測(cè)試方法和波形、用于測(cè)試的人體和機(jī)器模型、IEC合規(guī)性水平、接觸和空氣放電。本文介紹了
    的頭像 發(fā)表于 03-28 10:51 ?4663次閱讀
    I/O端口的<b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>

    針對(duì)系統(tǒng)級(jí)封裝,如何通過協(xié)同設(shè)計(jì)提升ESD保護(hù)能力?

    針對(duì)系統(tǒng)級(jí)封裝,如何通過協(xié)同設(shè)計(jì)提升ESD保護(hù)能力? 協(xié)同設(shè)計(jì)是一種集成電路設(shè)計(jì)方法,通過在設(shè)計(jì)過程中將各功能模塊和子
    的頭像 發(fā)表于 11-07 10:26 ?501次閱讀

    常用的ESD保護(hù)器件及原理

    Resistor不單獨(dú)用于芯片的ESD保護(hù),它往往用于輔助的ESD保護(hù),如芯片Input第一級(jí)保護(hù)
    發(fā)表于 12-07 09:15 ?4945次閱讀
    常用的<b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>器件及原理