0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

信號完整性的定義是什么?何為高速差分訊號傳輸?

線纜行業(yè)朋友分享圈 ? 來源:線纜行業(yè)朋友分享圈 ? 2023-08-16 10:09 ? 次閱讀

何為信號完整性的分析

信號完整性包含:

波形完整性(Waveform integrity)

時序完整性(Timing integrity)

電源完整性(Power integrity)

信號完整性分析的目的就是用小的成本,快的時間使產(chǎn)品達到波形完整性、時序完整性、電源完整性的要求;我們知道:電源不穩(wěn)定、電源的干擾、信號間的串?dāng)_、信號傳輸過程中的反射,這些都會讓信號產(chǎn)生畸變,所以我們研究訊號完整性就需要研究差分訊號,訊號的反射,訊號的串?dāng)_等等參數(shù),今天我們系統(tǒng)性的回顧下!

1

信號完整性的定義

信號完整性(Signal Integrity):就是指電路系統(tǒng)中信號的質(zhì)量,如果在要求的時間內(nèi),信號能不失真地從源端傳送到接收端,我們就稱該信號是完整的,當(dāng)電路中信號能以要求的時序、持續(xù)時間和電壓幅度到達接收端時,該電路就有很好的信號完整性,當(dāng)信號不能正常響應(yīng)時,就出現(xiàn)了信號完整性問題。

0dd348be-3b74-11ee-9e74-dac502259ad0.png

何為高速差分訊號傳輸

隨著信號速率的提高,差分互連得到越來越多的應(yīng)用。實際上差分對是具有耦合的傳輸線,其主要用的是差分信號的特征,用差分對來實現(xiàn)。差分信號利用兩個輸出驅(qū)動來驅(qū)動兩條傳輸線。其中一根攜帶信號,另一根攜帶它的互補信號,兩條傳輸線上面的壓差就是需要傳輸?shù)?a target="_blank">信息。

在差分信號的傳輸過程中,主要是以兩條傳輸線為傳輸載體,差分驅(qū)動器輸出的是邊緣能夠?qū)R的兩個信號,但是正好方向相反,如下圖所示。兩個高速信號分別傳輸,接收端在信號抵達接收器時對兩個信號作差分檢測,得到的差值就是差分信號,但是今天我們聊的是信號完整性,就是我們常說的SI參數(shù),其名詞解釋就是指訊號線上的信號質(zhì)量,訊號完整性不是由單一某一個因素導(dǎo)致的,而是訊號通訊過程中和設(shè)計中可能引起的多種因素引起的,我們也需要知道相關(guān)測試參數(shù)名詞的解釋!

傳輸線(Transmission Line):由兩個具有一定長度的導(dǎo)體組成回路的連接線,我們稱之為傳輸線,有時也被稱為延遲線。

上升/下降時間(Rise/Fall Time):信號從低電平跳變?yōu)楦唠娖剿枰臅r間,通常是量度上升/下降沿在10%-90%電壓幅值之間的持續(xù)時間,記為Tr。

截止頻率(Knee Frequency):這是表征數(shù)字電路中集中了大部分能量的頻率范圍(0.5/Tr),記為Fknee,一般認(rèn)為超過這個頻率的能量對數(shù)字信號的傳輸沒有任何影響。

特征阻抗(Characteristic Impedance):交流信號在傳輸線上傳播中的每一步遇到不變的瞬間阻抗就被稱為特征阻抗,也稱為浪涌阻抗,記為Z0??梢酝ㄟ^傳輸線上輸入電壓對輸入電流的比率值(V/I)來表示。

傳輸延遲(Propagation delay):指信號在傳輸線上的傳播延時,與線長和信號傳播速度有關(guān),記為tPD。

趨膚效應(yīng)(Skin effect):指當(dāng)信號頻率提高時,流動電荷會漸漸向傳輸線的邊緣靠近,甚至中間將沒有電流通過。與此類似的還有集束效應(yīng),現(xiàn)象是電流密集區(qū)域集中在導(dǎo)體的內(nèi)側(cè)。

反射(Reflection):指由于阻抗不匹配而造成的信號能量的不完全吸收,發(fā)射的程度可以有反射系數(shù)ρ表示。

串?dāng)_:串?dāng)_是指當(dāng)信號在傳輸線上傳播時,因電磁耦合對相鄰的傳輸線產(chǎn)生的不期望的電壓噪聲干擾,這種干擾是由于傳輸線之間的互感和互容引起的。

屏蔽效率(SE):是對屏蔽的適用性進行評估的一個參數(shù),單位為分貝。吸收損耗:吸收損耗是指電磁波穿過屏蔽罩的時候能量損耗的數(shù)量。

反射損耗:反射損耗是指由于屏蔽的內(nèi)部反射導(dǎo)致的能量損耗的數(shù)量,他隨著波阻和屏蔽阻抗的比率而變化。

校正因子:表示屏蔽效率下降的情況的參數(shù),由于屏蔽物吸收效率不高,其內(nèi)部的再反射會使穿過屏蔽層另一面的能量增加,所以校正因子是個負(fù)數(shù),而且只使用于薄屏蔽罩中存在多個反射的情況分析。

差模EMI:傳輸線上電流從驅(qū)動端流到接收端的時候和它回流之間耦合產(chǎn)生的EMI,就叫做差模EMI。共模EMI:當(dāng)兩條或者多條傳輸線以相同

2

反射系數(shù)

首先我們說一下訊號完整性里面最重要的參數(shù)之一:

反射:反射--初始波

當(dāng)驅(qū)動器發(fā)射一個信號進入傳輸線時,信號的幅值取決于電壓、緩沖器的內(nèi)阻和傳輸線的阻抗。驅(qū)動器端看到的初始電壓決定于內(nèi)阻和線阻抗的分壓。S參數(shù)都是帶限的,即每個S參數(shù)都有一個截斷頻率fstop,S參數(shù)只有頻率低于fstop的信息。在頻域-時域轉(zhuǎn)換的時候,這種終止會引入截斷誤差。在時域反射曲線中表現(xiàn)為以1/fstop的振蕩,即紋波。這個振蕩的幅度,取決于輸入上升沿的頻譜。越快的上升沿,時域反射的振蕩會越強。因此選擇合適的上升沿非常重要。一般地,截斷頻率為fstop的S參數(shù)在求解時域反射的時候,可以用的最快上升沿(20-80%)為:比如一個fstop = 20GHz 的S參數(shù),如果上升沿超過25ps(20-80%),那么輸出的時域反射曲線就會出現(xiàn)較明顯的紋波。如果上升沿慢于25ps,那么紋波會很小而可忽略。

反射產(chǎn)生的原因

當(dāng)發(fā)送器件將數(shù)字信號送到互連線上時,初始信號大?。?/strong>0df9b77e-3b74-11ee-9e74-dac502259ad0.png)取決于發(fā)送器件的電壓(0e0de8fc-3b74-11ee-9e74-dac502259ad0.png)、源內(nèi)阻(0e1dba2a-3b74-11ee-9e74-dac502259ad0.png)和互連線的特性阻抗(0e319540-3b74-11ee-9e74-dac502259ad0.png),如圖1所示:

0e3dec64-3b74-11ee-9e74-dac502259ad0.png

圖1 互連線上的反射現(xiàn)象

其等于互連線特性阻抗在它與源內(nèi)阻的分壓,如式(1),

0e578034-3b74-11ee-9e74-dac502259ad0.png

如果互連線終端接到一個與互連線特性阻抗(0e319540-3b74-11ee-9e74-dac502259ad0.png)精確匹配的阻抗,那么互連線上的電壓保持為,直到發(fā)送器件再次發(fā)送信號。而如果互連線終端所接阻抗不為0e319540-3b74-11ee-9e74-dac502259ad0.png,而為0e87788e-3b74-11ee-9e74-dac502259ad0.png,則傳輸?shù)浇K端的信號一部分端接到地,而其余的部分將朝發(fā)送器件方向反射。反射信號分量的多少取決于負(fù)載端反射系數(shù)0ea126b2-3b74-11ee-9e74-dac502259ad0.png.

0eaf65f6-3b74-11ee-9e74-dac502259ad0.png

于是,初始入射電壓達到終端時,信號的一部分0df9b77e-3b74-11ee-9e74-dac502259ad0.png0ea126b2-3b74-11ee-9e74-dac502259ad0.png,將返回發(fā)送器件,并與入射電壓疊加,這時負(fù)載端的電壓為0df9b77e-3b74-11ee-9e74-dac502259ad0.png+0df9b77e-3b74-11ee-9e74-dac502259ad0.png0ea126b2-3b74-11ee-9e74-dac502259ad0.png,如果反射分量0df9b77e-3b74-11ee-9e74-dac502259ad0.png0ea126b2-3b74-11ee-9e74-dac502259ad0.png達到發(fā)送器件,發(fā)現(xiàn)源內(nèi)阻也與特性阻抗不相等(匹配),0df9b77e-3b74-11ee-9e74-dac502259ad0.png0ea126b2-3b74-11ee-9e74-dac502259ad0.png會被再一次的反射,反射信號的多少取決于源端反射系數(shù)0f25ae6e-3b74-11ee-9e74-dac502259ad0.png.

0f32f9e8-3b74-11ee-9e74-dac502259ad0.png

這時源端的電壓則變?yōu)?strong>0df9b77e-3b74-11ee-9e74-dac502259ad0.png+0df9b77e-3b74-11ee-9e74-dac502259ad0.png0ea126b2-3b74-11ee-9e74-dac502259ad0.png+0df9b77e-3b74-11ee-9e74-dac502259ad0.png+0df9b77e-3b74-11ee-9e74-dac502259ad0.png0ea126b2-3b74-11ee-9e74-dac502259ad0.png0f25ae6e-3b74-11ee-9e74-dac502259ad0.png反射會在互連線上不斷地進行,直到達到穩(wěn)定,源端和負(fù)載端的穩(wěn)定電壓都為,

0f96c0b8-3b74-11ee-9e74-dac502259ad0.png

格形圖是在源內(nèi)阻和端接負(fù)載都為線性時理解反射產(chǎn)生機理的一種方法。如下圖所示

0fa52914-3b74-11ee-9e74-dac502259ad0.png

如圖中,左邊豎線代表互連線的源端,右邊豎線代表負(fù)載端,而兩條豎線之間的斜線代表信號在源端和負(fù)載端來回反射,圖中自頂向下,表示時間的增加,相鄰時刻之間的時間增量等于互連線的延遲。另外,圖中兩豎線頂端標(biāo)有相應(yīng)的反射系數(shù),小寫字母表示互連線上傳播的反射信號大小,包括從源端和從負(fù)載端反射回的,大寫字母代表源端的電壓,帶撇的大寫字母表示負(fù)載端的電壓。

3

串?dāng)_參數(shù)

串?dāng)_是指當(dāng)信號在傳輸線上傳播時,因電磁耦合對相鄰的傳輸線產(chǎn)生的不期望的電壓噪聲。串?dāng)_是由電磁耦合引起的,耦合分為容性耦合和感性耦合兩種。容性耦合是由于干擾源(Aggressor)上的電壓變化在被干擾對象(Victim)上引起感應(yīng)電流從而導(dǎo)致的電磁干擾。而感性耦合則是由于干擾源上的電流變化產(chǎn)生的磁場在被干擾對象上引起感應(yīng)電壓從而導(dǎo)致的電磁干擾。因此,信號通過一導(dǎo)體時會在相鄰的導(dǎo)體上引起兩類不同的噪聲信號:容性耦合信號和感性耦合信號。

串音主要分為近端串音和遠(yuǎn)端串音兩大類;它們的峰值定義為,近端串音係數(shù)NEXT和遠(yuǎn)程串音係數(shù)FEXT;其中Vin為動態(tài)線中信號電壓;Vnear和Vfar為靜態(tài)線上近端和遠(yuǎn)端測得的串音電壓.

計算公式如下(串音—Cross Talk 單位—dB)

0fb5024e-3b74-11ee-9e74-dac502259ad0.png

一對訊號線傳輸時的高頻電容電感效應(yīng)與 Impedance匹配效應(yīng),產(chǎn)生對相鄰訊號線造成的干擾現(xiàn)象。

NEXT(Near End Cross Talk)---近端串音,發(fā)生在傳輸源一端的串音現(xiàn)象

FEXT(Far End Cross Talk)---遠(yuǎn)端串音,發(fā)生在接收一端的串音現(xiàn)象

dB=20 Log(V1/V0)

V1-相鄰訊號線檢出電壓

V0-原訊號源輸出電壓

0fd1ea8a-3b74-11ee-9e74-dac502259ad0.png

兩線路之間互相干擾的電磁雜訊,一般會隨著頻率之昇高而增加。

其量測可以NA或TDR來量測,其計算公式如下:

如果Xtalk數(shù)值越趨近于0 dB(or近100%)時,表示雜訊干擾的情況越嚴(yán)重,反之,Xtalk dB數(shù)值越大(or近0%)時,表示雜訊干擾的情況越少

0ff2ca70-3b74-11ee-9e74-dac502259ad0.png

實際量測中的串音測試圖形

SSN(同步開關(guān)噪音)

開關(guān)噪音由差分對間的感性耦合引起,當(dāng)傳輸線上電流變化時,會在鄰近的傳輸線上耦合出感 應(yīng)電壓,并激起感應(yīng)電流,對鄰近傳輸線上的信號產(chǎn)生干擾.

解決方式:

由于差分信號的特性,可以激勵差分對進入奇模模態(tài),在此模態(tài)下, 差分對本身對耦合噪音有很好的抑制作用.另外可以通過對線包鋁箔屏蔽來減弱對其他鄰近差分對的干擾.

在高頻通信中,我們更關(guān)心的是串音干擾而不是SSN;串音干擾是相鄰傳輸線對內(nèi)或?qū)﹂g由于寄生電感,電容耦合產(chǎn)生的噪音;對傳輸線上的信號影響很大;必須加以控制;否則會引起信號波形的嚴(yán)重失真,導(dǎo)致接收端誤判斷.

串音產(chǎn)生原理

串音干擾可以從電容電感耦合角度去理解,也可以從差分信號和共模信號分量角度去理解.

耦合角度描述:

當(dāng)動態(tài)線上有信號通過時,在信號的上升延區(qū)域(即電壓電流變化的區(qū)域).由于線對間的互感和互容的耦合作用,在靜態(tài)線上將感應(yīng)出電流,由于噪音電流在靜態(tài)線上每個方向上感受到的阻抗都相同,所以前向和后向的電流量將相等. 其中一半向后流回到近端,產(chǎn)生近端串音;另一半向前流動到遠(yuǎn)程,產(chǎn)生遠(yuǎn)程串音.

舉例分析串音產(chǎn)生的機理和改善方式

1006e4e2-3b74-11ee-9e74-dac502259ad0.png

管道裡的水向前流,過程中由于管道孔徑或管道有凸起物等諸多因素讓水流的速度發(fā)生有不穩(wěn)定的現(xiàn)象,但是當(dāng)?shù)竭_終點接收端后,有個穩(wěn)定的接收后,其輸入的水流將達到一個穩(wěn)定狀態(tài),但是在過程中仍有由于遇到障礙而往后流的水流向供水端,這段額外的阻止時間為延時TD,近端串音就是水流從不穩(wěn)定額外的阻止時間并持續(xù)2*TD的時間,如下圖解說:

101418ce-3b74-11ee-9e74-dac502259ad0.png

當(dāng)兩條傳輸線靠近時,互容和互感將增加,從而使NEXT增加)近端串音:

當(dāng)信號前沿傳輸了一個飽和長度后,近端的電流將達到一個穩(wěn)定值;而當(dāng)動態(tài)線上的信號到達遠(yuǎn)端端接電阻后;就不再有耦合噪音電流,但是靜態(tài)線上還有后向電流流向靜態(tài)線的近端,這段額外時間等于時延TD.;近端串音就是耦合電流上升到一個恒定值并持續(xù)2*TD,然后下降到0,其中上升時間等于信號的上升時間,如下圖解說

10282986-3b74-11ee-9e74-dac502259ad0.png

遠(yuǎn)程串音:耦合到靜態(tài)線上前向傳播的噪音,移動速度與動態(tài)線上的信號前沿向遠(yuǎn)端傳播的速度相同.在靜態(tài)線上的每一步,一半噪音電流會迭加在已經(jīng)存在的沿線噪音上.直到信號前沿到達遠(yuǎn)端,才有電流出現(xiàn).即信號達到遠(yuǎn)端時,遠(yuǎn)端噪音同時到達.因此遠(yuǎn)端噪音電流為一個很短的負(fù)向脈衝,持續(xù)時間等于信號的上升時間TD.近端和遠(yuǎn)端串音的特徵,決定了遠(yuǎn)端串音將在高頻率段產(chǎn)生很大威脅,而近端串音則在中頻率段影響較大.

0fd1ea8a-3b74-11ee-9e74-dac502259ad0.png

從差分信號分量和共模信號分量角度描述:

近端串音:

差分信號分量和共模信號分量在差分對上所感受到的阻抗不同,這 一阻抗上的差異將導(dǎo)致,靜態(tài)線產(chǎn)生近端串音.若阻抗上的這一差異越大則NEXT將越大.

遠(yuǎn)程串音:

由于共模信號分量和差分信號分量電力線分佈不同,所感受到的有效介電係數(shù)不同,導(dǎo)致它們的傳播速度不同.差分信號分量將先到達遠(yuǎn)端,而共模信號分量稍晚點到達遠(yuǎn)端.它們的差值將導(dǎo)致遠(yuǎn)程串音,若這一速度差異越大將導(dǎo)致遠(yuǎn)端串音能量越大,FEXT越大;串音干擾由于相鄰線間的耦合產(chǎn)生.耦合度越高,串音干擾越大;頻率越高,串音干擾越大;電容穩(wěn)定性越差,串音越嚴(yán)重;此外,低特性阻抗有利于低串音,絕緣材料介電係數(shù)越小,串音越低。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接收器
    +關(guān)注

    關(guān)注

    14

    文章

    2451

    瀏覽量

    71701
  • 信號完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1388

    瀏覽量

    95291
  • 差分驅(qū)動器
    +關(guān)注

    關(guān)注

    0

    文章

    54

    瀏覽量

    15402
  • EMI設(shè)計
    +關(guān)注

    關(guān)注

    0

    文章

    44

    瀏覽量

    10445
  • 電源干擾
    +關(guān)注

    關(guān)注

    0

    文章

    34

    瀏覽量

    3935

原文標(biāo)題:信號完整性分析科普

文章出處:【微信號:線纜行業(yè)朋友分享圈,微信公眾號:線纜行業(yè)朋友分享圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    高速電路信號完整性設(shè)計培訓(xùn)

    高速IC(芯片)、PCB(電路印制板)和系統(tǒng)的核心技術(shù)就是微波背景下的互連設(shè)計與信號完整性分析。全世界高速高密度電路的發(fā)展表明:互連正在取代器件,躍升為
    發(fā)表于 04-21 17:11

    高速信號的電源完整性分析

    高速信號的電源完整性分析在電路設(shè)計中,設(shè)計好一個高質(zhì)量的高速PCB板,應(yīng)該從信號完整性(SI——
    發(fā)表于 08-02 22:18

    如何保證脈沖信號傳輸完整性?

    如何保證脈沖信號傳輸完整性,減少信號傳輸過程中產(chǎn)生的反射和失真,已成為當(dāng)前高速電路設(shè)計中不可
    發(fā)表于 04-07 06:53

    何為信號完整性?信號完整性包含哪些

    何為信號完整性信號完整性(Signal Integrity,簡稱SI)是指在信號線上的
    發(fā)表于 12-30 08:15

    信號完整性原理分析

    信號完整性原理分析 什么是“信號完整性”?在傳統(tǒng)的定義中“完整性(integrity)”指
    發(fā)表于 11-04 12:07 ?211次下載

    高速電路信號完整性分析與設(shè)計—高速信號完整性的基本理論

    2.1 基本電磁理論 本書主要討論高速數(shù)字電路中信號完整性分析與高速電路設(shè)計的基本方法,而信號完整性
    發(fā)表于 05-25 16:21 ?1712次閱讀

    高速PCB電路板的信號完整性設(shè)計

    描述了高速PCB電路板信號完整性設(shè)計方法。 介紹了信號完整性基本理論, 重點討論了如何采用高速P
    發(fā)表于 11-08 16:55 ?0次下載

    高速電路信號完整性分析與設(shè)計—信號完整性仿真

    高速電路信號完整性分析與設(shè)計—信號完整性仿真
    發(fā)表于 02-10 17:29 ?0次下載

    信號完整性分析

    定義信號完整性(Signal Integrity,簡稱SI)是指在信號線上的信號質(zhì)量。
    的頭像 發(fā)表于 11-16 14:56 ?3542次閱讀

    信號完整性分析科普

    何為信號完整性的分析信號完整性包含:波形完整性(Waveformintegrity)時序
    的頭像 發(fā)表于 08-17 09:29 ?5582次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>分析科普

    什么是傳輸線?為什么傳輸線要測試訊號?

    什么是傳輸線,什么是信號完整性分析,為什么傳輸線要測試
    的頭像 發(fā)表于 09-25 10:09 ?1224次閱讀
    什么是<b class='flag-5'>傳輸</b>線?為什么<b class='flag-5'>傳輸</b>線要測試<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>訊號</b>?

    什么是傳輸線?什么是信號完整性分析?為什么傳輸線要測試信號?

    什么是傳輸線?什么是信號完整性分析?為什么傳輸線要測試信號? 什么是
    的頭像 發(fā)表于 10-23 10:34 ?656次閱讀

    高速PCB信號完整性設(shè)計與分析

    高速PCB信號完整性設(shè)計與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速電路中的信號完整性和電源完整性研究

    高速電路中的信號完整性和電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發(fā)表于 09-25 14:43 ?3次下載