0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中阻抗匹配與0歐電阻的作用

Torex產(chǎn)品資訊 ? 來源:Torex產(chǎn)品資訊 ? 2023-08-30 09:47 ? 次閱讀

1、阻抗匹配

阻抗匹配是指信號(hào)源或者傳輸線跟負(fù)載之間的一種合適的搭配方式。根據(jù)接入方式阻抗匹配有串行和并行兩種方式;根據(jù)信號(hào)源頻率阻抗匹配可分為低頻和高頻兩種。

(1)高頻信號(hào)一般使用串行阻抗匹配。串行電阻的阻值為20~75Ω,阻值大小與信號(hào)頻率成正比,與PCB走線寬度和長度成反比。在嵌入式系統(tǒng)中,一般頻率大于20M的信號(hào)PCB走線長度大于5cm時(shí)都要加串行匹配電阻,例如系統(tǒng)中的時(shí)鐘信號(hào)、數(shù)據(jù)和地址總線信號(hào)等。串行匹配電阻的作用有兩個(gè):

減少高頻噪聲以及邊沿過沖。如果一個(gè)信號(hào)的邊沿非常陡峭,則含有大量的高頻成分,將會(huì)輻射干擾,另外,也容易產(chǎn)生過沖。串聯(lián)電阻與信號(hào)線的分布電容以及負(fù)載輸入電容等形成一個(gè)RC電路,這樣就會(huì)降低信號(hào)邊沿的陡峭程度。

減少高頻反射以及自激振蕩。當(dāng)信號(hào)的頻率很高時(shí),則信號(hào)的波長就很短,當(dāng)波長短得跟傳輸線長度可以比擬時(shí),反射信號(hào)疊加在原信號(hào)上將會(huì)改變?cè)盘?hào)的形狀。如果傳輸線的特征阻抗跟負(fù)載阻抗不相等(即不匹配)時(shí),在負(fù)載端就會(huì)產(chǎn)生反射,造成自激振蕩。PCB板內(nèi)走線的低頻信號(hào)直接連通即可,一般不需要加串行匹配電阻。

(2)并行阻抗匹配又叫“終端阻抗匹配”,一般用在輸入/輸出接口端,主要指與傳輸電纜的阻抗匹配。例如,LVDS與RS422/485使用5類雙絞線的輸入端匹配電阻為100~120Ω;視頻信號(hào)使用同軸電纜的匹配電阻為75Ω或50Ω、使用篇平電纜為300Ω。并行匹配電阻的阻值與傳輸電纜的介質(zhì)有關(guān),與長度無關(guān),其主要作用也是防止信號(hào)反射、減少自激振蕩。值得一提的是,阻抗匹配可以提高系統(tǒng)的EMI性能。此外,解決阻抗匹配除了使用串/并聯(lián)電阻外,還可使用變壓器來做阻抗變換,典型的例子如以太網(wǎng)接口、CAN總線等。

2、0歐電阻的作用

(1)最簡(jiǎn)單的是做跳線用,如果某段線路不用,直接不焊接該電阻即可(不影響外觀)。

(2)在匹配電路參數(shù)不確定的時(shí)候,以0歐姆代替,實(shí)際調(diào)試的時(shí)候,確定參數(shù),再以具體數(shù)值的元件代替。

(3)想測(cè)某部分電路的工作電流時(shí),可以去掉0歐電阻,接上電流表,這樣方便測(cè)量電流。

(4)在布線時(shí),如果實(shí)在布不過去了,也可以加一個(gè)0歐的電阻 起跨接作用。

(5)在高頻信號(hào)網(wǎng)絡(luò)中,充當(dāng)電感或電容(起阻抗匹配作用,0歐電阻也有阻抗?。?。充當(dāng)電感用時(shí),主要是解決EMC問題。

(6)單點(diǎn)接地,例如模擬地與數(shù)字地的單點(diǎn)對(duì)接共地。

(7)配置電路,可以取代跳線和撥碼開關(guān)。有時(shí)用戶會(huì)亂動(dòng)設(shè)置,易引起誤會(huì),為了減少維護(hù)費(fèi)用,應(yīng)用0歐電阻代替跳線等焊在板子上。

(8)系統(tǒng)調(diào)試用,例如將系統(tǒng)分成幾個(gè)模塊,模塊間的電源與地用0歐電阻分開,調(diào)試階段發(fā)現(xiàn)電源或地短路時(shí),去掉0歐電阻可縮小查找范圍。

上述功能也可使用“磁珠”替代。0歐電阻與磁珠雖然功能上有點(diǎn)類似,但存在本質(zhì)差別,前者呈阻抗特性,后者呈感抗特性。磁珠一般用在電源與地網(wǎng)絡(luò)中,有濾波作用。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4307

    文章

    22852

    瀏覽量

    394842
  • 阻抗匹配
    +關(guān)注

    關(guān)注

    14

    文章

    346

    瀏覽量

    30695
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4659

    瀏覽量

    84941
  • 傳輸線
    +關(guān)注

    關(guān)注

    0

    文章

    371

    瀏覽量

    23956

原文標(biāo)題:掌握PCB設(shè)計(jì)中的阻抗匹配與0歐電阻,真的沒有那么難!

文章出處:【微信號(hào):gh_454737165c13,微信公眾號(hào):Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    嵌入式系統(tǒng)PCB設(shè)計(jì)阻抗匹配0電阻

    作用。(5)在高頻信號(hào)網(wǎng)絡(luò),充當(dāng)電感或電容(起阻抗匹配作用,0電阻也有
    發(fā)表于 10-18 14:18

    PCB設(shè)計(jì)阻抗匹配0電阻

    加一個(gè)0電阻起跨接作用。  (5)在高頻信號(hào)網(wǎng)絡(luò),充當(dāng)電感或電容(起阻抗匹配作用
    發(fā)表于 07-04 14:00

    PCB設(shè)計(jì)阻抗匹配0電阻

    。(5)在高頻信號(hào)網(wǎng)絡(luò),充當(dāng)電感或電容(起阻抗匹配作用,0電阻也有阻抗!)。充當(dāng)電感用時(shí),主
    發(fā)表于 11-15 20:07

    【轉(zhuǎn)帖】PCB設(shè)計(jì)阻抗匹配0電阻

    高頻信號(hào)網(wǎng)絡(luò),充當(dāng)電感或電容(起阻抗匹配作用0電阻也有阻抗?。?。充當(dāng)電感用時(shí),主要是解決E
    發(fā)表于 11-19 13:39

    PCB設(shè)計(jì)阻抗匹配0電阻

    。(5)在高頻信號(hào)網(wǎng)絡(luò),充當(dāng)電感或電容(起阻抗匹配作用0電阻也有阻抗?。3洚?dāng)電感用時(shí),主
    發(fā)表于 01-02 10:30

    PCB設(shè)計(jì)阻抗匹配

    阻抗匹配。串行電阻的阻值為20~75Ω,阻值大小與信號(hào)頻率成正比,與PCB走線寬度和長度成反比。在嵌入式系統(tǒng),一般頻率大于20M的信號(hào),PCB
    發(fā)表于 02-14 14:50

    高速PCB設(shè)計(jì)阻抗匹配

    阻抗匹配阻抗匹配是指在能量傳輸時(shí),要求負(fù)載阻抗要和傳輸線的特征阻抗相等,此時(shí)的傳輸不會(huì)產(chǎn)生反射,這表明所有能量都被負(fù)載吸收了。反之則在傳輸中有能量損失。在高速
    發(fā)表于 05-31 08:12

    談?wù)勄度胧较到y(tǒng)阻抗匹配0電阻

    什么是阻抗匹配?0電阻作用是什么?
    發(fā)表于 04-21 06:29

    PCB設(shè)計(jì)阻抗匹配0電阻

    。(5)在高頻信號(hào)網(wǎng)絡(luò),充當(dāng)電感或電容(起阻抗匹配作用,0電阻也有阻抗?。?。充當(dāng)電感用時(shí),主
    發(fā)表于 05-16 16:15

    PCB設(shè)計(jì)阻抗匹配的含義與0電阻的介紹

    。串行電阻的阻值為20~75,阻值大小與信號(hào)頻率成正比,與PCB走線寬度成反比。在嵌入式系統(tǒng),一般頻率大于20M的信號(hào)且PCB走線長度大于5cm時(shí)都要加串行
    發(fā)表于 11-03 10:28 ?19次下載

    嵌入式系統(tǒng)PCB設(shè)計(jì)阻抗匹配0電阻解析

    。串行電阻的阻值為20~75,阻值大小與信號(hào)頻率成正比,與PCB走線寬度成反比。在嵌入式系統(tǒng),一般頻率大于20M的信號(hào)且PCB走線長度大于5cm時(shí)都要加串行
    發(fā)表于 12-04 11:12 ?0次下載

    PCB設(shè)計(jì)阻抗匹配0電阻作用介紹

    阻抗匹配是指信號(hào)源或者傳輸線跟負(fù)載之間的一種合適的搭配方式。根據(jù)接入方式阻抗匹配有串行和并行兩種方式;根據(jù)信號(hào)源頻率阻抗匹配可分為低頻和高頻兩種。
    發(fā)表于 07-30 15:42 ?2405次閱讀

    PCB設(shè)計(jì)阻抗匹配問題的解決辦法

    在高速PCB設(shè)計(jì)時(shí)為了防止反射就要考慮阻抗匹配,但由于PCB的加工工藝限制了阻抗的連續(xù)性而仿真又仿不到,在原理圖的設(shè)計(jì)時(shí)怎樣來考慮這個(gè)問題?
    的頭像 發(fā)表于 11-12 17:09 ?5070次閱讀

    PCB設(shè)計(jì)阻抗匹配0電阻

    高頻信號(hào)一般使用串行阻抗匹配。串行電阻的阻值為20~75Ω,阻值大小與信號(hào)頻率成正比,與PCB走線寬度和長度成反比。在嵌入式系統(tǒng),一般頻率大于20M的信號(hào)
    的頭像 發(fā)表于 09-12 17:32 ?1359次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的<b class='flag-5'>阻抗匹配</b>與<b class='flag-5'>0</b><b class='flag-5'>歐</b><b class='flag-5'>電阻</b>

    什么是阻抗匹配?高速PCB設(shè)計(jì)為什么要控制阻抗匹配

    什么是阻抗匹配?高速PCB設(shè)計(jì)為什么要控制阻抗匹配阻抗匹配是指在電路傳輸信號(hào)時(shí),控制電路中信號(hào)源、傳輸線和負(fù)載之間的阻抗相等的過程,從而
    的頭像 發(fā)表于 10-30 10:03 ?2076次閱讀