為什么共漏級沒有密勒效應(yīng)?
共漏級(Common Emitter Configuration)和密勒效應(yīng)(Miller Effect)是兩個(gè)非常常見的電子電路中的概念,它們都是由美國電學(xué)家John M. Miller提出的。但是,它們之間卻沒有必然聯(lián)系。共漏級沒有密勒效應(yīng)并不是什么奇怪的現(xiàn)象,這個(gè)問題需要從共漏級電路本身和密勒效應(yīng)兩個(gè)角度去分析。
首先,我們需要先了解一下共漏級電路的基本原理。共漏級是晶體管的三種基本放大電路,它具有電流放大和電壓反相的特點(diǎn)。在共漏級電路中,輸入信號通過電容耦合的方式進(jìn)入晶體管的基極,經(jīng)過晶體管的放大作用之后被輸出到負(fù)載電阻中。在這個(gè)過程中,負(fù)載電阻的一側(cè)通過電容與晶體管的集電極相連,這個(gè)電容就是我們常說的旁路電容。旁路電容的作用是將信號進(jìn)行旁路,降低電路的輸入阻抗。
接下來,我們來簡要介紹一下密勒效應(yīng)。密勒效應(yīng)是指,在電子管、晶體管等電子元器件中,因信號輸入和輸出之間的電容作用而引起的放大系數(shù)下降現(xiàn)象。具體來說,就是當(dāng)信號輸入端與地相連時(shí),輸出端的反饋電容會對輸入端和輸出端之間的電容產(chǎn)生負(fù)面影響,從而降低電路的放大系數(shù)。
那么,既然以上兩個(gè)概念已經(jīng)解釋清楚了,為什么共漏級沒有密勒效應(yīng)呢?這是因?yàn)楣猜┘夒娐返呐月冯娙莶粫鹈芾招?yīng)。共漏級電路中,輸出信號是從旁路電容中通過的。由于集電極并沒有像共基級電路中的電容一樣,和晶體管的輸入電容串聯(lián)在一起,因此輸出信號不會被旁路電容對地形成的反饋電容所影響。因此,密勒效應(yīng)對共漏級電路的影響非常微弱。
此外,由于共漏級電路的負(fù)載電阻處于集電極端,且經(jīng)過負(fù)載電阻的電壓變化反向于集電極電壓變化,因此對晶體管的電容反饋系數(shù)沒有影響,進(jìn)一步減弱了密勒效應(yīng)的影響。綜上所述,雖然共漏級電路中存在旁路電容,但其對電路的放大系數(shù)并沒有密勒效應(yīng)產(chǎn)生的影響那么大。
在實(shí)際的電子電路設(shè)計(jì)中,我們需要根據(jù)電路所處的實(shí)際情況來選擇合適的電路結(jié)構(gòu)以及相應(yīng)的參數(shù)設(shè)置。如果需要設(shè)計(jì)一個(gè)帶有高放大系數(shù)的電路,共漏級電路是一個(gè)非常好的選擇。相反,如果我們需要降低電路的輸入阻抗或者避免其他類型的信號干擾,選擇其他結(jié)構(gòu)的電路則會更為合適。
在總結(jié)中,我們可以看到,共漏級電路和密勒效應(yīng)是兩個(gè)不同的概念,共漏級電路不會產(chǎn)生密勒效應(yīng)。雖然在實(shí)際的電路設(shè)計(jì)中,我們可能在共漏級電路中遇到一些信號過早失真、電路帶寬減小等問題,但與密勒效應(yīng)相關(guān)的并不是其中的旁路電容。因此,我們需要對問題進(jìn)行具體分析,并選擇合適的解決方案。
-
旁路電容
+關(guān)注
關(guān)注
7文章
178瀏覽量
24746 -
晶體管
+關(guān)注
關(guān)注
77文章
9582瀏覽量
137462 -
負(fù)載電阻
+關(guān)注
關(guān)注
0文章
109瀏覽量
7808
發(fā)布評論請先 登錄
相關(guān)推薦
評論