0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ESD抗干擾測(cè)試是什么?防止ESD的常見方法有哪些

納米軟件(系統(tǒng)集成) ? 來源:納米軟件(系統(tǒng)集成) ? 作者:納米軟件(系統(tǒng)集 ? 2023-10-08 16:24 ? 次閱讀

ESD靜電放電在芯片實(shí)際使用過程中越來越影響到芯片的可靠性,是影響芯片質(zhì)量和性能的重要因素之一。因此,ESD抗干擾測(cè)試是非常重要的,防止ESD對(duì)芯片造成損壞。

什么是ESD抗干擾測(cè)試?

ESD即Electro-Static discharge,意思是靜電放電測(cè)試。原理是模擬人或物體接觸設(shè)備時(shí)產(chǎn)生的放電,以及人或物體對(duì)鄰近物體的放電,來檢測(cè)設(shè)備對(duì)靜電放電抗干擾的能力。

ESD分為直接放電和間接放電。直接放電是指利用放電點(diǎn)擊直接對(duì)設(shè)備進(jìn)行放電;間接放電是指對(duì)設(shè)備附近的耦合版實(shí)施放電,以模擬人對(duì)被測(cè)設(shè)備附近物體的放電。

ESD抗干擾測(cè)試可以檢測(cè)芯片的抗干擾能力,從而為采取ESD防護(hù)、ESD防護(hù)材料的選擇、產(chǎn)品抗靜電性能提升等提供依據(jù),提升芯片質(zhì)量和可靠性。

影響ESD抗干擾測(cè)試的因素

1. 產(chǎn)品本身的材質(zhì)

不同外殼材質(zhì)的產(chǎn)品有不一樣的放電路徑,對(duì)靜電放電抗干擾測(cè)試也會(huì)有不一樣的影響。如導(dǎo)體、絕緣體、噴有導(dǎo)電漆的絕緣體等。

2. 測(cè)試時(shí)的放置方式

不同的放置方式有不同的放電路徑,影響也是不一樣的。

3.放電點(diǎn)與敏感線路的距離

靜電是一種高頻干擾,放電時(shí)會(huì)產(chǎn)生電磁場(chǎng),距離近會(huì)有較大的寄生電容和較小的耦合阻抗,更容易被干擾。

4.芯片本身的抗干擾能力

這個(gè)涉及多個(gè)方面,比如芯片本身承受脈沖干擾而不發(fā)生邏輯錯(cuò)誤的能力、外圍電路的處理、外部連接的布線等。

5.放電點(diǎn)的靜電流放電路徑和阻抗

不同路徑會(huì)造成不同的阻抗,不同的阻抗會(huì)產(chǎn)生不同的干擾。

6.直接注入情況下的防護(hù)措施

如MIC、喇叭等在進(jìn)行空氣放電時(shí)會(huì)直接沖擊信號(hào)線,如果此線路沒有做防護(hù),大多情況下會(huì)直接擊穿毀壞芯片。

常見芯片抗ESD的方法

1. 設(shè)計(jì)ESD保護(hù)電路

ESD保護(hù)電路如二極管、MOSFET、靜電放電器等。將ESD保護(hù)電路集成到芯片設(shè)計(jì)中,可以防止ESD損壞芯片。

2. 增加芯片的接地和電源引腳數(shù)量

增加芯片的接地和電源引腳數(shù)量來降低ESD放電時(shí)的電阻,幫助更好地分散ESD能量。

3. 減小芯片尺寸

芯片尺寸減小可以幫助減小芯片內(nèi)部的電容以及靜電放電時(shí)芯片受到的電壓峰值,從而降低ESD對(duì)芯片的損害。

4. 選擇合適的材料

合適的材料可以降低ESD放電時(shí)產(chǎn)生的熱能,降低芯片損壞的風(fēng)險(xiǎn)。

5. 在芯片外部添加防護(hù)措施

比如添加ESD保護(hù)器件和EMI濾波器等,可以保護(hù)芯片不受外部環(huán)境ESD和EMI干擾。

6. 嚴(yán)格的測(cè)試和驗(yàn)證

在芯片設(shè)計(jì)和制造的過程中,進(jìn)行嚴(yán)格的ESD測(cè)試和驗(yàn)證,以確保芯片符合相關(guān)標(biāo)準(zhǔn),并能夠在ESD環(huán)境下正常工作。

納米軟件專注于各類儀器測(cè)試軟件開發(fā),其芯片測(cè)試系統(tǒng)與傳統(tǒng)手動(dòng)測(cè)試相比極大提高了測(cè)試效率和精度,支持批量測(cè)試,并且可以自動(dòng)匯總管理測(cè)試數(shù)據(jù),對(duì)數(shù)據(jù)進(jìn)行智能分析,多樣化數(shù)據(jù)報(bào)告模板可以一鍵導(dǎo)出生成。該系統(tǒng)致力于為廣大用戶提供測(cè)試解決方案,解決測(cè)試難點(diǎn)。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    48

    文章

    1993

    瀏覽量

    172500
  • 芯片測(cè)試
    +關(guān)注

    關(guān)注

    6

    文章

    125

    瀏覽量

    19982
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    (4)什么是TVS ESD及工作電壓 箝位電壓

    ESD
    上海雷卯電子
    發(fā)布于 :2024年10月18日 17:26:05

    ESD測(cè)試是什么?CW32能扛8000V?

    ESD測(cè)試,即靜電放電測(cè)試(Electrostatic Discharge Testing),是一種用于評(píng)估電子設(shè)備或組件在靜電放電環(huán)境下的性能穩(wěn)定性和可靠性的測(cè)試
    的頭像 發(fā)表于 09-09 18:17 ?315次閱讀
    <b class='flag-5'>ESD</b><b class='flag-5'>測(cè)試</b>是什么?CW32能扛8000V?

    選擇ESD哪些建議?

    的成本。而潛在性損傷指的是器件部分被損,功能尚未喪失,且在生產(chǎn)過程的檢測(cè)中不能發(fā)現(xiàn),但在使用當(dāng)中會(huì)使產(chǎn)品變得不穩(wěn)定,時(shí)好時(shí)壞,因而對(duì)產(chǎn)品質(zhì)量構(gòu)成更大的危害。 ESD測(cè)試相關(guān) 常見的靜電耦合途徑:空氣
    發(fā)表于 06-04 07:22

    CYT2B75BADQ0AZEGST ESD抗干擾能力問題求解

    MPN: CYT2B75BADQ0AZEGST規(guī)格書上有標(biāo)注這顆料 ESD抗干擾能力,HBM和CDM模型都是只有最小值,是不是表示承受的V-esd沒有上限?沒技術(shù)文檔作為支撐。 另外
    發(fā)表于 05-23 08:15

    ESD的3種模型和RF PA ESD保護(hù)方案介紹

    芯樸科技所有5G n77 n77/79 PAMiF LFEM 天線口內(nèi)置IEC ESD保護(hù)電路設(shè)計(jì),無需外加額外ESD保護(hù)電路情況下,都通過 IEC ESD 8kV 測(cè)試標(biāo)準(zhǔn),保障抗
    的頭像 發(fā)表于 04-24 10:12 ?1031次閱讀
    <b class='flag-5'>ESD</b>的3種模型和RF PA <b class='flag-5'>ESD</b>保護(hù)方案介紹

    干貨 | 電路設(shè)計(jì)中如何減少ESD?

    任意選擇,這4種方法在應(yīng)用程序中有優(yōu)點(diǎn)也有缺點(diǎn),可以在實(shí)際測(cè)試中驗(yàn)證是否真的有效。 PCB設(shè)計(jì)可以減少不必要的故障排除和返工成本,下面是在PCB設(shè)計(jì)中如何防止ESD的措施。 五、減
    發(fā)表于 03-26 18:47

    ESD對(duì)電子元件的影響 如何選擇ESD保護(hù)元件?

    的現(xiàn)象。靜電放電對(duì)電子元件很大的影響,它可能導(dǎo)致瞬態(tài)電壓過高,從而破壞或損壞元件。因此,在設(shè)計(jì)電子設(shè)備時(shí),需要選擇適當(dāng)?shù)?b class='flag-5'>ESD保護(hù)元件來防止ESD對(duì)電子元件的影響。 首先,我們來了解
    的頭像 發(fā)表于 03-07 15:48 ?718次閱讀

    PCB工作地與金屬外殼連接對(duì)ESD干擾影響的實(shí)例分析

    圖中有兩條ESD共模干擾路徑,即圖中左邊ICM1所在路徑和右邊ICM2路徑。 很明顯,第二條干擾路徑才是ESD測(cè)試不通過的主要原因。
    發(fā)表于 03-05 10:28 ?1849次閱讀
    PCB工作地與金屬外殼連接對(duì)<b class='flag-5'>ESD</b><b class='flag-5'>干擾</b>影響的實(shí)例分析

    用CYUSB3014的時(shí)候,怎么樣增強(qiáng)芯片的抗干擾能力?

    如題,請(qǐng)問各位大神,用CYUSB3014的時(shí)候,怎么樣增強(qiáng)芯片的抗干擾能力,目前在測(cè)試EFT(+/-2kv 5Khz和100Khz)和ESD的時(shí)候,都會(huì)導(dǎo)致CYUSB3014和PC的連接斷開,感覺和按下FX3_RESET按鍵的效
    發(fā)表于 02-28 07:35

    抗干擾濾波器工作原理 抗干擾濾波器哪些 抗干擾濾波器的作用

    抗干擾濾波器主要用于電磁環(huán)境復(fù)雜情況下的干擾,防止多信道共址工作時(shí)的互調(diào)、交調(diào)干擾,
    的頭像 發(fā)表于 02-22 15:50 ?1522次閱讀
    <b class='flag-5'>抗干擾</b>濾波器工作原理 <b class='flag-5'>抗干擾</b>濾波器<b class='flag-5'>有</b>哪些 <b class='flag-5'>抗干擾</b>濾波器的作用

    esd保護(hù)措施哪些

    靜電放電(ESD)是電子設(shè)備和集成電路(IC)的一個(gè)主要威脅,可以導(dǎo)致突然的、非常高的電流通過敏感的電子元件。為了防止這種損害,業(yè)界已經(jīng)開發(fā)了多種保護(hù)方法來抑制和控制靜電。以下是一些常見
    的頭像 發(fā)表于 02-16 10:01 ?1601次閱讀
    <b class='flag-5'>esd</b>保護(hù)措施<b class='flag-5'>有</b>哪些

    什么是esd?esd的危害哪些

    ESD(Electrostatic Discharge)即靜電放電,是當(dāng)帶電體上的電荷通過接觸、電擊或感應(yīng)突然流至另一個(gè)物體上的現(xiàn)象。在電子制造業(yè)中,ESD被認(rèn)為是電子產(chǎn)品和元件的主要破壞原因
    的頭像 發(fā)表于 02-16 09:50 ?4447次閱讀

    選擇合適的設(shè)備實(shí)現(xiàn)ESD抗干擾

    ESD)敏感。有限主板(PCB)經(jīng)過組裝并裝置在設(shè)備后,ESD仍然是主要故障源之一。而對(duì)于設(shè)備的ESD保護(hù)設(shè)計(jì),適當(dāng)?shù)?b class='flag-5'>抗干擾設(shè)備的選擇顯得尤為重要。
    的頭像 發(fā)表于 12-16 11:30 ?766次閱讀
    選擇合適的設(shè)備實(shí)現(xiàn)<b class='flag-5'>ESD</b><b class='flag-5'>抗干擾</b>

    電容在ESD測(cè)試整改中的妙用

    電容在ESD測(cè)試整改中的妙用
    的頭像 發(fā)表于 12-07 09:44 ?580次閱讀
    電容在<b class='flag-5'>ESD</b><b class='flag-5'>測(cè)試</b>整改中的妙用

    ESD的保護(hù)機(jī)理和主要測(cè)試模式哪些?

    之一。為了保護(hù)設(shè)備和元件免受ESD的損害,人們研發(fā)了各種保護(hù)機(jī)制和測(cè)試方法。本文將詳細(xì)介紹ESD的保護(hù)機(jī)理和主要測(cè)試模式。 保護(hù)機(jī)理
    的頭像 發(fā)表于 11-07 10:21 ?828次閱讀