0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Codasip利用RISC-V向量擴(kuò)展實(shí)現(xiàn)領(lǐng)域?qū)S眉铀倨?/h1>

Codasip Labs 致力于創(chuàng)新并深耕于創(chuàng)新的商業(yè)化落地。隨著人工智能AI)和機(jī)器學(xué)習(xí)(ML)的興起,這些領(lǐng)域已經(jīng)成為Codasip關(guān)注的重點(diǎn)。2023 年初Codasip加入了歐洲新地平線項(xiàng)目 SYCLOPS(基于 OPen 標(biāo)準(zhǔn)的跨架構(gòu)訪問(wèn)擴(kuò)展極端分析技術(shù))。該項(xiàng)目旨在推進(jìn)人工智能和數(shù)據(jù)挖掘,以處理極其龐大和多樣化的數(shù)據(jù)。該項(xiàng)目同時(shí)也匯集了八家歐洲領(lǐng)先的機(jī)構(gòu),目標(biāo)是通過(guò)完全開放的人工智能加速技術(shù),在極端數(shù)據(jù)分析的可擴(kuò)展性方面取得突破性進(jìn)展。Codasip在該項(xiàng)目中的職責(zé)是開發(fā)基于RISC-V矢量擴(kuò)展(RVV)的領(lǐng)域?qū)S眉铀倨?。我們將利用設(shè)計(jì)自動(dòng)化工具 Codasip Studio 和 CodAL 處理器描述語(yǔ)言完成這項(xiàng)工作。

大數(shù)據(jù)對(duì)硬件加速器的需求日益增長(zhǎng)

人工智能的廣泛應(yīng)用催生了可高效處理人工智能工作負(fù)載的新型硬件加速器市場(chǎng)。然而,目前所有流行的人工智能加速器都使用專有的硬件和軟件堆棧。這導(dǎo)致少數(shù)幾家大型行業(yè)公司壟斷了加速器市場(chǎng)。SYCLOPS旨在于打破這種壟斷,通過(guò)使用基于開放標(biāo)準(zhǔn)的人工智能加速器,在極端數(shù)據(jù)分析的性能和可擴(kuò)展性方面取得突破性進(jìn)展。開放標(biāo)準(zhǔn) RISC-V(指令集架構(gòu))和 SYCL(跨供應(yīng)商、跨架構(gòu)、數(shù)據(jù)并行編程模型)將首次結(jié)合在一起。這樣做的目的是將在 SYCLOPS 中獲得的經(jīng)驗(yàn)反饋給 RISC-V 和 SYCL 社區(qū)。這將簡(jiǎn)化代碼設(shè)計(jì),實(shí)現(xiàn)更廣闊的人工智能加速器設(shè)計(jì)空間和更豐富的生態(tài)系統(tǒng)。

利用 RISC-V 向量擴(kuò)展實(shí)現(xiàn)領(lǐng)域?qū)S眉铀倨?/strong>

Codasip Labs團(tuán)隊(duì)將使用 CodAL 處理器架構(gòu)描述語(yǔ)言和 Codasip Studio API 擴(kuò)展來(lái)實(shí)現(xiàn)領(lǐng)域?qū)S玫?RISC-V Vector 擴(kuò)展加速器設(shè)計(jì)。此外,該團(tuán)隊(duì)還將利用這些工具開發(fā)基于 RISC-V 向量擴(kuò)展的加速器。

Codasip Studio 是一套獨(dú)特的工具集合,用于快速、輕松地設(shè)計(jì)或修改處理器。CodAL 是 Codasip 開發(fā)的一種專有架構(gòu)描述語(yǔ)言。這種語(yǔ)言類似于 C 語(yǔ)言,但它是專門為簡(jiǎn)化在高抽象層次上描述和定制處理器架構(gòu)的過(guò)程而設(shè)計(jì)的。該語(yǔ)言包含一組緊湊的結(jié)構(gòu)來(lái)描述某些處理器模塊。其中包括寄存器文件、接口、緩存、緊耦合存儲(chǔ)器、總線等。與 Verilog 等通用硬件描述語(yǔ)言相比,這些緊湊的結(jié)構(gòu)使使用者能以更小的代碼量創(chuàng)建設(shè)計(jì)。

通過(guò) CodAL 描述這一單一來(lái)源,可以輕松生成評(píng)估處理器所需的全套工具,而不僅僅是包含編譯器、調(diào)試器、鏈接器、模擬器和剖析器的軟件工具鏈。此外,還包括相應(yīng)的 RTL 描述和 UVM 環(huán)境的硬件工具包。Codasip Studio 可根據(jù) CodAL 模型自動(dòng)生成這些工具。

造福人工智能加速器生態(tài)系統(tǒng)

SYCLOPS 聯(lián)盟的合作伙伴擁有多個(gè)領(lǐng)域的專業(yè)知識(shí),包括計(jì)算機(jī)架構(gòu)、編程語(yǔ)言、系統(tǒng)和運(yùn)行、大數(shù)據(jù)和高性能計(jì)算等。這一合作將為人工智能加速領(lǐng)域的新進(jìn)展做出貢獻(xiàn)。項(xiàng)目成員將重點(diǎn)關(guān)注自主系統(tǒng)、高能物理和精準(zhǔn)腫瘤學(xué)中的三個(gè)具體用例。更廣泛地說(shuō),SYCLOPS 取得的進(jìn)展將促進(jìn)歐洲和全球基于 SYCL 和 RISC-V 標(biāo)準(zhǔn)的人工智能加速解決方案生態(tài)系統(tǒng)的開放。除 Codasip 之外,SYCLOPS 項(xiàng)目的合作伙伴還包括 AccelOM、歐洲核子研究中心、Codeplay、EURECOM、INESC-ID、海德堡大學(xué)和 HIRO-MicroDataCenters。這些合作伙伴在這些開放標(biāo)準(zhǔn)的形成過(guò)程中發(fā)揮了關(guān)鍵作用,并完全有能力為簡(jiǎn)單、快速、經(jīng)濟(jì)高效地定制 RISC-V 加速器提供基礎(chǔ)架構(gòu)工具,以及基于開放標(biāo)準(zhǔn)的平臺(tái)和應(yīng)用工具。

Codasip Labs作為我們的創(chuàng)新中心。在該項(xiàng)目框架下,Codasip將繼續(xù)探索新技術(shù)領(lǐng)域,努力為未來(lái)技術(shù)做出貢獻(xiàn)。關(guān)于Codasip Labs的那些炫黑科技項(xiàng)目,可查看神經(jīng)形態(tài)視覺(jué)3D芯片和聆聽未來(lái)數(shù)字耳朵等項(xiàng)目。

該項(xiàng)目得到了歐盟高等教育研究與創(chuàng)新計(jì)劃的資助,資助協(xié)議編號(hào)為 101092877。

關(guān)于Codasip

Codasip作為領(lǐng)先的處理器解決方案供應(yīng)商,支持系統(tǒng)級(jí)芯片(SoC)開發(fā)人員設(shè)計(jì)出差異化的產(chǎn)品,從而獲得競(jìng)爭(zhēng)優(yōu)勢(shì)??蛻艨墒褂肅odasip Studio設(shè)計(jì)自動(dòng)化工具, 開放的架構(gòu)許可以及可定制的RISC-V處理器IP系列,通過(guò)定制計(jì)算,充分解鎖RISC-V的無(wú)限潛力。Codasip總部位于歐洲,同時(shí)服務(wù)于全球市場(chǎng),目前已實(shí)現(xiàn)在數(shù)十億顆芯片中布局。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 加速器
    +關(guān)注

    關(guān)注

    2

    文章

    789

    瀏覽量

    37583
  • AI
    AI
    +關(guān)注

    關(guān)注

    87

    文章

    29401

    瀏覽量

    267706
  • 人工智能
    +關(guān)注

    關(guān)注

    1789

    文章

    46368

    瀏覽量

    236563
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2179

    瀏覽量

    45900

原文標(biāo)題:歐盟通過(guò)SYCLOPS項(xiàng)目,實(shí)現(xiàn)人工智能(AL)加速器民主化進(jìn)程。

文章出處:【微信號(hào):Codasip 科達(dá)希普,微信公眾號(hào):Codasip 科達(dá)希普】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    淺談RISC-C C Intrinsic的發(fā)展情況

    RISC-V國(guó)際協(xié)會(huì)的矢量工作組制定。這個(gè)工作組由來(lái)自行業(yè)和學(xué)術(shù)界的專家組成,旨在創(chuàng)建一個(gè)普遍采用的矢量擴(kuò)展標(biāo)準(zhǔn)。RISC-V向量擴(kuò)展(R
    發(fā)表于 10-16 16:55

    RISC-V擁有巨大市場(chǎng)潛力的原因

    AI技術(shù)深度融合,例如Meta基于RISC-V架構(gòu)推出AI推理加速器,高通與谷歌合作推出基于RISC-V架構(gòu)的智能穿戴芯片等。 3、多元化應(yīng)用:RISC-V正在
    發(fā)表于 09-30 14:20

    RISC-V指令集的特點(diǎn)總結(jié)

    實(shí)現(xiàn)的復(fù)雜性,提高處理的執(zhí)行效率和易于優(yōu)化。 模塊化 定義:RISC-V 指令集支持模塊化擴(kuò)展,允許開發(fā)者根據(jù)具體應(yīng)用需求添加或定制特定的指令模塊。 優(yōu)勢(shì):模塊化設(shè)計(jì)使得
    發(fā)表于 08-30 22:05

    2024 RISC-V 中國(guó)峰會(huì):華秋電子助力RISC-V生態(tài)!

    掌握RISC-V芯片的應(yīng)用與開發(fā),電子發(fā)燒友作為緊密合作伙伴,依托650萬(wàn)+開發(fā)者用戶,全力構(gòu)建包含RISC-V開發(fā)者社區(qū)、RISC-V技術(shù)商業(yè)生態(tài)圈及RISC-V創(chuàng)新
    發(fā)表于 08-26 16:46

    risc-v的發(fā)展歷史

    RISC-V v2.1,增加了對(duì)64位體系結(jié)構(gòu)的支持,并提供了更詳細(xì)的文檔和規(guī)范。 2017年:RISC-V基金會(huì)推出了RISC-V v2.
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V設(shè)計(jì)簡(jiǎn)潔,但在某些應(yīng)用場(chǎng)景下,其性能可能略低于專用指令集架構(gòu)(如ARM),尤其是在沒(méi)有內(nèi)置浮點(diǎn)單元或媒體處理單元等特定硬件加速單元的情況下。這是因?yàn)?b class='flag-5'>RISC-V默認(rèn)只配備非
    發(fā)表于 07-29 17:18

    RISC-V適合什么樣的應(yīng)用場(chǎng)景

    設(shè)計(jì)使得開發(fā)者可以靈活選擇所需的指令集和模塊,以滿足嵌入式系統(tǒng)的各種性能要求。 3. 人工智能(AI)和機(jī)器學(xué)習(xí)(ML) 高性能計(jì)算:RISC-V結(jié)合AI加速器或協(xié)處理,可以提供高效的人工智能計(jì)算
    發(fā)表于 07-29 17:16

    RISC-V在中國(guó)的發(fā)展機(jī)遇有哪些場(chǎng)景?

    。RISC-V結(jié)合AI加速器,可以在AI領(lǐng)域提供高效的計(jì)算解決方案。 定制化需求:RISC-V允許添加專門的加速器或協(xié)處理
    發(fā)表于 07-29 17:14

    為什么要有RISC-V

    的,永遠(yuǎn)不會(huì)改變。這為編譯編寫者,操作系統(tǒng)開發(fā)人員和匯 編語(yǔ)言程序員提供了穩(wěn)定的目標(biāo)。模塊化來(lái)源于可選的標(biāo)準(zhǔn)擴(kuò)展,根據(jù)應(yīng)用程序的需要,硬件可以包含或不包含這些擴(kuò)展。這種模塊化特性使得RISC
    發(fā)表于 07-27 15:05

    RISC-V的MCU與ARM對(duì)比

    擴(kuò)展實(shí)現(xiàn)特定功能或加速器。 性能與功耗 RISC-VRISC-V適合用于高效設(shè)計(jì)實(shí)現(xiàn),其全
    發(fā)表于 05-27 15:58

    risc-v多核芯片在AI方面的應(yīng)用

    RISC-V多核芯片在AI方面的應(yīng)用主要體現(xiàn)在其低功耗、低成本、靈活可擴(kuò)展以及能夠更好地適應(yīng)AI算法的不同需求等特點(diǎn)上。 首先,RISC-V適合用于高效設(shè)計(jì)實(shí)現(xiàn),其內(nèi)核面積更小,功耗更
    發(fā)表于 04-28 09:20

    RISC-V在服務(wù)方面應(yīng)用與發(fā)展前景

    計(jì)算技術(shù)研究所等機(jī)構(gòu)發(fā)布的“香山”開源高性能RISC-V處理核,不僅性能卓越,而且有效匯聚了全球創(chuàng)新力量,加速RISC-V在高性能計(jì)算領(lǐng)域
    發(fā)表于 04-28 09:04

    RISC-V在服務(wù)方面的應(yīng)用與發(fā)展前景如何?剛畢業(yè)的學(xué)生才開始學(xué)來(lái)的及嗎?

    計(jì)算技術(shù)研究所等機(jī)構(gòu)發(fā)布的“香山”開源高性能RISC-V處理核,不僅性能卓越,而且有效匯聚了全球創(chuàng)新力量,加速RISC-V在高性能計(jì)算領(lǐng)域
    發(fā)表于 04-28 08:49

    Achronix FPGA增加對(duì)Bluespec提供的基于Linux的RISC-V軟處理的支持,以實(shí)現(xiàn)擴(kuò)展數(shù)據(jù)處理

    Bluespec支持加速器功能的RISC-V處理將Achronix的FPGA轉(zhuǎn)化為可編程SoC 近日,高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識(shí)產(chǎn)權(quán)(IP)領(lǐng)域的領(lǐng)先企業(yè)
    的頭像 發(fā)表于 04-19 18:08 ?656次閱讀

    定制化物聯(lián)網(wǎng)/汽車芯片,Codasip RISC-V處理IP與開發(fā)工具的組合拳

    到移動(dòng)和物聯(lián)網(wǎng)。10月高通聯(lián)合谷歌開發(fā)基于RISC-V架構(gòu)的Snapdragon Wear芯片,用于下一代Wear OS手表。RISC-V應(yīng)用在巨頭們的引領(lǐng)下加速發(fā)展。 ? 總部位于歐洲的Co
    的頭像 發(fā)表于 11-29 10:40 ?1283次閱讀
    定制化物聯(lián)網(wǎng)/汽車芯片,<b class='flag-5'>Codasip</b> <b class='flag-5'>RISC-V</b>處理<b class='flag-5'>器</b>IP與開發(fā)工具的組合拳