0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB布線減少高頻信號串擾的措施都有哪些?

領卓打樣 ? 來源:領卓打樣 ? 作者:領卓打樣 ? 2023-10-19 09:51 ? 次閱讀

一站式PCBA智造廠家今天為大家講講pcb設計布線解決信號串擾的方法有哪些?PCB設計布線解決信號串擾的方法。信號之間由于電磁場的相互而產(chǎn)生的不期望的噪聲電壓信號稱為信號串擾。串擾超出一定的值將可能引路誤動作從而導致系統(tǒng)無法正常工作。接下來深圳PCBA公司為大家分享高速PCB設計布線解決信號串擾的方法。

PCB設計布線解決信號串擾的方法

一、 在可能的情況下降低信號沿的變換速率

通常在器件的時候,在滿足設計規(guī)范的同時盡量選擇慢速的器件,并且避免不同種類的信號混合使用,因為快速變換的信號對慢變換的信號有潛在的串擾危險。

二、采用屏蔽措施

為高速信號提供包地是解決串擾問題的一個有效途徑。然而,包地會導致布線量增加,使原本有限的布線區(qū)域更加擁擠。另外,地線屏蔽要達到預期目的,地線上接地點間距很關鍵,一般小于信號變化沿長度的兩倍。同時地線也會增大信號的分布,使傳輸線阻抗增大,信號沿變緩。

三、合理設置層和布線

合理設置布線層和布線間距,減小并行信號長度,縮短信號層與平面層的間距,增大信號線間距,減小并行信號線長度(在關鍵長度范圍內),這些措施都可以有效減小串擾。

四、設置不同的布線層

為不同速率的信號設置不同的布線層,并合理設置平面層,也是解決串擾的好方法。

五、阻抗匹配

如果傳輸線近端或遠端終端阻抗與傳輸線阻抗匹配,也可以大大減小串擾的幅度。

串擾分析的目的是為了在PCB實現(xiàn)中迅速地發(fā)現(xiàn)、定位和解決串擾問題。一般的仿真工具與環(huán)境中仿真分析與PCB布線環(huán)境互相獨立,布線結束后進行串擾分析,得到串擾分析報告,推導出新的布線規(guī)則并且重新布線,再分析修正,這樣設計的反復比較多。

通過仿真分析可以看到,實際的串擾結果都不相同,并且差距很大。因此,一個好的工具應該不僅能夠分析串擾,并且能夠應用串擾規(guī)則進行布線。另外,一般的布線工具僅用于物理規(guī)則驅動,對控制串擾的布線只能通過設定線寬和線間距,以及并行走線長度等物理規(guī)則來約束。采用信號完整性分析和設計工具集ICX可以支持真正意義上的電氣規(guī)則驅動布線,其仿真分析和布線在一個環(huán)境下完成,在仿真時可以設定電氣規(guī)則和物理規(guī)則,在布線的同時自動計算過沖、串擾等信號完整性要素,并根據(jù)計算的結果自動修正布線。這樣的布線速度快,而且真正符合實際的電氣性能要求。

關于pcb設計布線解決信號串擾的方法有哪些?PCB設計布線解決信號串擾的方法的知識點,想要了解更多的,可關注領卓PCBA,如有需要了解更多PCB打樣、SMT貼片、PCBA加工的相關技術知識,歡迎留言獲取!

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 布線
    +關注

    關注

    9

    文章

    757

    瀏覽量

    84258
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26911
  • 高頻信號
    +關注

    關注

    1

    文章

    130

    瀏覽量

    21631
  • PCB
    PCB
    +關注

    關注

    1

    文章

    1756

    瀏覽量

    13204
收藏 人收藏

    評論

    相關推薦

    什么是?如何減少?

    通常以斷斷續(xù)續(xù)或不易重現(xiàn)的方式發(fā)生,對于工程師來說, 盡早解決 PCB發(fā)生的所有原因非常重要。 會對時鐘
    的頭像 發(fā)表于 05-23 09:25 ?5452次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    最火爆的 高頻PCB布線的設計與技巧

    的不期望的噪聲信號稱為 (Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及
    發(fā)表于 01-05 14:26

    高頻電路布線PCB設計中要注意的技巧

    的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及信號線端接方式對都有一定的影響。所以為了減少
    發(fā)表于 05-18 17:36

    八大高頻PCB布線的設計與技巧

    、驅動端和接收端的電氣特性以及信號線端接方式對都有一定的影響。所以為了減少高頻信號
    發(fā)表于 11-02 14:38

    10招 高頻電路布線設計經(jīng)驗分享

    之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及
    發(fā)表于 01-06 15:18

    【轉】高速PCB設計中的高頻電路布線技巧

    (Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及信號線端接方式對
    發(fā)表于 01-20 11:44

    高頻電路設計布線技巧

    ,信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為(Crosstalk)。PCB板層的參數(shù)、
    發(fā)表于 11-15 12:09

    PCB設計中的高頻電路布線技巧與規(guī)則

    (Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及信號線端接方式對
    發(fā)表于 09-17 17:36

    十招搞定高頻電路布線設計

    都有一定的影響。所以為了減少高頻信號,在
    發(fā)表于 09-20 10:29

    解決高頻電路布線難題的十招

    都有一定的影響。所以為了減少高頻信號,在布線的時候要求盡可能的做到以下幾點:  在
    發(fā)表于 09-20 11:09

    學會這十招,高頻電路布線不再是難題

    產(chǎn)生的不期望的噪聲信號稱為(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及
    發(fā)表于 05-09 08:00

    高頻電路的十大PCB布線規(guī)則

    之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及
    發(fā)表于 07-28 09:00

    牢記這十招,高頻電路布線不再是難事

    之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及
    發(fā)表于 08-31 08:00

    高頻電路設計布線技巧概述!

    板層的參數(shù)、信號線的間距、驅動端和接收端的電氣特性以及信號線端接方式對都有一定的影響。所以為了減少
    發(fā)表于 09-05 03:52

    如何減少PCB板內的

    如何減少PCB板內的
    的頭像 發(fā)表于 11-24 17:13 ?582次閱讀
    如何<b class='flag-5'>減少</b><b class='flag-5'>PCB</b>板內的<b class='flag-5'>串</b><b class='flag-5'>擾</b>