Altium Designer 23.10.1
發(fā)布時(shí)間:2023年10月17日
Altium Designer 23.10.1 離線包
15天免費(fèi)試用 Altium Designer
原理圖輸入改進(jìn)
改進(jìn)了使用圖像上的對(duì)象,從原理圖生成PDF的功能
在對(duì)從源原理圖文檔生成PDF功能進(jìn)行強(qiáng)化后,現(xiàn)在可以在將其放置在圖形圖像上時(shí),清晰顯示文本和其他繪圖對(duì)象。
此項(xiàng)功能目前處于Open Beta階段,且僅當(dāng)在Advanced Settings對(duì)話框中啟用Schematic.ExportPDF.UseBitmapTransparency選項(xiàng)后方可使用。
PCB設(shè)計(jì)改進(jìn)
PCB CoDesign
此版本提供了一種全新的協(xié)同設(shè)計(jì)方法,以確保多位設(shè)計(jì)人員能夠以更加簡(jiǎn)化的方式在PCB上同時(shí)開展工作,從而顯著減少不一致之處和潛在返工情況。PCB編輯器新添加的PCB CoDesign功能提供了一種類似于Git的方法,以確??赏ㄟ^連接的Workspace實(shí)現(xiàn)版本控制。
所有用戶均可訪問同一個(gè)Workspace項(xiàng)目,并將其更改提交至單個(gè)主分支。您可以通過Altium Designer的Commenting和Tasks功能,與其他設(shè)計(jì)人員共同決定各自負(fù)責(zé)處理的電路板(或?qū)印?a href="http://srfitnesspt.com/v/tag/1722/" target="_blank">網(wǎng)絡(luò)或元件)區(qū)域。當(dāng)一位設(shè)計(jì)人員進(jìn)行提交時(shí),所有其他協(xié)同人員均將收到通知,并且能夠在將自身更改重新保存到Workspace之前,使用此類已提交更改對(duì)其本地副本進(jìn)行更新。
您可以通過全新的Compare and Merge面板,隨時(shí)了解反映本地內(nèi)容與上次提交內(nèi)容之間差異的設(shè)計(jì)更改。您可以通過顏色編碼,快速查看已添加、修改和刪除的對(duì)象。您還可以直接在PCB設(shè)計(jì)區(qū)內(nèi)顯示更改情況,從而獲得更加直觀的反饋。如果檢測(cè)到電路板上的元件、網(wǎng)絡(luò)和多邊形鋪銅(由您自己和其他設(shè)計(jì)人員接觸)等對(duì)象之間存在任何沖突,則您可以選擇保留本地更改,或者接受最新提交的遠(yuǎn)程更改(或者對(duì)于多邊形鋪銅,將對(duì)象合并),然后通過合并妥善解決設(shè)計(jì)重疊問題。
使用此項(xiàng)功能時(shí),您必須與Workspace連接。但是請(qǐng)注意,Altium Designer Standard Subscription不支持此項(xiàng)功能。
如需了解更多信息,請(qǐng)參閱PCB CoDesign頁(yè)面。
此項(xiàng)功能目前處于Open Beta階段,且僅當(dāng)在Advanced Settings對(duì)話框中啟用PCB.CollaborativeEditing選項(xiàng)后方可使用。
任意角度回溯
您現(xiàn)在可以對(duì)任意角度單端導(dǎo)線進(jìn)行回溯。當(dāng)您在Gloss And Retrace面板中將Hugging Style選項(xiàng)設(shè)置為Rounded時(shí),可以訪問Retrace Parameters區(qū)域,以針對(duì)待回溯導(dǎo)線選定基于規(guī)則的寬度模式,并啟用保留布線路徑功能。請(qǐng)注意,如果增加走線寬度會(huì)導(dǎo)致間距違規(guī),則此模式不會(huì)增加走線寬度。
在Gloss And Retrace面板中將Hugging Style設(shè)置為Rounded,以對(duì)任意角度單端導(dǎo)線的回溯進(jìn)行配置。
如需了解更多信息,請(qǐng)參閱Glossing & Retracing of Existing Routes頁(yè)面。
此項(xiàng)功能目前處于Open Beta階段,且僅當(dāng)在Advanced Settings對(duì)話框中啟用PCB.Routing.AnyAngleRetrace選項(xiàng)后方可使用。
線束設(shè)計(jì)改進(jìn)
添加了線束對(duì)象標(biāo)注功能
您可以現(xiàn)在使用標(biāo)注功能,將所需位號(hào)標(biāo)識(shí)符應(yīng)用于Wiring Diagram和Layout Drawing上的支持對(duì)象。支持對(duì)象包括:
Wiring Diagram: Wire, Splice (Tap), No Connect, Cable
Layout Drawing: Connection Point, Layout Label, Harness Bundle
可以使用Tools ? Annotation菜單中的以下命令,對(duì)Wiring Diagram和Layout Drawing進(jìn)行標(biāo)注:
Annotate Schematics( 對(duì)原理圖進(jìn)行標(biāo)注)
Reset Schematic Designators( 將原理圖位號(hào)標(biāo)識(shí)符重置)
Reset Duplicate Schematic Designators( 將重復(fù)的原理圖位號(hào)標(biāo)識(shí)符重置)
Annotate Schematics Quietly( 對(duì)原理圖進(jìn)行安靜標(biāo)注)
Force Annotate All Schematics( 對(duì)所有原理圖進(jìn)行強(qiáng)制標(biāo)注)
以下視頻所示為(使用Annotate Schematics命令)對(duì)Wiring Diagram和(使用Annotate Schematics Quietly命令)對(duì)Layout Drawing進(jìn)行標(biāo)注的示例。
如需了解更多信息,請(qǐng)參閱Defining the Harness Wiring Diagram和Creating the Harness Layout Drawing頁(yè)面。
添加了元件引用子菜單
在Wiring Diagram和Layout Drawing上線束元件的右鍵單擊菜單中,添加了References子菜單。如果已與Properties面板Parameters區(qū)域中的線束元件建立鏈接,則該選項(xiàng)將會(huì)出現(xiàn)在右鍵單擊菜單上。單擊子菜單入口,以打開其目標(biāo)鏈接。
如需了解更多信息,請(qǐng)參閱Defining the Harness Wiring Diagram和Creating the Harness Layout Drawing頁(yè)面。
添加了對(duì)象屬性命令
在Wiring Diagram和Layout Drawing上對(duì)象的右鍵單擊上下文菜單中,添加了Properties命令,以確保可快速訪問Properties面板中的屬性。
如需了解更多信息,請(qǐng)參閱Defining the Harness Wiring Diagram和Creating the Harness Layout Drawing頁(yè)面。
數(shù)據(jù)管理改進(jìn)
具備了元件模板繼承功能
您可以通過此項(xiàng)功能,在子類型未鏈接元件模板的情況下使用根元件類型的元件模板。構(gòu)建元件類型的層次結(jié)構(gòu)時(shí),元件子類型現(xiàn)在將繼承分配給根/上級(jí)元件類型的元件模板。
在以下所示示例中,由于Amplifiers元件類型尚未分配模板,因此在創(chuàng)建Amplifiers元件類型的新元件時(shí),將使用與上級(jí)元件類型(Integrated Circuits)建立鏈接的元件模板。
此項(xiàng)功能目前處于Open Beta階段,且僅當(dāng)在Advanced Settings對(duì)話框中啟用UI.ComponentTemplateInheritance選項(xiàng)后方可使用。
如需了解更多信息,請(qǐng)參閱Component Templates in a Workspace頁(yè)面。
針對(duì)Components面板的‘Where Used’區(qū)域進(jìn)行了重新設(shè)計(jì)
針對(duì)Components面板的Where Used區(qū)域進(jìn)行了重新設(shè)計(jì)。該區(qū)域現(xiàn)在將包含與作為連接的Workspace庫(kù)一部分存儲(chǔ)的Reuse Blocks相關(guān)的‘Where Used’信息。
請(qǐng)注意,僅當(dāng)Workspace中存在使用所選元件的實(shí)體時(shí),才會(huì)顯示選項(xiàng)卡。
如需了解更多信息,請(qǐng)參閱Searching for & Placing Components頁(yè)面。
具備了元件歷史復(fù)制功能
現(xiàn)在可以從Detailed Item View的Timeline,復(fù)制元件歷史數(shù)據(jù)。使用Ctrl+C命令,從Timeline復(fù)制所選數(shù)據(jù),然后使用Ctrl+V命令,將數(shù)據(jù)粘貼到所需位置(例如,粘貼到電子表格中)。
如需了解更多信息,請(qǐng)參閱Accessing the Detailed Item View頁(yè)面。
電路仿真改進(jìn)
添加了TABLE和PWL函數(shù)
當(dāng)在Add Output Expression或Edit Waveforms對(duì)話框中進(jìn)行配置時(shí),現(xiàn)在可以在輸出波形的表達(dá)式中使用TABLE和PWL函數(shù)??稍谏鲜鰧?duì)話框的Miscellaneous類別中,訪問這兩項(xiàng)功能。
TABLE(x,a,b,c,d,...)和PWL(x,a,b,c,d,...)將基于作為一組點(diǎn)對(duì)給出的查找表插入x值。
如需了解更多信息,請(qǐng)參閱Configuring & Running a Simulation頁(yè)面。
Altium Designer 23.10中完全公開的功能
以下功能已從Open Beta版中刪除,并已在此版本中轉(zhuǎn)換為Public:
焊盤的自定義熱風(fēng)焊盤 - 自23.5版開始提供
丟失文件管理 - 自23.0版開始提供
新版開放級(jí)聯(lián)技術(shù) - 自22.8版開始提供
更多版本發(fā)布說明
審核編輯:湯梓紅
-
原理圖
+關(guān)注
關(guān)注
1289文章
6239瀏覽量
231990 -
pcb
+關(guān)注
關(guān)注
4307文章
22856瀏覽量
394863 -
altium
+關(guān)注
關(guān)注
46文章
938瀏覽量
117932 -
Designer
+關(guān)注
關(guān)注
0文章
119瀏覽量
35663
原文標(biāo)題:Altium Designer 23.10.1 版本發(fā)布,新功能說明
文章出處:【微信號(hào):AltiumChina,微信公眾號(hào):Altium】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論